SU1290496A1 - Генератор импульсов - Google Patents
Генератор импульсов Download PDFInfo
- Publication number
- SU1290496A1 SU1290496A1 SU853929333A SU3929333A SU1290496A1 SU 1290496 A1 SU1290496 A1 SU 1290496A1 SU 853929333 A SU853929333 A SU 853929333A SU 3929333 A SU3929333 A SU 3929333A SU 1290496 A1 SU1290496 A1 SU 1290496A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signal source
- unit
- outputs
- inputs
- output
- Prior art date
Links
Abstract
Изобретение относитс к импульсной технике. Может быть использовано в качестве имитатора синхронных высоковольтных импульсов. Целью изобретени вл етс расширение функциональных возможностей за счет обеспечени возможности наложени дополнительных импульсов на формируемый сигнал. Дл достижени поставленной цели в устройство введены блок 10 гальванической разв зки, блок 11 симметричной помехи, блок 12 управлени , переключатель 13, конденсатор 14, диод 15 синхронизации. Кроме того , устройство содержит источник 1 сигнала, дроссель 2, вентиль 3, тиристоры 4, диоды 5, блок 6 управлени , накопитель 8, нагрузку 9. В описании изобретени представлены электрические принципиальные схемы возможного выполнени блока гапьва- , нической разв зки, блока управлени , блока симметричной помехи. 4 ил. с (Л ю со о со а (puff.J
Description
Изобретение относитс к импульсной технике и может быть использовано в качестве имитатора синхронных высоковольтных импульсов, предназначенного дл испытани электронных и радиотехнических устройств, например сетевых фильтров, на одновременное подавление симметричных и несимметричных помех.
Целью изобретени вл етс расширение функциональных возможностей за счет обеспечени возможности наложени дополнительных импульсов на формируемый сигнал.
На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг. 2-4 - электрические принципиальные схемы возможного выполнени соответственно блока гальванической разв зки, блоков управлени и блока симметричной помехи.
Генератор импульсов содержит источник 1 сигнала и последовательно соединенные первую шину источника I сигнала, дроссель 2, анод-катод вентил 3 и последовательно соединенные , тиристоры 4, управл ющие электроды которых соединены через анод- катоды соответствующих диодов 5 с первым выходом первого блока 6 управлени , катоды тиристоров 4 соединены через соответствующие резисторы 7 с первыми обкладками последо- вател1 но соединенных конденсаторов накопител 8, катод последнего тиритора 4 подключен к первому выводу нагрузки 9, блок 10 гальванической разв зки, блок 11 симметричной помехи , второй блок 12 управлени , переключатель 13, разделительный конденсатор 14, диод 15 синхронизации причем первый и второй выходы блока 10 гальванической разв зки подключены параллельно накопителю 8, первый и второй входы подключены соответственно к катоду вентил 3 и второй шине источника I сигнала, третий и четвертый входы блока 10 гальваничекой разв зки подключены к первому и второму выходам второго блока управлени , входы первого и второго блоков управлени 6 и 12 подключены соответственно к первой шине источника 1 сигнала и катоду диода 15 синхронизации, анод которого соединен с второй шиной источника 1 сигнала , второй выход первого блока управлени подключен к первому выводу нагрузки 9 и через разделительный конденсатор 14 подключен к входу переключател 13, второй вьшод нагрузки 9 подключен к первой обкладке последнего конденсатора накопител 8, третий и четвертый выходы первого блока управлени подключены к входам блока 11 симметричной помехи , выходы которого подключены параллельно источнику 1 сигнала и первому и второму выходам переключател , первый выход блока 10 гальванической разв зки подключен к аноду первого тиристора 4.
Блок 10 гальванической разв зки
(фиг. 2) может быть выполнен на бипол рном транзисторе 16, коллектор которого через первый резистор 17 соединен с первым входом блока IО гальванической разв зки, между первым и вторым входами которого наход тс последовательно соединенные второй резистор 18 и катод-анод стабилитрона 19, зашунтированного потенциометром 20, средн точка которого соединена с базой транзистора 16, эмиттер которого через последовательно соединенные первичную обмотку трансформатора 21 и анод-катод тиристора,22, зашунтированных коНденсатором 23, соединен с вторым входом блока 10 гальванической разв зки , третьим и четвертым входами которого вл ютс соответственно управл ющий электрод и катод тиристора
22, первый и второй выходы блока 10 гальванической разв зки соединены между собой через последовательно соединенные катод-анод диода 24,третий резистор 25, и вторичную обмотку
трансформатора 21.
Блоки 6 и 12 управлени (фиг, 3) могут быть выполнены на однопереход- ном транзисторе 26, эмиттер которого соединен через последовательно
соединенные переменный резистор 27 и первый резистор 28 с первыми выводами второго и третьего резисторов 29 и 30, вторые выводы соединены соответственно с первым входом и
второй базой транзистора 26, перва база которого соединена через первичную обмотку трансформатора 31 с вторым входом блока управлени , сое- диненного через конденсатор 32 с эмиттером транзистора-26, вторичные обмотки трансформатора 31 соединены через соответствующие четвертый и п тый резисторы 32 и 33 соответственно с первыми и третьими выходами
блока управлени , вторым и четвертым выходами которых вл ютс другие концы вторичных обмоток трансформа- тора 31.
Блок 11 симметричной помехи (фиг. 4) содержит между пер-вым и вторым выходами последовательно сое,- диненные конденсатор 34, шунтиро- )ванный первым резистором 35, анод- тод тиристора 36, второй резистор 37, входами блока 11 вл ютс управл ющий электрод и катод тиристора 36 Переключатель 13 выполнен на замыкающем разомкнутом и замкнутом контактах, первый из которых вл - етс входом переключател 13, а остальные его выходами.
Генератор импульсов работает следующим образом.
С источника 1 сигнала поступает положительна полуволна напр жени , котора через дроссель 2 и вентиль 3 поступает на первый вход блока 10 гальванической разв зки, преобразующего его напр жение в стабилизированное по величине независимо от колебаний напр жени на входе источника 1 сигнала. При отрицательной полуволне напр жени оно через диод 15 синхронизации подаетс на второй вход первого блока 6 управлени и второго блока 12 управлени . С момента подачи напр жени на входы первого и второго блоков 6 и 12 управлени с выхода второго блока 12 управ- лени на входы блока 10 гальванической разв зки поступает импульс управлени . При этом в блоке 10 гальванической разв зки происходит преобразование напр жени в высоковольтное гальванически разв занное от источника сигнала с сохранением стабилизации его величины независимо от колебаний напр жени на входе генератора импульсов. Выходное напр же- ние с выходов блока 10 гальванической разв зки, поступает на конденсаторы накопител 8 и зар жает их. На выходах первого блока 6 управлени формируютс сигналы управлени , ко- торые одновременно поступают через диоды 5 на управл юп(ие электроды тиристоров 4, а также на входы блока 11 симметричной помехи. При этом тиристоры открываютс , конденсаторы накопител 8 разр жаютс , и на нагрузке 9 формируетс импульс напр жени , который через разделительный конденсатор 14 и переключатель
5
O 5
5 0 5
I3 поступает на один из входов источника 1 сигнала. Таким образом формируетс несимметрична помеха. При поступлении сигнала управлени на входы блока 11 симметричной помехи происходит формирование импульса на первом и втором выходах блока симметричной помехи, который поступает на первый и второй входы источника 1 сигнала. Таким образом, на них одновременно присутствует два вида помехи; симметрична и несимметрична , причем в зависимости от положени переключател 13 несимметрична помеха может быть приложена либо к первому, либо ко второму входам относительно корпуса.
Claims (1)
- Формула изобретениГенератор импульсов, содержащий источник сигнала и последовательно соединенные первую шину источника сигнала, дроссель, анод-катод вентил , и последовательно соединенные тиристоры, управл ющие электроды которого соединены через анод-катоды соответствующих диодов с первым выходом первого блока управлени , катоды тиристоров соединены через соответствующие резисторы с первыми обкладками последовательно соединенных конденсаторов накопител ,катод последнего тиристора подключен к первому выводу нагрузки, отличающийс тем, что, с целью расширени функциональных возможностей за счет обеспечени возможности наложени дополнительных импульсов на формируемый сигнал, в него введены блок гальванической разв зки , блок симметричной помехи, второй блок управлени , переключатель разделительный конденсатор, диоД синхронизации, причем первый и второй выходы блока гальванической разв зки подключены параллельно накопителю , первый и второй входы подключены соответственно к катоду вентил и второй шине источника сигнала , третий и четвертый входы блока гальванической разв зки подключены к первому и второму выходам второго блока управлени , входы первого и второго блоков управлени подключены соответственно к первой шине источника сигнала и .катоду диода синхронизации , анод которого соединен с второй шиной источника сигнала, второй выход первого блока управлени подключен к первому выводу нагрузки и через разделительный конденсатор подключен к входу переключател , второй вывод нагрузки подключен к первой обкладке последнего конденсатора накопител , третий и четвертый выходы первого блока уп2904966равлени подключены к входам блока симметричной помехи, выходы которого подключены параллельно источнику сигнала и первому и второму вы- 5 ходам переключател , первый выход блока гальванической разв зки подключен к аноду первого тиристора.1Г1C IП.Jcfn/f.3Редактор Т.ПарфеноваcfJus4Составитель В.Чижиков Техред М.ХоданичЗаказ 7915/56 Тираж 922ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4СКорректор А.Т ско
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853929333A SU1290496A1 (ru) | 1985-05-28 | 1985-05-28 | Генератор импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853929333A SU1290496A1 (ru) | 1985-05-28 | 1985-05-28 | Генератор импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1290496A1 true SU1290496A1 (ru) | 1987-02-15 |
Family
ID=21189183
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853929333A SU1290496A1 (ru) | 1985-05-28 | 1985-05-28 | Генератор импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1290496A1 (ru) |
-
1985
- 1985-05-28 SU SU853929333A patent/SU1290496A1/ru active
Non-Patent Citations (1)
Title |
---|
Гуревич П.С. Защита ЭВМ от внешних помех. М.: Энергоиздат, 1984. Авторское свидетельство СССР № 983994, кл. Н 03 К 3/53, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0093544B1 (en) | Improvements in and relating to electrostatic precipitators | |
SU513654A3 (ru) | Высоковольтна статическа преобразовательна подстанци | |
SU1290496A1 (ru) | Генератор импульсов | |
GB1130532A (en) | Ignition circuit with voltage regulator | |
SU983932A1 (ru) | Устройство дл управлени высоковольтным тиристорным вентилем | |
SU1088124A1 (ru) | Кольцевой распределитель-формирователь управл ющих импульсов | |
SU1121758A1 (ru) | Преобразователь переменного напр жени в переменное | |
MY103686A (en) | High voltage dc generator with reduced ringing and voltage fluctuation | |
SU930300A1 (ru) | Ключевой стабилизатор посто нного напр жени | |
SU1682598A1 (ru) | Искробезопасна система дистанционного питани | |
SU1599950A1 (ru) | Устройство дл управлени @ последовательно соединенными тиристорами | |
SU1185559A1 (ru) | Генератор | |
SU1381647A1 (ru) | Устройство дл ограничени бросков тока включени однофазного трансформатора | |
SU1171989A1 (ru) | Устройство задержки | |
SU974520A1 (ru) | Устройство дл управлени @ силовыми тиристорами | |
SU1288814A1 (ru) | Устройство дл защиты транзисторного преобразовател | |
RU1795533C (ru) | Мостовой инвертор | |
SU1492429A1 (ru) | Устройство дл управлени силовым тиристором | |
SU955457A2 (ru) | Двух чейковый последовательный инвертор | |
SU1251141A1 (ru) | Устройство дл сигнализации импульсными лампами | |
SU699445A1 (ru) | Устройство дл контрол пробивного напр жени разр дников | |
SU881955A1 (ru) | Двухтактный инвертор | |
SU1231564A1 (ru) | Транзисторный формирователь импульсов с частотным заполнением | |
SU1131029A1 (ru) | Импульсный модул тор | |
SU866720A2 (ru) | Формирователь импульсов |