SU1269155A1 - Device for determining half-sum of neighbour extreme values of analog signals - Google Patents

Device for determining half-sum of neighbour extreme values of analog signals Download PDF

Info

Publication number
SU1269155A1
SU1269155A1 SU853900926A SU3900926A SU1269155A1 SU 1269155 A1 SU1269155 A1 SU 1269155A1 SU 853900926 A SU853900926 A SU 853900926A SU 3900926 A SU3900926 A SU 3900926A SU 1269155 A1 SU1269155 A1 SU 1269155A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
sum
differential amplifier
input
capacitors
Prior art date
Application number
SU853900926A
Other languages
Russian (ru)
Inventor
Андрей Александрович Данилов
Владимир Сергеевич Зыков
Original Assignee
Ордена Ленина Институт Проблем Управления (Автоматики И Телемеханики)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Проблем Управления (Автоматики И Телемеханики) filed Critical Ордена Ленина Институт Проблем Управления (Автоматики И Телемеханики)
Priority to SU853900926A priority Critical patent/SU1269155A1/en
Application granted granted Critical
Publication of SU1269155A1 publication Critical patent/SU1269155A1/en

Links

Landscapes

  • Amplifiers (AREA)
  • Measurement Of Current Or Voltage (AREA)

Abstract

Изобретение относитс  к аналоговой измерительной и вычислительной технике. Цель изобретени  - повьшение быстродействи . Устройство содержит дифференциальные усилители, запоминающие конденсаторы, повторитель напр жени , разр дные резисторы, разделительные диоды. Конденсаторы зар жаютс  до значений очередного максимума и очередного минимума входного сигнала,При равенстве раТр дных резисторов на выходе устройства практически мгновенно устанавливаетс  напр жение, равное полусумме напр жений конденсаторов . 1 ил.This invention relates to analog measurement and computing technology. The purpose of the invention is to increase the speed. The device contains differential amplifiers, memory capacitors, a voltage follower, discharge resistors, and separation diodes. The capacitors are charged to the values of the next maximum and the next minimum of the input signal. With equal ratr resistors, the output of the device almost instantly sets the voltage equal to half the sum of the capacitors voltages. 1 il.

Description

ОдOd

СПSP

елate

Изобретение относитс  в аналоговой измерительной и вычислительной технике и может быть использовано в устройствах предварительной обра ботки аналоговых сигналов.The invention relates to analog measurement and computing technology and can be used in devices for pre-processing analog signals.

Цель изобретени  - повышение быст родействи .The purpose of the invention is to increase the speed of interaction.

На чертеже представлена схема предлагаемого устройства.The drawing shows a diagram of the proposed device.

Устройство содержит дифференци .альные усилители 1 и 2, запоминающие конденсаторы 3 и 4, повторитель напр жени , разр дные резисторы 6 и 7, разделительные диоды 8 и 9.The device contains differential amplifiers 1 and 2, storage capacitors 3 and 4, a voltage follower, discharge resistors 6 and 7, and separation diodes 8 and 9.

Устройство работает следующим образом.The device works as follows.

В начальный момент времени конденсаторы 3 и 4 не зар жены и выходное напр жение близко к нулю. При по влении на входе устройства сигнала положительной пол рности разделительный дидд 8 открываетс  и запоминающий конденсатор 3 зар жаетс  до уровн  входного напр жени . При этом на выходе устройства практически мгновенно устанавливаетс  напр жение, равное половине (при равенстве величин резисторов 6 и 7) амплитуды входного сигнала. Аналогично происходит усреднение сигнала отрицательной пол рности; конденсатор 4 зар жаетс  через диод 9 усилителем 2, Так как повторитель 5 напр жени  отслеживает величину выходного напр жени , запоминающие конденсаторы 3 и 4 могут разр л;атьс только через резисторы 6 и 7 соответственно , следовательно налр 1жени на выходе устройства в каждый момен времени равно полусумме напр жений конденсаторах 3 и 4, перезар д которых происходит при отклонении величины входного напр жени  от устано вившегос  на выходе среднего значениAt the initial time, capacitors 3 and 4 are uncharged and the output voltage is close to zero. When a positive polarity signal appears at the input of the device, the separator didd 8 opens and the storage capacitor 3 is charged to the level of the input voltage. At the same time, the output of the device almost instantly establishes a voltage equal to half (with equal values of resistors 6 and 7) of the amplitude of the input signal. Similarly, a negative polarity signal averages out; the capacitor 4 is charged through the diode 9 by the amplifier 2, since the voltage follower 5 monitors the output voltage, the storage capacitors 3 and 4 can be discharged only through resistors 6 and 7, respectively, hence the output voltage of the device at each time point equal to the sum of the voltages of the capacitors 3 and 4, the recharge of which occurs when the input voltage deviates from the set value at the output

Варьирование номин-алов резисторов 6 и 7 позвол ет приспосабливать устройство к частотным свойствам входного сигнала.Varying the nominal resistances 6 and 7 allows the device to be adapted to the frequency properties of the input signal.

Claims (1)

Формула изобретени Invention Formula Устройство дл  определени  полусуммы соседних экстремальных значени аналогового сигнала, содержащее первый и второй дифференциальные усилители , нейнвертирующие входы которых объединены и  вл ютс  входом устройства , выход первого дифференциальноного усилител  соединен с анодом первого разделительноЬо иода, катод которого соединен с первой обкладкой первого запоминающего конденсатора и с инвертирующим входом первого . дифференциального усилител , выход второго дифференциального усилител  соединен с катодом второго разделительного диода, анод которого соедт-шен с первой обкладкой второго запоминающего конденсатора и с инвертирующ1Ш входом второго дифференциального усилител , отличающеес  тем, что, с целью повьшени  быстродействи ,, оно содержит повторитель .напр жени  и два разр дных резистора, первые выводы которых подключены к входу повторител  напр жени  и  вл ютс  выходом устройства , а второй выход каждого разр дного резистора соединен с инвертирующим входом соответствующего дифференциального усилител , выход повторител  напр жени  соединен с вторыми обкладками запоминающих .конденсаторов.A device for determining the half-sum of the adjacent extreme values of an analog signal, containing the first and second differential amplifiers, the inverting inputs of which are combined and the input of the device, the output of the first differential amplifier connected to the anode of the first separator the entrance of the first. the differential amplifier, the output of the second differential amplifier is connected to the cathode of the second separation diode, the anode of which is connected to the first plate of the second storage capacitor and to the inverter 1S input of the second differential amplifier, characterized in that, in order to speed up, it contains a repeater. and two discharge resistors, the first terminals of which are connected to the input of the voltage follower and are the output of the device, and the second output of each discharge resistor is connected to nvertiruyuschim input of a respective differential amplifier, the output voltage follower coupled to said second electrode .kondensatorov storage. 8eight
SU853900926A 1985-05-23 1985-05-23 Device for determining half-sum of neighbour extreme values of analog signals SU1269155A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853900926A SU1269155A1 (en) 1985-05-23 1985-05-23 Device for determining half-sum of neighbour extreme values of analog signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853900926A SU1269155A1 (en) 1985-05-23 1985-05-23 Device for determining half-sum of neighbour extreme values of analog signals

Publications (1)

Publication Number Publication Date
SU1269155A1 true SU1269155A1 (en) 1986-11-07

Family

ID=21179165

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853900926A SU1269155A1 (en) 1985-05-23 1985-05-23 Device for determining half-sum of neighbour extreme values of analog signals

Country Status (1)

Country Link
SU (1) SU1269155A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Справочник по нелинейным схемам/ Под ред. Д.Шейнголда. - М.: Мир, 1977, с. 116-117. Авторское свидетельство СССР № 616595, кл.. G 01 R 19/04, 1976, *

Similar Documents

Publication Publication Date Title
KR840004992A (en) Flash Analog-to-Digital Converter
US4165483A (en) Capacitive pick-off circuit
SU1269155A1 (en) Device for determining half-sum of neighbour extreme values of analog signals
EP0473436A2 (en) Dynamic voltage integration method and circuits for implementing and applying the same
JPS5733314A (en) Displacement converter
SU1587454A1 (en) Peak detector
JP3239185B2 (en) Level measuring device
JPS59500395A (en) Phase detector with low pass filter
SU679171A3 (en) Transversal analogue filter
SU1112529A1 (en) Pulser
RU2018981C1 (en) Amplitude detector
SU970637A1 (en) Measuring amplifier
SU1695330A1 (en) Analogue signal integration device
SU1109873A1 (en) Phase discriminator
FR2439997A1 (en) CAPACITIVE VOLTAGE DIVIDER
SU1180802A1 (en) Summing peak detector
SU1151893A1 (en) Pulse averaging voltmeter
SU1057788A1 (en) Current pickup
SU832701A1 (en) Ac-to-dc voltage converter
SU813614A1 (en) Active pulsation smoothing filter
SU1151996A1 (en) Integrator of difference of voltages
SU1522120A1 (en) Converter of capacity and resistance to time interval
SU1732421A2 (en) Detector of amplitude-modulated signals
SU1615754A1 (en) Square voltage to frequency converter
SU1624672A1 (en) Controlled limiter