SU1259336A2 - Запоминающее устройство - Google Patents

Запоминающее устройство Download PDF

Info

Publication number
SU1259336A2
SU1259336A2 SU853866343A SU3866343A SU1259336A2 SU 1259336 A2 SU1259336 A2 SU 1259336A2 SU 853866343 A SU853866343 A SU 853866343A SU 3866343 A SU3866343 A SU 3866343A SU 1259336 A2 SU1259336 A2 SU 1259336A2
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
group
outputs
output
information
Prior art date
Application number
SU853866343A
Other languages
English (en)
Inventor
Юрий Иосифович Буч
Сергей Анатольевич Бурнин
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU853866343A priority Critical patent/SU1259336A2/ru
Application granted granted Critical
Publication of SU1259336A2 publication Critical patent/SU1259336A2/ru

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и позвол ет формировать на экране телевизионного (ТВ) индикатора комбинированное изображение (И), составленное из нескольких кадров выбранного фрагмента И. Фрагмент выбираетс  с помощью электронной диафрагмы пр моугольной формы, по крайней мере один из размеров которой не более половины линейного размера ТВ растра. Комбинированное И составл етс  из фрагментов , за ксированных в различные моменты времени - кадры. Это обеспечиваетс  за счет соответств укицего перераспределени  пам ти запоминающего устройства, которое достигаетс  путем предустановки счетчика адресации при записи ТВ сигнала. Изоб етение позвол ет сократить объем аппаратуры, требуемой дл  анализа И подвижных объектов по методу межкадровой разности , а также упростить визуальный анализ. 5 ил,, 1 табл. кл с to сд ф 00 со О) 14)

Description

Изобретение относитс  к вычислительной технике, в частности к запоминающим устройствам, может быть использовано дл  построени  телевизионных систем анализа изображений и  вл етс  усовершенствованием известного устройства по авт.св. 1116458.
Целью изобретени   вл етс  сокра- щение аппаратурных затрат при записи фрагментов изображений, разделенных во времени.
На фиг. 1 представлена схема запоминающего устройства; на фиг. 2-4 - схемы вариантов реализации блока управлени , коммутаторов и формировате- л  строб-сигнала соответственно; на 4мг. 5 - примеры компоновки формируемых изображений.
Запоминающее устройство (фиг. 1) содержит генератор 1 тактовых им- пульсов, блок 2 управлени , счетчик 3 адреса считьгоани , состо щий из счетчика 3 по строке и счетчика 3 по кадру, счетчик 4 адреса поэлементной записи, адресный блок 5, группы 6. ...6 (где к- число разр дов вход1 PN
ной информации) накопителей 7 ... 7 (где п- целое число), имеющие также первый 8, второй 9 регистры сдвига и h коммутаторов 10, ...10 в каждой группе, входные 11 ;..11 и выходные 12 ... 12 1 информационные шины, элемент И 13, первый 14 и второй 15 тригеры , первый 16 и второй 17 управл ю ище входы, первьв 18 и второй 19 блоки элементов И-НЕ, формирователь 20 строб-сигнала, преобразователь 21 кода, первый 22 и второй 23 сумматоры , шины 24 координат строб-сигнала и шины 25 начальной установки режима записи.
Блок 2 управлени  (фиг. Z) содержит счетчик 26, формирователи 27-30 сигналов с первого по четвертьй и дешифратор-мультиплексор 31.
Каждый из коммутаторов 10....10 (фиг. 3) содержит элемент ИЛИ 32, входы которого  вл ютс  третьим и четвертым управл ющими входами коммутатора 10, элемент НЕ 33, подключен ный к выходу элемента ИЛИ 32, элементы И 34-37 и элемент ИЛИ 38.
Формирователь 20 строб-сигнала (фиг. 4) содержит четыре счетчика 39-42, три триггера 43-45 и элемент И 46.
Устройство работает следующим образом .
В режиме считывани  обращение происходит ко всем накопител м «..7 каждой группы 6,..6 (поскольку все группы накопителей работают идентично ) , далее везде рассматриваетс  работа одной группы 6 . Адреса считывани , поступающие на адресные входы А накопителей 7 через адресный блок 5, задаютс  счетчиком 3, Смена кодов счетчика 3 производитс  синхронно с разверткой телевизионного индикатора (.не показан). Дл  этого генератор 1 формирует тактовые импульсы с периодом Тц, равным длительности цикла обращени , поступающие на счетный вход счетчика 3 , и импульсы строчной синхронизации в данном случае строчные гас щие импульсы (СГИ), поступающие на счетный вход счетчика 3. В данном режиме считьшани  оба триггера 14 и 15 наход тс  в состо нии О, при этом закрываютс  все элементы И-НЕ блоков 18 и 19 и, независимо от информации на шинах 24, на всех их выходах устанавливаетс  потенциал 1. Также при уровне О на входе 4 преобразовател 21, независимо от информации на шина 25, на его выходах х , у устанавливаетс  код согласно таблице. При этом на информационных входах счетчи ков 3 и 32 устанавливаютс  коды Xj 111111 + 000001 000000 и V,, 11111111 00000001 00000000 соответственно. Во врем  СГИ и кадровых гас щих импульсов (КГИ) эти коды переписываютс  в счетчики 3 и 3, тем самым обеспечиваетс  последовательное и синхронное с телевизионным растром, начина  с нулевого адреса, обращение к накопител м 7 ...7 . По примеру в таблице объем пам ти накопителей группы рассчитан
О
на запоминание 2 256 элементов
о
изображени  в течение 2 256 строк одного пол  телевизионного растра. С выходов Dp накопителей 7 . 7 информаци  поступает на разр дные входы 1) .l- f, регистров 8 и 9., По сигналу из блока 2 управлени ,, поступающему в каждом цикле через элемент И 13 на входы синхронизации С1 регистров 8 и 9, эта информаци  (первые разр ды h соседних .по строке элементов изображени ) переписываетс  в один из регистров, в зависимости от сигнала на управл ющих входах VI, допустим - в регистр 8. Во врем  этого же цикла обращени  из другого регистра 9 с выхода п-го разр да через коммутатор 10 информаци , записанна  в этот регистр 9 в предыдущем цикле обращени , выталкиваетс  на выходную пшну 12, . Продвижение этой информации по регистру 9 осуществл етс  импульсами, поступающими из блока 2 управлени  на вход С2 регистра 9 с периодом следовани  Тц/п, В течение следующего цикла обращени  осуп аствл етс  вывод информации, записанной в регистре 8; и запись из накопителей 7 ...7, в регистр 9. И далее происходит поочередна  работа обоих регистров 8 и 9 на запись информации из накопителей 7...7 и считывание ее путем сдвига в регистре и вывода через коммутатор 10 на шину 12,.
Импульсы, осуществл ющие параллельную запись в регистры 8 и 9 выходной информации из накопителей и ее сдвиг, формируютс  блоком 2 следующим образом.
С помощью формирователей 27 и 28 (фиг. 2) по разр дным сигналам f , fj, fj счетчика 26 формируютс  сигналы f,, поступающие через элемент И 13 на первые входы синхронизации регистров 8 и 9, и сигналы fg, поступающие на вторые входы синхронизации регистров 8 и 9 i Временное расположение сигналов f, f, внутри каждого цикла обращени  определ етс  пол р- костью и фазой управл ющих сигналов, требуемых дл  примен емых в конкрет- ном ЗУ накопителей и регистров. Сами формирователи 27 и 28 выполн ютс  на логических элементах и в дан ном примере реализ уют логические операции f fj, fg f 1 .
Режим поэлементной записи. В каждом случае после окончани  вывода информации из регистра (8 или 9) на всех его выходах устанавливаетс  потенциал , соответствующий значению кода на входной информационной щине 11р соединенной с информационными входами регистров. Это обсто тельст- во используетс  в режиме поэлементной записи информации от медленно сканирующих датчиков. По сигналу f, поступающему по входу 16 на блок 2 и счетный вход счетчика 4, в послед- нем устанавливаетс  очередной адрес. Во врем  очередного цикла считьшани  (первого после сигнала по входу 16)
в блоке 2 с помощью формировател  30 (фиг. 2) формируетс  одиночный импульс f длительностью в один цикл. Этим импульсом переключаетс  адресный блок 5 и на адресные входы А накопителей 7| е, выставл етс  адрес записываемой информации со счетчика 4. Также во врем  этого сигнала дешифратор-мультиплексор 31 (фиг. 2) формирует импульс f, длительность и фаза которого задаетс  формирователем 29 (fg), поступающий на вход записи R/W одного из накопителей 7 . .. 7 . Выбор накопител  определ етс  кодом младших разр дов счетчика 4, поступающим на входы дешифратора- мультиплексора 31. В этот же цикл блокируетс  прохождение через элемент И 13 сигнала С1, вследствие чего запись информации в соответствуюпц1й регистр из накопителей не происходит. Поскольку на всех разр дных выходах этого регистра к моменту начала данного цикла записи установилс  пдтен- циал, соответствуюЕЦий входной информации на щине 11 , то эта информаци  и записьшаетс  в соответствующий накопитель . Причем на врем  записи происходит подключение разр дных выходов данного регистра к выходам коммутаторов 10...10.
Режим записи телевизионного .изображени . В данном режиме информаци  на входных шинах 11, ... 11 мен етс  синхронно с телевизионной разверткой через врем  Тц/п и поступает с вькода аналого-цифрового преобразовател  (не показан). По сигналу, поступающему на Вход 17, переключаетс  триггер 14, который возвращаетс  в исходное состо ние КГИ, поступающих с третьего выхода генератора 1. От заднего фронта, сформированного триггером 14 импульса, переключаетс  триггер 15, который возвращаетс  в исходное состо ние следующими КГИ. Таким )бразом триггер 15 формирует импульс длительностью в один кадр.Этот импульс запира ет элемент И 13 и переводит коммутаторы 10,...10 в режим записи, когда к их выходам подключаютс  поочередно разр дные выходы регистра 8, если регистр 9 в данном цикле находитс  в режиме сдвига, или - регистра 9, если в режиме сдвига находитс  регистр 8. При этом входна  видеоинформаци  с шин 11,.,.11 через регистры 8 и 9 и коммутаторы 10, ...10.,
поступает в виде и отсчетов на информационные входы накопителей 7 ... 7 и мен етс  на этих входах каждые Тц. Адресаци  накопителей 7 ... ...7, задаетс  счетчиком 3.
Преобразователь 21, заданный в табличной форме (см. табл.), может быть выполнен, например, с помощью программируемого посто нного запоминающего устройства.
Коммутаторы 10,..,10 (фиг. 3) работают следукнцим образом.
В режиме считывани  отсутствуют сигналы на третьем и четвертом входах коммутатора и на выходе элемента ИЛИ 32 устанавливаетс  потенциал 1 поступающий на один из входов элементов И 34, 35. По двум другим управл ющим входам коммутатора 10 поступают сигналы со счетчика 3 , открываю- щие поочередно от цикла к циклу либо элемент И 35, либо элемент И 36. При этом элемент И 35 открываетс  в тех циклах, когда регистр 8 находитс  в режиме сдвига, а регистр 9 - в ре- жиме приема информации из накопителей 7 ...7, а элемент И 35 - наоборот . На врем  одного циКла обращени  при поэлементной записи по третьему управл ющему входу коммутатора 10 на один из входов элемента ИЛИ 32 поступает сигнал, при котором на выходе элемента ИЛИ 32 формируетс  потенциал О, закрывак ций элементы И 34 и 35, а на выходе элемента НЕ 33 - 1, открывающий один из элементов И 36 и 37. Причем открываетс  элемен И 36, если в предыдущем цикле регист 8 находитс  в режиме сдвига, и элемент И 37, если в предыдущем цикле в .режиме сдвига был регистр 9. В режиме покадровой записи на четвертьш управл ющий вход коммутатора 10
Но
dX,,Y,,
XXX
X X X X
000001 00000001 Считывание
(другой вход 3jrieJ-ieHTa ИЛИ 32) подаетс  сигнал длительностью в один кадр, перевод щий в режим поочередной работы элементы И 36 и 37 и запирающий элементы И ЗА и 35.

Claims (1)

  1. Формула изобретени 
    Запоминающее устройство по авт. св. № 1116458, отличающее- с   тем, что, с целью сокращени  аппаратурных затрат при записи фрагментов изображени , разделенных во времени , в него введены первый и второй блоки элементов И-НЕ, формирователь строб-сигнала, преобразователь кода, первый и второй сумматоры, причем входы первой группы первого и второго блоков элементов И-НЕ соединены с входами первой группы формировател  строб-сигнала и  вл ютс  входами координат строб-сигнала устройства, входы второй группы подключены к выходу второго триггера, а выходы соединены соответственно с входами первой группы первого и второго сумматоров , входы второй группы которых соединены с соответствук цими выходами преобразовател  кода, а выходы подключены к информационным входам счетчика адреса считывани , установоные и счетные входы которого соединены с соответствующими выходами генератора тактовых импульсов, входы второй группы формировател  строб- аналога подключены к выходам генератора тактовых импульсов, а выход соединен с дополнительным входом блока управлени , один вход преобразовател  кода подключен к выходу второго триггера, а другие входы  вл ютс  входами начальной установки режима записи.
    . Продолжение таблицы
    xiS н20 7
    f
    JTJlJTJlJUlJLrLrLr
    K7цф.- Гц
    л
    JTJTJTJrLrLn rLrLr
    JL
    Фиг. 2
    Фаг.З
    Редактор А.Ворович
    Составитель О.Исаев
    Техред М.Ходанич Корректор И.Муска
    Заказ 5128/50 Тираж 543 Подписное ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
SU853866343A 1985-03-12 1985-03-12 Запоминающее устройство SU1259336A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853866343A SU1259336A2 (ru) 1985-03-12 1985-03-12 Запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853866343A SU1259336A2 (ru) 1985-03-12 1985-03-12 Запоминающее устройство

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1116458 Addition

Publications (1)

Publication Number Publication Date
SU1259336A2 true SU1259336A2 (ru) 1986-09-23

Family

ID=21166674

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853866343A SU1259336A2 (ru) 1985-03-12 1985-03-12 Запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1259336A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1116458, кл. G 11 С 11/00, 1983. *

Similar Documents

Publication Publication Date Title
US3961324A (en) Multiple receiver screen type picture displaying device
US4356482A (en) Image pattern control system
US4011556A (en) Graphic display device
SU1259336A2 (ru) Запоминающее устройство
GB2245394A (en) Video framestore selective addressing system
SU1413674A1 (ru) Запоминающее устройство
SU1439673A1 (ru) Устройство дл отображени знакографической информации
SU1116458A1 (ru) Запоминающее устройство
RU1807516C (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU1322320A1 (ru) Устройство дл обработки видеоинформации
SU1506477A1 (ru) Устройство дл формировани векторов на экране телевизионного индикатора
SU1501135A1 (ru) Устройство дл отображени информации
SU1689983A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
RU1793458C (ru) Устройство дл отображени информации на газоразр дной индикаторной панели переменного тока
SU1525728A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
RU1783572C (ru) Устройство дл вывода графической информации
JPH0125981Y2 (ru)
SU1367009A1 (ru) Устройство дл отображени информации
RU1807520C (ru) Устройство дл отображени информации
RU1800475C (ru) Устройство дл отображени символов на экране электронно-лучевой трубки
SU1229802A1 (ru) Устройство дл отображени информации
SU1332314A1 (ru) Устройство преобразовани координат дл геометрической коррекции изображений
SU1008780A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1149304A1 (ru) Устройство дл отображени графической информации на телевизионном индикаторе
RU1790042C (ru) Устройство выделени фрагмента изображени