SU1241520A1 - Регенератор цифрового сигнала - Google Patents
Регенератор цифрового сигнала Download PDFInfo
- Publication number
- SU1241520A1 SU1241520A1 SU853837891A SU3837891A SU1241520A1 SU 1241520 A1 SU1241520 A1 SU 1241520A1 SU 853837891 A SU853837891 A SU 853837891A SU 3837891 A SU3837891 A SU 3837891A SU 1241520 A1 SU1241520 A1 SU 1241520A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- signal
- error detection
- inputs
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Abstract
Изобретение относитс к технике св зи. Расшир етс вид регенерируемых сигналов. Устройство содержит входной согласующий блок 1, формирователь порога напр жени 3, формирователь импульсов 4, решающий блок 8, формирователь выходного сигнала 9, выходной согласующий блок 10, блок обнаружени ощибок 1I, канал передачи ошибок 12. Цель достигаетс введением делител частоты на два 7, элемента ИЛИ 6, элемента задержки 5, корректора сигнала 2. По п.2 формулы формирователь выходного сигиала содержит элемент 2 И--ИЛИ 16, счетный триггер 17, дифференциатор 18. I з.п. ф-лы, 3 ил. (Л СП to
Description
1
Изобретение относитс к технике св зи и может быть использовано дл регенерации цифровых сигналов в кабельных лини х.
Целью изобретени вл етс расширение вида регенерируемых сигналов .
На фиг. 1 изображена структурна электрическа схема предлагаемого регенератора; на фиг, 2 - временна диаграмма восстановлени сигнала; на фиг. 3 - временна диаграмма формировани выходного сигнала.
Регенератор цифрового сигнала содержит входной согласующий блок 1, корректор 2 сигнала, формирователь 3 порогэ- напр жени , формирователь 4 импульсов, элемент 5 задержки , элемент ИЛИ 6, делитель 7 частоты на два, решающий блок 8, формирователь 9 выходного сигнала, выходной согласующий блок 10, блок П обнаружени ошибок, канал 12 передачи ошибок. Корректор сигнала содержит усилитель 13, сумматор 14, фазовый фильтр 15. Формирователь выходного сигнала содержит элемент 2И-ИЛИ 16, счетный триггер 17, дифференциатор 18 , Блок обнаружени .ошибок содержит первый и второй элементы И 19 и 20, элемент ИЛИ 21 и линию 22 задержки .
Регенератор цифрового сигнала работает следующим образом,
В линию поступает цифровой бипол рный сигнал (фиг.2с1), в котором символ 1 передаетс полупериодом сигнала с частотой , а символ О - периодом сигнала с частотой 2(м. В линии св зи сигнал неравномерно затухает и искажаетс за счет переходных процессов (межсимвольные искажени ), фазовых набегов (групповое врем замедлени ) и других помех (фиг.26). Входной согласующий блок (усилитель) 1 компенсирует потери в линии, а корректор 2 сигнала восстанавливает форму сигнала (фиг, 2)) Фазовый фильтр 15 имеет единичный коэффициент усилени и позвол ет регулировать сдвиг фазы в пределах от О до 80 . Кроме того, фазовый фильтр 15 выполнен таким образом, что сигнал на выходе его инвертирован при нулевом фазовом сдвиге, В сумматоре 14 этот сигнал суммируетс с незадержанным сигналом с усилител 13, коэффициент передачи кот5202
рого несколько меньше единичного . Выполненный таким о бразом корректор 2 сигнала компенсирует межсимвольные искажени и низкочастотные поме- хи (за счет инверсии сигнала), а также исключает фазовые набеги (за счет отрицательного, сдвига фазы). Неодинаковое затухание амплитуд используетс решающим блоком 8 при разделении символов, дл чего формирователь 3 порога напр жени выдел ет уровни сигнала, соответствую- 1дие символам 1 по установленному порогу срабатывани U (фиг.20, 5 которые поступают на первый вход решающего блока 8.
На. второй вход решающего блока 8 (выполненного в виде тактируемого триггера), поступают импульсы 0 (фиг,26.) 5 которые вл ютс тактами дл решающего блока 8. Эти импульсы формируютс формирователем 4 импульсов при переходе восстановленного сигнала через нулевой уровень f; (фиг.2Й ) и задерживаютс элементом 5 задержки на фиксированную величину . На первом и втором выходах (информационных) решающего блока 8 формируетс цифровой сигнал (фиг.2з), lj соответствующий исходному немодули- poBaHHOi-jy. ФормироваФель 9 выходного сигнала преобразует восстановленный цифровой сигнал (фиг.2з) в сигнал с спектром частот дл эффективной передачи информации по линии - св зи (фиг.З г.), Дл чего на вход элемента 2И-ИЛИ 16.поступают пр мой и инверсный информационные сигналы, а также импульсы с частотой 2W и Ы , формируег 1е элементом ИЛИ 6 (фиг.2ж,) и делителем 7 частоты на два (фиг.2ц). На выходе элемента 2И-ИЛИ 16 формируютс импульсы таким образом, что, -когда пр мой информационный сигнал содержит символ О, проход т 2 импульса частотой 2а), а когда 1 - один импульс час- тотойСО (фиг.ЗсО. Счетный триггер 17 по переднему фронту поступающих на его вход импульсов каждый раз мен ет свое состо ние (фиг.36). Дифференциатор 18 формирует бипол рные импульсы (фиг.З)), которые поступают в линию через выходной согласующий блок 10. Выходной согласующий блок - 5 10 при необходимости может содержать интегратор (фильтр нижних .частот) ;и1 исключени высокочастотной составл ющей в спектре сигнала (фиг.Зг).
3
Блок 11 обнаружени ошибок позвол ет контролировать ошибки непра- вчльного прин ти решений решающим блоком 8, когда имеют место флукту- ационные помехи и искажени в сигнале . Первый элемент И 19 выдает импульс при ошибочном прин тии символа I, а второй элемент И 20 - при ошибочном прин тии О. Элемент ИЛИ 21 объедин ет импульсы ошибок, которые передаютс каналом 12 передачи ошибок, по отдельной линии.
Claims (1)
- Формула изобрете н.и1, Регенератор цифрового сигнала содержаШгИЙ входной согласующий блок формирователь импульсов, формирова- тель порога напр жени , выход которого соединен с первым входом решающего блока, первый и второй выходы которого подключены соответственно к первому и второму входам блока обнаружени ошибок и соответственно к первому и второму входам формировтел выходного сигнала, выход которого соединен с входом выходного согласующего блока, при этом выход блока обнаружени ошибок подключен к каналу передачи ошибок, отличающийс тем, что, с целью расширени вида регенерируемых сигналов , в него введены делитель частоты на два, элемент ИЛИ, элемент задержки и корректор сигнала, выход которого соединен с входами формировател порога напр жени и формировател импульсов, выход ко41520торого соединен с третьим в ходом блока обнаружени ошибок, с первым входом элемента ИЛИ и с входом элемента задержки, выход которого под- 5 ключей к четвертому входу блока обнаружени ошибок, к второму входу решающего блока и к второму входу элемента ИЛИ, выход которого соединен с третьим входом формировател вы10 ходного сигнала и с входом делител частоты на два, выход которого подключен к четвертому входу формировател выходного сигнала, первый вход-решающего блока соединен с тым входом блока обнаружени ошибок, выход входного согласующего блока подключен к входу корректора сигнала , при этом корректор сигнала содержит сумматор, фазовый фильтр и2Q усилитель, выход которого соединен с первым входом сумматора, второй вход которого соединен с выходом фазового фильтра, вход которого подключен к входу усилител и вл етс25 входом корректора сигнала, выходом которого вл етс выход сумматора.2, Регенератор по п.I, отличающийс тем, что формирователь выходного сигнала содержит последовательно соединенные элемент 2И-ИЛИ, счетный триггер и дифференциатор , выход которого вл етс выходом формировател выходного сигнала , первым, вторым, третьим и четвертым входами которого вл ютс35 соответственно первый, второй, тре- . тий и четвертый входы элемента 2И-ИЛИ. ,30О / О 010IлVаrШГLЛJШЛLГlГLЛJLвАО .UJruTiinллгшлл ллллплшпJ J-UTTLrLTLrLfl, У. а Gk №Л Рtr СГ LKо f . f о о о9uf.3Редактор Т.ПарфеноваСоставитель О.ГеллснрТехред О.Гортвай Корректор.Т.КолбЗаказ 3616/58Тираж 624ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб,, д.4/5Производственно-полиграфическое предпри тие, г„ Ужгород,, ул.Проектна ,4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853837891A SU1241520A1 (ru) | 1985-01-02 | 1985-01-02 | Регенератор цифрового сигнала |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853837891A SU1241520A1 (ru) | 1985-01-02 | 1985-01-02 | Регенератор цифрового сигнала |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1241520A1 true SU1241520A1 (ru) | 1986-06-30 |
Family
ID=21156351
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853837891A SU1241520A1 (ru) | 1985-01-02 | 1985-01-02 | Регенератор цифрового сигнала |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1241520A1 (ru) |
-
1985
- 1985-01-02 SU SU853837891A patent/SU1241520A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 641841, кл. Н 04 L 27/22, 1974. Авторское свидетельство СССР № 583697, кл. Н 04 L 27/22, 1974. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5031194A (en) | Wideband digital equalizers for subscriber loops | |
US4545060A (en) | Decision feedback adaptive equalizer acting on zero states following a non-zero state | |
KR950001179B1 (ko) | 디지틀 전송용 여파기의 지터 등화기 회로 및 방법 | |
US3781720A (en) | Automatic tap-gain incrementation of adaptive equalizers | |
US4123625A (en) | Digital regenerator having improving noise immunity | |
CA1289198C (en) | Line equalizer | |
US5005184A (en) | Method and apparatus for waveform equalization | |
US4590600A (en) | Dynamic digital equalizer | |
GB1494225A (en) | Pulse regenerator and clock extraction system | |
SU1241520A1 (ru) | Регенератор цифрового сигнала | |
US5299230A (en) | Digital data transmission system with predistortion of transmitted pulses | |
US3553606A (en) | System for providing adjusting signals to a transversal filter equalizer | |
US4715049A (en) | Clock recovery and retiming scheme with saw filter phase trimming to achieve desired system phase adjustment | |
US3261986A (en) | Digital code regenerative relay transmission system | |
US6047032A (en) | Signal equalization and data recovery with non-linear digital threshold feedback | |
GB2029675A (en) | Circuit arrangement for generating sampling pulses for use in receiving stations of data transmission | |
Clark | Adaptive detection with intersymbol-interference cancellation for distorted digital signals | |
US4584696A (en) | Transmission response measurement | |
US4207528A (en) | Timing-phase control system for duobinary transmission | |
US3588715A (en) | Regenerative repeatered transmission apparatus | |
SU1075435A1 (ru) | Регенератор двоичного линейного сигнала | |
KR100289404B1 (ko) | 국소대칭강제파형부를 이용한 패턴지터를 줄이는 장치 및 방법 | |
CA1078929A (en) | Digital regenerator having improved noise immunity | |
SU1172042A1 (ru) | Устройство дл регенерации цифрового сигнала с компенсацией межсимвольных искажений | |
JPS59218051A (ja) | 自動波形等化器 |