SU1239750A1 - Storage - Google Patents

Storage Download PDF

Info

Publication number
SU1239750A1
SU1239750A1 SU843713688A SU3713688A SU1239750A1 SU 1239750 A1 SU1239750 A1 SU 1239750A1 SU 843713688 A SU843713688 A SU 843713688A SU 3713688 A SU3713688 A SU 3713688A SU 1239750 A1 SU1239750 A1 SU 1239750A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
decoder
storage
drive
storage devices
Prior art date
Application number
SU843713688A
Other languages
Russian (ru)
Inventor
Сергей Михайлович Балашов
Владимир Николаевич Дятченко
Юрий Петрович Родионов
Анатолий Васильевич Сквира
Original Assignee
Московский институт электронной техники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский институт электронной техники filed Critical Московский институт электронной техники
Priority to SU843713688A priority Critical patent/SU1239750A1/en
Application granted granted Critical
Publication of SU1239750A1 publication Critical patent/SU1239750A1/en

Links

Landscapes

  • Read Only Memory (AREA)

Abstract

Изобретение относитс  к области вычислительной техники, в частности к запоминающим устройствам, и может быть ислользовано при построении запоминающих устройств малой информационной емкости. Запоминающее устройство позвол ет обеспечить выборку информации с большим быстродействием и большей помехозащищенностью и может быть использовано при построении запоминающих устройств малой информационной емкости с байтовой или полубайтовой организацией. Запоминающее устройство содержит наколитель, дешифратор, два источника тока, при этом накопитель выполнен в виде двух строк  чеек патти, объединенных по строкам парами словарных щин. 1 ил. д СПThe invention relates to the field of computing, in particular, to storage devices, and can be used in the construction of storage devices of small information capacity. The storage device allows you to provide a sample of information with greater speed and greater noise immunity and can be used in the construction of storage devices of small information capacity with byte or nibble organization. The memory device contains a pincher, a decoder, two current sources, and the drive is made in the form of two lines of patti cells combined in rows by pairs of dictionary words. 1 il. d SP

Description

Изобретение, относитс  к вычисли- тельной технике, в частности к запоминающим устройствам, и может быть использовано при построении запомина - Ю1ЦИХ устройств малой информационной емкости с байтовой и полубайтовой организацией.The invention relates to computing technology, in particular, to storage devices, and can be used in the construction of storage — UTIL of devices of small information capacity with byte and nibble organization.

Цель изобретени  - повышение быстродействи  и помехозащищенности.The purpose of the invention is to increase the speed and noise immunity.

На чертеже представлена функциональна  схема устройства.The drawing shows the functional diagram of the device.

Запоминающее устройство содержит накопитель 1, дешифратор 2, источник 3 тока (хранени ), источник 4 тока (считьгаани ) накопитель 1 выполнен в виде двух строк  чеек 5 пам ти, объединенных по строкам парами словарных шин, причем перва  6 л втора  7 словарные шины каждой строки  вл ютс  соответственно словарными входами и выходами накопител  1, каждый словарный вход накопител  1 через дополнительно введенные источники 8 опорного напр жени , в частности, выполненного в виде последовательно включенных первого 9 и второго 10 диодов , подключены к шине 11 положительного напр жени  питани , комму- татор 12, разр дные шины 13  чеек 5 пам ти,  вл ющиес  разр дными входами/выходами накопител  1.The storage device contains a drive 1, a decoder 2, a current source 3 (storage), a current source 4 (match) drive 1 is made in the form of two lines of memory slots 5, combined in rows by pairs of word lines, with the first 6 liters second 7 word buses each the rows are respectively the dictionary inputs and outputs of accumulator 1, each vocabulary input of accumulator 1 through the additionally introduced sources 8 of the reference voltage, in particular, made in the form of a series-connected first 9 and second 10 diodes, is connected to f 11 positive supply voltage, commutator 12, bit lines 13 5 cells memory is propelling discharge dnymi inputs / outputs accumulator 1.

Запоминающее устройство рабртает следукрим образом.The storage device works in the following way.

Любой комбинации логических сигналов на входах дешифратора 2 соответствует на одном из его выходов, отличное от всех остальных выходов, логи39750Any combination of logical signals at the inputs of the decoder 2 corresponds to one of its outputs, which is different from all other outputs, log 39750

ческое состо ние сигнала, обеспечивающее с помощью коммутатора 12 включение источника 4 тока считывани  к выбранным (в каждой строке сразу вы5 бираетс  по две  чейки пам ти)  чейкам 5 пам ти, обеспечива  тем самым считывание информации из выбранных  чеек 5 пам ти. Источник 8 опорного напр жени  обеспечивает посто нноеThe signal state, which by means of the switch 12, switches on the source 4 of the reading current to the selected (in each row, two memory cells are taken immediately) of the memory cells 5, thus ensuring the reading of information from the selected memory cells 5. The reference voltage source 8 provides a constant

10 выбранное состо ние  чеек 5 пам ти по строкам.10 selected state of cells 5 memories by rows.

В запоминающем устройстве исключение перезар да паразитных емкостей словарных шин, уменьшение вре15 мени, необходимого дл  перезар да паразитных емкостей разр дных шин, позвол ет повысить его быстродействие . Отсутствие взаимодействи   чеек пам ти по разр дам позвол ет исклю20 чить ложную запись информации.In the storage device, the exclusion of reloading parasitic capacitances of vocabulary tires, reducing the time required for recharging parasitic capacitances of the discharge buses, improves its speed. The lack of interaction between memory cells in terms of discharges makes it possible to eliminate a false record of information.

Claims (1)

Формула изобретени Invention Formula Запоминающее устройство, содержа- 25 щее дешифратор, входы которого  вл ютс  адресными входами устройст- ваукоммутатор, одни входы которого подключены к выходу дешифратора, а другие - к соответствующему источ- 30 ни-ку тока, накопитель, разр дные шины которого подключены к выходам коммутатора, о тличающеес  тем, что, с целью по вьшгени  быстродействи  и помехозащищенности. оно 35 содержит источник опорного напр жени , подключенный к словарн ым шинам накопител .A storage device containing a decoder, the inputs of which are the address inputs of the switch commutator, some inputs of which are connected to the output of the decoder, and others to the corresponding current source 30, drive, the output buses of which are connected to the outputs of the switch It is distinguished by the fact that, for the purpose of high performance and noise immunity. It contains a reference voltage source connected to the storage drive vocabulary tires. Редактор Н.БобковаEditor N. Bobkova Составитель Г.Бородин Техред Н.БонкалоCompiled by G. Borodin Tehred N. Bonkalo Заказ 3401/51 Тираж 543ПодписноеOrder 3401/51 Circulation 543 Subscription ВНИИПИ Государственного комитета СССРVNIIPI USSR State Committee по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5for inventions and discoveries 113035, Moscow, Zh-35, Raushsk nab., 4/5 Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна ,4Production and printing company, Uzhgorod, Projecto st., 4 Корректор А.ОбручарProofreader A. Obruchar
SU843713688A 1984-03-26 1984-03-26 Storage SU1239750A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843713688A SU1239750A1 (en) 1984-03-26 1984-03-26 Storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843713688A SU1239750A1 (en) 1984-03-26 1984-03-26 Storage

Publications (1)

Publication Number Publication Date
SU1239750A1 true SU1239750A1 (en) 1986-06-23

Family

ID=21108535

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843713688A SU1239750A1 (en) 1984-03-26 1984-03-26 Storage

Country Status (1)

Country Link
SU (1) SU1239750A1 (en)

Similar Documents

Publication Publication Date Title
US4415992A (en) Memory system having memory cells capable of storing more than two states
US5978246A (en) Content addressable memory device
US4301518A (en) Differential sensing of single ended memory array
US4387447A (en) Column and ground select sequence in electrically programmable memory
US4606010A (en) Dynamic memory device
KR910010526A (en) Page-Erasable Flash YPIROM Device
KR930004623B1 (en) Semiconductor memory device
EP0360526A1 (en) Semiconductor memory device having flash write function
GB1425766A (en) Memory system
JPH06119781A (en) Semiconductor memory
KR920009059B1 (en) Method for testing parallel semiconductor memory device
US6069838A (en) Semiconductor memory device having sub-word line driving circuit
KR880000968A (en) Semiconductor memory
JP2610598B2 (en) Circuit device for parallel writing of data to semiconductor memory
KR920006981A (en) Semiconductor memory
KR970000331B1 (en) Semiconductor memory device
EP0213503B1 (en) Semiconductor memory circuit including bias voltage generator
US5297105A (en) Semiconductor memory circuit
KR910013285A (en) Nonvolatile Semiconductor Memory
US4818900A (en) Predecode and multiplex in addressing electrically programmable memory
KR860006790A (en) Semiconductor memory
SU1239750A1 (en) Storage
KR900001599B1 (en) The semiconductor memory device having decoder of diode matrix type and redundant memory
KR930008850A (en) Semiconductor memory device with partitioned read data bus system
JPH07111099A (en) Redundant address decoder