SU121284A1 - Однотактное логическое или т.п. устройство (регистр, накопитель, кодопреобразователь, дешифратор и т.д.) - Google Patents
Однотактное логическое или т.п. устройство (регистр, накопитель, кодопреобразователь, дешифратор и т.д.)Info
- Publication number
- SU121284A1 SU121284A1 SU591663A SU591663A SU121284A1 SU 121284 A1 SU121284 A1 SU 121284A1 SU 591663 A SU591663 A SU 591663A SU 591663 A SU591663 A SU 591663A SU 121284 A1 SU121284 A1 SU 121284A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- compensator
- information
- circuits
- noise
- order
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
Известные устройства на магнитных сердечниках могут работать толы о при приме1 ени11 сердечников из материалов с петлей гистерезиса , близкой к пр моугольной, стабильность их недостаточно высока и в целом устройства малоэкономнчны.
С целью применени магнитных сердечников, имеющнх непр моугольную нетлю гнстерезиса, повышени стабильностп и возможности реверсировани информации, предлагаетс магнитное однотактное устройство (регистр сдвига), изображенное на фиг. 1. Устройство снабжено компенсатором помех. Оно состоит из сердечников / регистра, диодов 2 и 5, емкостей 4 и компенсатора, содержащего сердечник 5 с обмотками , IFs и. диодов 6 и 7, сопротивлени 8 и коммутатора, предназначенного дл изменени направлени движени информации с изменением пол рности сигналов.
Работа схемы при наложении коммутатора в точке Л происходит следующим образом.
Во врем действи продвигающего тактового импульса, подаваемот-о в ос мотку сердечников регистра через обмотку U4 и сопротивление 8 компенсатора, помехи, которые возникают при считывании нулей и имеют свой максимум несколько ранее полезного сигнала от считывани единиц, компенсируютс напр жением на обмотке W сердечника 5. Диод 6 служит дл «прив зки сопротивлени 8 к шине, объедин ющей конденсаторы. Падение напр жепи на сопротивлении 8 во врем действи тактового импульса служит, таким образом, запирающим потенциалом дл импульсов обратной информации. Следовательно, при указанном положении коммутатора движение информации возможно только в правом направлении. При изменении положени коммутатора работа устройства будет происходить аналогичным образом, но в левом направлении и с отрицательными рабочими импульсами.
Дл получени равно пол рных им пульсов с четных и нечетных чеек предлагаетс выполнение устройства по схеме, приведенной на
фиг. 2. Изменение пол рности достигаетс подключением четных и нечетных чеек к различным обмоткам сердечника компенсатора.
В схемах устройств по фиг. 1 и 2 в случае делени цепей компенсатор выполн етс на двух сердечниках с разделением обмоток помех.
При применении материалов с пр моугольной петлей гистерезиса компенсатор помех выполн етс по схеме, приведенной на фиг. 3. В этом случае он состоит из потенциометра с двум движками 1 и коммутатора 2, обеспечивающего реверсирование направлени движени информации .
Предмет изобретени
Claims (4)
1.Однотактное логическое устройство (регистр, накопитель, кодопреобразователь , дешифратор и т. д.), построенное па магнитных сердечниках с входными, выходными и тактовыми (продвигающими) обмотками , снабженное компенсатором помех, отличающеес тем, что, с целью возможности использовани в устройстве сердечников из материалов с непр моугольной петлей гистерезиса, повышени экономичности и стабильности работы устройства, устранени обратного потока информации и возможности реверсировани информации с изменением пол рности сигналов, компенсатор помех выполнен в виде магнитного тора с параллельно подключенными к цеп м св зи устройства обмотками дл подавлени помех, сопротивлени , двух вентилей и коммутатора.
2.Устройство по п. 1, отличающеес тем, что, с целью получени при движении информации в одном направлении с четных чеек устройства положительных импульсов информации, а с нечетных- отрицательных, а при движении информации в другом направлении- наоборот, четные цепи устройства подключены к одной обмотке компенсатора помех, а нечетные - к другой.
3.Видоизменение устройства по пп. 1 и 2, отличающеес тем, что, с целью облегчени режима работы компенсатора помех при длинных цеп х, кажда из обмоток компенсатора :помех наложена на отдельный магнитный тор.
4.Видоизменение устройства по пп. 1 и 2, отличающеес тем, что, с целью упрощени комтгенсатора помех при -примеирпии Б устройстве сердечников из материала с петлей гистерезиса, приближающейс к пр моугольной, компенсатор помех выполнен в виде потенциометра с двум движками, подключаемыми к цеп м устройства коммутатором.
Д / J 4j-fj 9 Р 1 - I t - f р
J I / I /,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU591663A SU121284A1 (ru) | 1958-02-10 | 1958-02-10 | Однотактное логическое или т.п. устройство (регистр, накопитель, кодопреобразователь, дешифратор и т.д.) |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU591663A SU121284A1 (ru) | 1958-02-10 | 1958-02-10 | Однотактное логическое или т.п. устройство (регистр, накопитель, кодопреобразователь, дешифратор и т.д.) |
Publications (1)
Publication Number | Publication Date |
---|---|
SU121284A1 true SU121284A1 (ru) | 1958-11-30 |
Family
ID=48393079
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU591663A SU121284A1 (ru) | 1958-02-10 | 1958-02-10 | Однотактное логическое или т.п. устройство (регистр, накопитель, кодопреобразователь, дешифратор и т.д.) |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU121284A1 (ru) |
-
1958
- 1958-02-10 SU SU591663A patent/SU121284A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB784541A (en) | Improvements in or relating to magnetic switching circuits | |
GB1196372A (en) | Improvements in or relating to Frequency and Phase Comparators | |
SU121284A1 (ru) | Однотактное логическое или т.п. устройство (регистр, накопитель, кодопреобразователь, дешифратор и т.д.) | |
US2911621A (en) | Bidirectional static magnetic storage | |
US2974310A (en) | Magnetic core circuit | |
US2782325A (en) | Magnetic flip-flop | |
US3231788A (en) | Sensitive relay operating circuit | |
US3324311A (en) | Counter and method | |
SU411503A1 (ru) | ||
SU372725A1 (ru) | Двоичный реверсивный счетчик импульсов | |
US3226699A (en) | Magnetic universal logical circuit | |
US3145307A (en) | Logical circuits | |
GB832719A (en) | Shifting register with inductive intermediate storage | |
US3026420A (en) | Magnetic switching and storing device | |
SU122343A1 (ru) | Магнитный двухтактный переключатель регистра | |
SU374745A1 (ru) | Универсальный логический элемент | |
SU502442A1 (ru) | Устройство контрол состо ни вентильных блоков | |
SU385396A1 (ru) | Коммутатор | |
SU145064A1 (ru) | Импульсный магнитный дешифратор | |
US3095507A (en) | Series magnetic amplifier | |
US2985868A (en) | Magnetic neither nor circuit | |
SU434583A1 (ru) | Формирователь прямоугольных импульсов | |
SU122944A1 (ru) | Способ реверсировани счетных и кодирующих устройств и устройство дл осуществлени этого способа | |
SU504225A1 (ru) | Устройство дл преобразовани импульсных сигналов | |
SU152129A1 (ru) | Устройство дл сеточного управлени инвертором в ионных преобразовател х частоты |