SU1169176A1 - Устройство частотного компандирования - Google Patents

Устройство частотного компандирования Download PDF

Info

Publication number
SU1169176A1
SU1169176A1 SU833553636A SU3553636A SU1169176A1 SU 1169176 A1 SU1169176 A1 SU 1169176A1 SU 833553636 A SU833553636 A SU 833553636A SU 3553636 A SU3553636 A SU 3553636A SU 1169176 A1 SU1169176 A1 SU 1169176A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
frequency
block
adder
Prior art date
Application number
SU833553636A
Other languages
English (en)
Inventor
Vladimir F Tunik
Original Assignee
Vladimir F Tunik
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vladimir F Tunik filed Critical Vladimir F Tunik
Priority to SU833553636A priority Critical patent/SU1169176A1/ru
Application granted granted Critical
Publication of SU1169176A1 publication Critical patent/SU1169176A1/ru

Links

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Изобретение относится к радиотехнике и связи и может быть использовано в узкопоместных системах связи.
Цель изобретения - повышение помехоустойчивости компрессированного ‘ 5
сигнала.
На фиг. 1 приведена структурная электрическая схема предлагаемого устройства; на фиг. 2 а и б - структурные электрические схемы делителя 10 частоты согласно п. 2 и 3 формулы; на фиг. 3 - структурная электрическая схема умножителя частоты.
Устройство частотного компандирования содержит компрессор, состоя- 15 щий из N делителей 1 частоты, полосового фильтра 2, блока 3 уплотнения, (Ν-1) фильтров 4 нижних частот, (Ν-1) фильтров 5 верхних частот, (Ν-1) усилителей 6 и экспандера. Кроме того, 20 устройство состоит из блока 7 разделения, N умножителей 8 частоты,
N фазовращателей 9, N аттенюаторов 10 и (Ν-1) сумматоров 11.
Делители частоты (фиг. 2) содержат 25 К сумматоров 12, К инверторов 13,
К фазовращателей 14, пиковый детектор 15 и блок 16 извлечения квадратного корня (фиг, 2&).
Умножители частоты (фиг. 3) содержат блок 17 возведения в квадрат, фильтр 18 верхних частот и фильтр 19 нижних частот.
Устройство частотного компандирования работает следующим образом.
Сигнал, подлежащий сжатию по частоте, поступает на вход первого делителя 1, где осуществляется сжатие его спектра по частоте. Полученный сжатый сигнал в первых фильтрах 4 и 5 подвергается разделению по час2
тоте. Верхние составляющие спектра с выхода первого фильтра 5 поступает на последовательно соединенные цепи, состоящие из соответствующих делителя 1 и фильтров 4 и 5, где осуществляется аналогичная обработка сигнала.
Нижние составляющие спектра с выходов 4 всех цепей поступают на входы блока 3, где осуществляется уплотнение данных сигналов, например, путем амплитудно-импульсной модуляции и передачей с одной боковой полосой. Уплотненный сигнал после прохождения полосового фильтра 2 и канала связи поступает на вход блока 7, где осуществляется разделение уплотненных сигналов.
Сигналы с выходов блока 7 после фазовой (в фазовращателях 9) и амплитудной (в аттенюаторах 10) коррекции подвергаются расширению по частоте в умножителях 8. Причем в каждую более низкочастотную цепь расширения вводятся более высокочастотные составляющие сигнала, полученные в высокочастотных цепях расширения спектра путем суммирования сигналов в сумматорах 11.
Целители 1 выполнены по апериодической схеме (фиг. 2). Сигнал, подлежащий делению по частоте, после детектирования в пиковом детекторе 15 и фазовой коррекции в фазовращателях 14 поступает на первые входы после-, довательно соединенных через инверторы 13 сумматоров 12. На второй вход первого сумматора 12 подается сигнал с входа делителя 1. Цля улучшения частотных свойств делителей 1 между сумматорами 12 и инверторами 13 воз3
1169176
4
можно включение блока 16, управляв- подлежащий умножению по частоте,
мого сигналом с выхода пикового де- подвергается возведению в квадрат
тектора 15. блоке 17, который управляется сигУмножители 8 выполнены по апери- налом с выхода фильтра 18, подверг
одической схеме (фиг. 3). Сигнал, 5 нутым фильтрации в фильтре 19.
фиг. 1
1169176
Фиг. 2а
Фиг. 2 δ

Claims (5)

1. УСТРОЙСТВО ЧАСТОТНОГО
КОМПАНДИРОВАНИЯ, компрессор которого содержит N делителей частоты, полосовой фильтр, а экспандер - N умножителей частоты, отличающееся тем, что, с целью повышения помехоустойчивости компрессированного сигнала, в компрессор введены блок уплотнения, (Ν-1) фильтров нижних частот и (Ν-1) цепей из последовательно соединенных фильтров верхних частот и усилителей, причем выходы с первого по (Ν-1)-й делителей частоты через соответствующие фильры нижних частот соединены с первого по (Ν-1) входами блока уплотнения, Ν-й вход которого соединен с выходом Ν-го делителя частоты, причем вход каждого предыдущего делителя частоты через соответсвующую цепь соединен с входом последующего делителя частоты, а выход блока уплотнения соединен с входом полосового фильтра, при этом в экспандер введены блок разделения с первого
по (Ν-1), выходы которого через введенные цепи из последовательно соединенных фазовращателя, аттенюатора
и сумматора соединены с входами соответствующих с первого по (Ν-1) умножителя частоты, причем выход каждого последующего умножителячастоты соединен с вторым входом сумматора предыдущей цепи, а Ν-й выход блока разделения через введенные последовательно соединенные фазовращатель и аттенюатор соединен с входом Ν-го умножителя частоты.
2. Устройство по п. 1, отличающееся тем, что делитель частоты содержит К последовательно соединенных цепей, каждая из которых содержит последовательно соединенные сумматор и инвертор, а также пиковый детектор, выход которого через К фазовращетелей соединен с вторыми входами соответствующих К Сумматоров, а первый вход первого сумматора соединен с входом пикового детектора, являющимся входом делителя частоты, выходом которого является выход К-го инвертора.
3. Устройство по п. 2, отличающееся тем, что в каждую из К цепей между сумматором и инвертором включен блок извлечения квадратного корня, управляемый вход которого соединен с выходом пикового детектора.
4. Устройство по п. 3, о т л ичающееся тем, что блок извлечения квадратного корня состоит из операционного усилителя, в отрицательную обратную связь которого включен блок возведения в квадрат, управляющий вход которого является входом блока извлечения квадратного корня, неинвертирующий вход операционного
усилителя является входом блока извлечения квадратного корня, выход которого является выходом операционного усилителя.
5. Устройство по п. 1, отличающееся тем, что умножитель частоты содержит К последовательно соединенных узлов удвоения частоты, каждый из которых состоит из последо1169176
вательно соединенных блока возведения в квадрат и фильтра верхних частот, вход которого через фильтр нижних частот соединен с управляющим входом блока возведения в квадрат, вход которого является входом 'умножителя частоты, выходом которого является выход фильтра верхних частот.
1
SU833553636A 1983-02-14 1983-02-14 Устройство частотного компандирования SU1169176A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833553636A SU1169176A1 (ru) 1983-02-14 1983-02-14 Устройство частотного компандирования

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833553636A SU1169176A1 (ru) 1983-02-14 1983-02-14 Устройство частотного компандирования

Publications (1)

Publication Number Publication Date
SU1169176A1 true SU1169176A1 (ru) 1985-07-23

Family

ID=21050061

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833553636A SU1169176A1 (ru) 1983-02-14 1983-02-14 Устройство частотного компандирования

Country Status (1)

Country Link
SU (1) SU1169176A1 (ru)

Similar Documents

Publication Publication Date Title
SU1299527A3 (ru) Схема генерировани сигнала псевдоошибки
SU1169176A1 (ru) Устройство частотного компандирования
FR2509500B1 (ru)
US2758204A (en) Wide-band phase shifter network
US5008571A (en) Method and apparatus for dividing high frequency analog signals
US3510597A (en) Frequency bandwidth compression and expansion system
US4086540A (en) Translating filter
SU985968A1 (ru) Устройство дл приема дискретных частотно-манипулированных сигналов
SU1073877A1 (ru) Частотный дискриминатор
SU1336260A1 (ru) Восьмиканальный преобразователь вида уплотнени каналов
SU944132A1 (ru) Устройство дл синхронизации многочастотных сигналов
JPH033016Y2 (ru)
GB1600117A (en) Method of an apparatus for improving the signal to noise ratio of signals
SU1187281A1 (ru) Система связи
SU1166264A1 (ru) Делитель частоты
SU542348A1 (ru) Приемное устройство радиотелефонной св зи с управл емым компандированием
SU663116A1 (ru) Устройство дл автоматического выбора каналов св зи
SU558411A1 (ru) Система св зи с дельта-модул цией, адаптивной к спектру речи
SU1084946A1 (ru) Преобразователь частотно-манипулированных сигналов в фазоманипулированные сигналы
RU1788590C (ru) Стереофоническа система радиовещани
SU745005A1 (ru) Устройство оценки амплитуды сигнала на фоне помех
SU1103357A1 (ru) Выходной каскад передатчика
SU1259496A2 (ru) Устройство частотного компандировани
SU924911A2 (ru) Устройство сжати полосы частот факсимильного сигнала
SU1030979A1 (ru) Система св зи