SU1160593A1 - Device for reception of phase-shift pseudorandom signals with inverse modulation - Google Patents

Device for reception of phase-shift pseudorandom signals with inverse modulation Download PDF

Info

Publication number
SU1160593A1
SU1160593A1 SU833678074A SU3678074A SU1160593A1 SU 1160593 A1 SU1160593 A1 SU 1160593A1 SU 833678074 A SU833678074 A SU 833678074A SU 3678074 A SU3678074 A SU 3678074A SU 1160593 A1 SU1160593 A1 SU 1160593A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
multiplier
integrator
sampling
Prior art date
Application number
SU833678074A
Other languages
Russian (ru)
Inventor
Владимир Петрович Горбань
Александр Михайлович Парамонов
Original Assignee
Московский Ордена Трудового Красного Знамени Электротехнический Институт Связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Трудового Красного Знамени Электротехнический Институт Связи filed Critical Московский Ордена Трудового Красного Знамени Электротехнический Институт Связи
Priority to SU833678074A priority Critical patent/SU1160593A1/en
Application granted granted Critical
Publication of SU1160593A1 publication Critical patent/SU1160593A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ПРИЕМА ФАЗОМАНИПУЛИРОВАННЫХ ПСЕВДОСЛУЧАЙНЫХ СИГНАЛОВ С ИНВЕРСНОЙ МОДУЛЯЦИЕЙ, содержащее пороговый блок, первый вход которого подключен к выходу первого интегратора, сигнальный вход которого соединен с выходом первого перемножитёл ; первый вход которого соединен с первым входом второго перемножител  и с выходом первого фазового детектора, первый вход которого соединен с выходом фазовраш.ател , вход которого соединен с выходом управл емого генератора и с первым входом второго фазового детектора, выход которого подключен к первому входу третьего перемножител , выход которого соединен с сигнальным входом второго интегратора, второй вход третьего перемножител  подключен к второму входу первого перемножител  и к выходу блока задержки, вход которого соединен с первым входом сумматора и с первым выходом генератора псевдослучайной последовательности, второй выход которого соединен с вторым входом сумматора, выход которого подключен к второму входу второго перемножител , выход которого соединен с сигнальным входом третьего интегратора , вход генератора псевдослучайной последовательности соединен с выходом управл емого тактового генератора, вход которого соединен с выходом первого фильтра нижних частот, вход которого подключен к выходу четвертого перемножител , выход п того перемножител  через второй фильтр нижних частот подключен к входу управл емого генератора, вторые входы первого и второго фазовых детекторов объединены и  вл ютс  входом устройства, установочным входом которого  вл ютс  i установочные входы первого, второго и тре (Л тьего интеграторов, отличающеес  тем, что, с целью повышени  помехоустойчивости, в него введены первый блок выборки и запоминани  и второй блок выборки и запоминани , выход которого подключен к первому входу п того перемножител , второй вход которого соединен с выходом порогового блока и с первым входом четвертого перемножител , второй вход которого соединен с Ci выходом первого блока выборки и запомио нани , первый вход которого соединен с 01 выходом третьего интегратора, выход второго интегратора соединен с первым вхосо со дом второго блока выборки и запоминани , при этом второй вход порогового блока и вторые входы первого и второго блоков выборки и запоминани   вл ютс  записываюшими входами устройства.A DEVICE FOR RECEPTION OF PHASOMANIPULATED Pseudo-incidental signals with an inversion modulation, containing a threshold unit, the first input of which is connected to the output of the first integrator, the signal input of which is connected to the output of the first multiplier; the first input of which is connected to the first input of the second multiplier and to the output of the first phase detector, the first input of which is connected to the output of the phaser cable, whose input is connected to the output of the controlled generator and to the first input of the second phase detector, the output of which is connected to the first input of the third multiplier whose output is connected to the signal input of the second integrator, the second input of the third multiplier is connected to the second input of the first multiplier and to the output of the delay unit, the input of which is connected to The first input of the adder and the first output of the pseudo-random sequence generator, the second output of which is connected to the second input of the adder, the output of which is connected to the second input of the second multiplier, the output of which is connected to the signal input of the third integrator, the input of the pseudo-random sequence generator connected to the output of the controlled clock generator, the input of which is connected to the output of the first low-pass filter, the input of which is connected to the output of the fourth multiplier, the output of the fifth multiplication A second lowpass filter is connected to the input of the controlled oscillator, the second inputs of the first and second phase detectors are combined and are the input of the device, the installation input of which is the installation inputs of the first, second and third (Lt of the integrators, characterized in that in order to improve noise immunity, the first block of sampling and storage and the second block of sampling and memorization, the output of which is connected to the first input of the fifth multiplier, the second input of which is connected to the output of the threshold unit and the first input of the fourth multiplier, the second input of which is connected to the Ci output of the first sampling unit and memory, the first input of which is connected to the 01 output of the third integrator, the output of the second integrator is connected to the first input of the second sampling and storage unit, while the second the input of the threshold unit and the second inputs of the first and second sampling and memory units are the recording inputs of the device.

Description

Изобретение относитс  к радиосв зи и может быть использовано в синхронных системах св зи.The invention relates to radio and can be used in synchronous communication systems.

Известно устройство дл  приема фазоманипулированных псевдослучайных сигналов с инверсной модул цией, содержащее блок вынесени  решени  о принимаемом варианте сигнала, выходы которого соединены с соответствующими входами блока слежени  за тактовой частотой и блока слежени  за несущей частотой, выходы которых подключены к соответствующим входам блока вынесени  решени  о принимаемом варианте сигнала 1.A device for receiving phase-manipulated pseudo-random signals with inverse modulation is known, comprising a decision block on a received signal variant, the outputs of which are connected to the corresponding inputs of a clock frequency tracking block and a carrier frequency tracking block, the outputs of which are connected to the corresponding inputs of a decision block on the received signal option 1.

Недостатком этого устройства  вл етс  низка  помехоустойчивость.A disadvantage of this device is low noise immunity.

Наиболее близким техническим решением к изобретению  вл етс  устройство дл  приема фазоманипулированных псевдослучайных сигналов с инверсной модул цией , содержащее пороговый блок, первый вход которого подключен к выходу первого интегратора, сигнальный вход которого соединен с выходом первого перемножител , первый вход которого соединен с первым входом второго перемножител  и с выходом первого фазового детектора, первый вход которого соединен с выходом фазовращател , вход которого соединен с выходом управл емого генератора и с первым входом второго фазового детектора, выход которого подключен к первому входу третьего перемножител , выход которого соединен с сигнальным входом второго интегратора, второй вход третьего перемножител  подключен к второму входу первого перемножител  и к выходу блока задержки, вход которого соединен с первым входом сумматора и с первым выходом генератора псевдослучайной последовательности, второй выход которого соединен с вторым входом сумматора, выход которого подключен к второму входу второго перемножител , выход которого соединен с сигнальным входом третьего интегратора, вход генератора псевдослучайной последовательности соединен с выходом управл емого тактового генератора, вход которого соединен с выходом первого фильтра нижних частот, вход которого подключен к выходу четвертого перемножител , выход п того перемножител  через второй фильтр нижних частот подключен к входу управл емого генератора, вторые входы первого и второго фазовых детекторов объединены и  вл ютс  входом устройства, установочным входом которого  вл ютс  установочные входы первого, второго и третьего интеграторов 2.The closest technical solution to the invention is a device for receiving phase-manipulated pseudo-random signals with inverse modulation, containing a threshold unit, the first input of which is connected to the output of the first integrator, the signal input of which is connected to the output of the first multiplier, the first input of which is connected to the first input of the second multiplier and with the output of the first phase detector, the first input of which is connected to the output of the phase shifter, the input of which is connected to the output of the controlled generator and to ne By the first input of the second phase detector, the output of which is connected to the first input of the third multiplier, the output of which is connected to the signal input of the second integrator, the second input of the third multiplier is connected to the second input of the first multiplier and to the output of the delay unit whose input is connected to the first input of the adder and to the first the output of the pseudo-random sequence generator, the second output of which is connected to the second input of the adder, the output of which is connected to the second input of the second multiplier, the output of which is soy dinene with the signal input of the third integrator, the input of the pseudo-random sequence generator is connected to the output of a controlled clock generator, the input of which is connected to the output of the first low-pass filter, whose input is connected to the output of the fourth multiplier, the output of the fifth multiplier is connected to the control input generator, the second inputs of the first and second phase detectors are combined and are the input of the device, the installation input of which is the installation inputs of the first first, second and third integrators 2.

Однако это устройство обладает низкой помехоустойчивостью.However, this device has low noise immunity.

Цель изобретени  - повышение помехоустойчивости .The purpose of the invention is to improve noise immunity.

Цель достигаетс  тем, что в устройство дл  приема фазоманипулированных псевдослучайных сигналов с инверсной модул цией , содержащее пороговый блок, первый 5 вход которого подключен к выходу первого интегратора, сигнальный вход которого соединен с выходом первого перемножител , первый вход которого соединен с первым входом второго перемножител  и с выходом первого фазового детектора, первый вход которого соединен с выходом фазовращател , вход которого соединен с выходом управл емого генератора и с первым входом второго фазового детектора, выход которого подключен к первому входу третьегоThe goal is achieved in that the device for receiving phase-shifted pseudo-random signals with inverse modulation contains a threshold unit, the first 5 inputs of which are connected to the output of the first integrator, the signal input of which is connected to the output of the first multiplier, the first input of which is connected to the first input of the second multiplier and with the output of the first phase detector, the first input of which is connected to the output of the phase shifter, the input of which is connected to the output of the controlled oscillator and to the first input of the second phase circuit torus, whose output is connected to the first input of the third

5 перемножител , выход которого соединен с сигнальным входом второго интегратора, второй вход третьего перемножител  подключен к второму входу первого перемножител  и к выходу блока задержки, вход которого соединен с первым входом сумматора и с первым выходом генератора псевдослучайной последовательности, второй выход которого соединен с вторым входом сумматора , выход которого подключен к второму входу второго перемножител , выход которого соединен с сигнальным входом третьего интегратора, вход генератора псевдослучайной последовательности соединен с выходом управл емого тактового генератора, вход которого соединен с выходом первого фильтра нижних частот, вход которого подключен к выходу четвертого перемножител , выход п того перемножител  через второй фильтр нижних частот подключен к входу управл емого генератора, вторые входы первого и второго фазовых детекторов объединены5 multiplier, the output of which is connected to the signal input of the second integrator, the second input of the third multiplier is connected to the second input of the first multiplier and to the output of the delay unit, the input of which is connected to the first input of the adder and the first output of the pseudo-random sequence generator, the second output of which is connected to the second input adder, the output of which is connected to the second input of the second multiplier, the output of which is connected to the signal input of the third integrator, the input of the pseudo-random sequence generator The sequence is connected to the output of a controlled clock generator, the input of which is connected to the output of the first low-pass filter, the input of which is connected to the output of the fourth multiplier, the output of the fifth multiplier through the second low-pass filter is connected to the input of the controlled generator, the second inputs of the first and second phase detectors united

г и  вл ютс  входом устройства, установочным входом которого  вл ютс  установочные входы первого, второго и третьего интеграторов , введены .первый блок выборки и запоминани  и второй блок выборки и запоминани , выход которого подключен кd and are the input of the device, the installation input of which is the installation inputs of the first, second and third integrators, the first sample and hold unit and the second sample and hold unit, the output of which is connected to

0 первому входу п того перемножител , второй вход которого соединен с выходом порогового блока и с первым входом четвертого перемножител , второй вход которого соединен с выходом первого блока выборки0 to the first input of the fifth multiplier, the second input of which is connected to the output of the threshold unit and to the first input of the fourth multiplier, the second input of which is connected to the output of the first sampling unit

5 и запоминани , первый вход которого соединен с выходом третьего интегратора, выход второго интегратора соединен с первым входом второго блока выборки и запоминани , при этом второй вход порогового блока и вторые входы первого и второго блоков5 and the memory, the first input of which is connected to the output of the third integrator, the output of the second integrator is connected to the first input of the second sampling and memory unit, the second input of the threshold unit and the second inputs of the first and second blocks

0 выборки и запоминани   вл ютс  записывающими входами устройства.0 samples and memories are the recording inputs of the device.

На чертеже изображена структурна  электрическа  схема предложенного уст ройства.The drawing shows a structural electrical circuit of the proposed device.

5 Устройство дл  приема фазоманипулированных псевдослучайных сигналов с инверсной модул цией содержит управл емый генератор 1, первый и второй фильтры 2 и 35 A device for receiving phase-shifted pseudo-random signals with inverse modulation contains a controlled oscillator 1, the first and second filters 2 and 3

Claims (1)

УСТРОЙСТВО ДЛЯ ПРИЕМА ФАЗОМАНИПУЛИРОВАННЫХ ПСЕВДОСЛУЧАЙНЫХ СИГНАЛОВ С ИНВЕРСНОЙ МОДУЛЯЦИЕЙ, содержащее пороговый блок, первый вход которого подключен к выходу первого интегратора, сигнальный вход которого соединен с выходом первого перемножитёля; первый вход которого соединен с первым входом второго перемножителя и с выходом первого фазового детектора, первый вход которого соединен с выходом фазовращателя, вход которого соединен с выходом управляемого генератора и с первым входом второго фазового детектора, выход которого подключен к первому входу третьего перемножителя, выход которого соединен с сигнальным входом второго интегратора, второй вход третьего перемножителя подключен к второму входу первого перемножителя и к выходу блока задержки, вход которого соединен с первым входом сумматора и с первым выходом генератора псевдослучайной последовательности, второй выход которого соединен с вторым входом сумматора, выход которого подключен к второму входу второго перемножителя, выход которого соединен с сигнальным входом третьего интегратора, вход генератора псевдослучайной последовательности соединен с выходом управляемого тактового генератора, вход которого соединен с выходом первого фильтра нижних частот, вход которого подключен к выходу четвертого перемножителя, выход пятого перемножителя через второй фильтр нижних частот подключен к входу управляемого генератора, вторые входы первого и второго фазовых детекторов объединены и являются входом устройства, установочным входом которого являются р установочные входы первого, второго и тре- © тьего интеграторов, отличающееся тем, что, с целью повышения помехоустойчивости, в него введены первый блок выборки и запоминания и второй блок выборки и запоминания, выход которого подключен к первому входу пятого перемножителя, второй вход которого соединен с выходом порогового блока и с первым входом четвертого перемножителя, второй вход которого соединен с выходом первого блока выборки и запоминания, первый вход которого соединен с выходом третьего интегратора, выход второго интегратора соединен с первым входом второго блока выборки и запоминания, при этом второй вход порогового блока и вторые входы первого и второго блоков выборки и запоминания являются записывающими входами устройства.DEVICE FOR RECEIVING PHASOMANIPULATED PSEUDOMETRIC SIGNALS WITH INVERSE MODULATION, comprising a threshold unit, the first input of which is connected to the output of the first integrator, the signal input of which is connected to the output of the first multiplier; whose first input is connected to the first input of the second multiplier and to the output of the first phase detector, the first input of which is connected to the output of the phase shifter, the input of which is connected to the output of the controlled generator and to the first input of the second phase detector, the output of which is connected to the first input of the third multiplier, the output of which connected to the signal input of the second integrator, the second input of the third multiplier is connected to the second input of the first multiplier and to the output of the delay unit, the input of which is connected to the first the adder and the first output of the pseudo-random sequence generator, the second output of which is connected to the second input of the adder, the output of which is connected to the second input of the second multiplier, the output of which is connected to the signal input of the third integrator, the input of the pseudo-random sequence generator is connected to the output of the controlled clock, the input of which connected to the output of the first low-pass filter, the input of which is connected to the output of the fourth multiplier, the output of the fifth multiplier through the second a low-pass filter is connected to the input of a controlled generator, the second inputs of the first and second phase detectors are combined and are the input of the device, the installation input of which is the p input inputs of the first, second and third integrators, characterized in that, in order to increase the noise immunity, the first block of sampling and storing and the second block of sampling and storing, the output of which is connected to the first input of the fifth multiplier, the second input of which is connected to the output of the threshold block and to the first the fourth multiplier, the second input of which is connected to the output of the first block of sampling and storing, the first input of which is connected to the output of the third integrator, the output of the second integrator is connected to the first input of the second block of sampling and storing, while the second input of the threshold block and the second inputs of the first and second blocks of selection and storage are recording inputs of the device.
SU833678074A 1983-12-21 1983-12-21 Device for reception of phase-shift pseudorandom signals with inverse modulation SU1160593A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833678074A SU1160593A1 (en) 1983-12-21 1983-12-21 Device for reception of phase-shift pseudorandom signals with inverse modulation

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833678074A SU1160593A1 (en) 1983-12-21 1983-12-21 Device for reception of phase-shift pseudorandom signals with inverse modulation

Publications (1)

Publication Number Publication Date
SU1160593A1 true SU1160593A1 (en) 1985-06-07

Family

ID=21094900

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833678074A SU1160593A1 (en) 1983-12-21 1983-12-21 Device for reception of phase-shift pseudorandom signals with inverse modulation

Country Status (1)

Country Link
SU (1) SU1160593A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Чердынцев В. А. Проектирование радиотехнических систем со сложными сигналами. Минск, «Высша школа, 1979, с. 87. 2. Там же, с. 94-95 (прототип). *

Similar Documents

Publication Publication Date Title
JPS6157142A (en) Receiver for band spread signal
JP2765600B2 (en) Demodulation circuit
KR860003709A (en) Demodulation circuit
US2787787A (en) Receiving arrangements for electric communication systems
SU1329631A3 (en) Device for generating pseudoerror signal
SU1160593A1 (en) Device for reception of phase-shift pseudorandom signals with inverse modulation
US3394313A (en) Symmetrically phase modulated transmission system with multi-lobed modulating signals
JPH0583317A (en) Digital phase modulation signal demodulation circuit
SU751295A1 (en) Tracking receiver of pseudorandom signals
SU1243153A2 (en) Device for reception of phase-shift keyed signals
RU2290662C1 (en) Analog-digital converter module
RU1835611C (en) Adaptive receiver of minimal frequency modulation signals
SU801285A1 (en) Device for monitoring time delay
SU1146822A1 (en) Servo correlation receiver for reception of complex phase-shift keyed signals
SU1140262A1 (en) Device for reception of frequency-phase-shift keyed signals
SU684765A1 (en) Synchronous phase demodulator for receiving angular-modulated signals
SU1172062A1 (en) Coherent receiver of phase-shift keyed signals
SU1046943A1 (en) Correlative receiver of complex phase-modulated signals
SU1075438A2 (en) Device for correlative receiving of complex phase-shift keyed signals
SU1152493A1 (en) Automatic frequency control of information channel pseudorandom signal transmitter
SU1587658A1 (en) Device for receiving phase telegraphy signals
SU1601758A1 (en) Am/fm transceiving system
SU566392A1 (en) Receiver of phase-manipulated signals
SU788428A1 (en) Device for quasicoherent demodulation of complex phase-manipulated pseudorandom signals
SU1753618A1 (en) Device for receiving signal of triple phase-shift keying