SU1160556A1 - Inverter - Google Patents

Inverter Download PDF

Info

Publication number
SU1160556A1
SU1160556A1 SU833561900A SU3561900A SU1160556A1 SU 1160556 A1 SU1160556 A1 SU 1160556A1 SU 833561900 A SU833561900 A SU 833561900A SU 3561900 A SU3561900 A SU 3561900A SU 1160556 A1 SU1160556 A1 SU 1160556A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
base
input
inverter
bus
Prior art date
Application number
SU833561900A
Other languages
Russian (ru)
Inventor
Сергей Михайлович Балашов
Владимир Николаевич Дятченко
Юрий Петрович Родионов
Анатолий Васильевич Сквира
Original Assignee
Московский институт электронной техники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский институт электронной техники filed Critical Московский институт электронной техники
Priority to SU833561900A priority Critical patent/SU1160556A1/en
Application granted granted Critical
Publication of SU1160556A1 publication Critical patent/SU1160556A1/en

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

1. ИНВЕРТОР,содержащий источник тЬка, включенный между шиной питани  и входом, выходные транзисторы, эмиттеры которых подключены к общей шине, коллекторы - к соответствукнцим выходам, базы г через диод к общей шине, о т л ич ja ю щ и и с   тем, что, с целью увеличени  быстродействи  и нагрузочной способности, в него введены дополнительный диод и три транзистора, катод дополнительного диода подключен к входу, анод - к шине питани  .и коллектору первого транзистора, эмиттер которого соединен с базами выходных транзисторов, а база - с коллектором и базой второго транзистора , эмиттер которого соединен с коллектором и базой третьего транзистора , эмиттер которого соединен с общей шиной, при этом база первого транзистора соединена с входом. 2.Инвертор по п. 1, отличающийс  тем, что, с целью рас-, ширени  области применени , в него введены последовательно соединенные дополнительные диоды, включенные между входом и базой первого i транзистора. 3.Инвертор по п. 1, о т л ичающийс  тем, что источник тока быполнен в виде резистора. 4.Инвертор по пп. 1 и 2, о тличающийс  тем, что источник тока выполнен на р-п-р-транзиса о ел торе. . Сл CD1. The INVERTER containing the power source connected between the power supply bus and the input, the output transistors, the emitters of which are connected to the common bus, the collectors to the corresponding outputs, the base d through the diode to the common bus, and that, in order to increase speed and load capacity, an additional diode and three transistors were inserted into it, the additional diode cathode is connected to the input, the anode is connected to the power bus and the collector of the first transistor, the emitter of which is connected to the output transistor bases, and collective set and the base of the second transistor, whose emitter is connected to the collector and base of the third transistor, whose emitter is connected to the common bus, wherein the first transistor base connected to the input. 2. The inverter according to claim 1, characterized in that, for the purpose of expanding the field of application, additional connected diodes connected in series between the input and the base of the first i transistor are introduced into it. 3. The inverter according to claim 1, wherein the current source was made in the form of a resistor. 4. Inverter on PP. 1 and 2, which is characterized by the fact that the current source is made on a pnp transisse of the electrical torus. . Sl CD

Description

Изобретение относитс  к импульс ной технике, а именно к цифровым логическим элементам. Известен инвертор, содержащий многоколлакторный транзистор, коллекторы которого соединены с выходами , эмиттер - с общей шиной, а база - с входом и через источник тока с шиной питани  01. Недостатками данного инвертора  вл ютс  малые быстродействие и на рузочна  способность. Наиболее близким к изобретению по технической сущности  вл етс  инвертор, содержащий источник тока включенный между шиной питани  и входом, выходные транзисторы, эмит теры которых подключены к общей шине, коллекторы - к соответствующим выходам, базы - к входу и через диод к общей шине {2 . Недостатками известного инверто  вл ютс  малые быстродействие и нагрузочна  способность из-за того что выходные транзисторы вход т в насыпеение малого коэффициента усилени . Цель изобретени  - увеличение быстродействи ми нагрузочной способности . Цель достигаетс  тем, что в инвертор , содержащий источник тока, включенный между шиной питани  и входом, выходные транзисторы, эмит теры которых подключены к общей юиНе коллекторы - к соответствующим выходам, базы - через диод к общей щине, введены дополнительный диод и три транзистора, катод допо нительного диода подключен к входу , анод - к шине питани  и коллек тору первого транзистора, эмиттер которого соединен с базами выходны транзисторов, а база --с коллектором и базой второго транзистора, йттер которого соединен с коллек тором и базой третьего транзистора эмиттер которого соединен с общей шиной, при этом база первого транзистора соединена с входом. С целью расширени  области применени , т.е. обеспечени  возможности сопр жени  с элементами типа ТТЛ и ЭСЛ, в инвертор введены последовательно соединенные дополн диоды, включенные мелсду входом и базой первого транзистора При этом источник тока может быть выполнен в виде резистора. Кроме того, источник тока выполнен на р-п-р-транзисторе. На чертеже представлена принципиальна  схема предложенного инвертора , .рбеспечивагоа а  сопр жение с ЭСЛ элементами. Инвертор содержит источник тока , показанный в виде резистора 1, включенного между шиной 2 питани  и входом 3, выходные транзисторы 4, эмиттеры которых подключены к общей шине, коллекторы - к соответствующим выходам 5, базы - через диод, выполненный на змиттерном переходе транзистора 6, к общей шине, катод дополнительного диода 7 подключен к входу 3,- анод - к шине 2 питани  и коллектору первого транзистора 8, эмиттер которого соединен с базами выходных транзисторов 4, а база - с коллектором и базой второго транзистора 9, эмиттер которого соединен с коллектором и базой третьего транзистора 10, эмиттер которого соединен с общей шиной, при этом база первого транзистора 8 через два последовательно включенных дополнительньпс диода 11 соединена с входом 3. Инвертор работает следующим образом . Будучи нагруженным по входу и выходам на идентичные инверторы, предлагаемый инвертор управл етс  сигналами тока, вытекающего из входа 3, и управл ет током в своих выходах 5. Дл  разных логических состо ний выходной ток отличаетс  в 10 - 10 раз. Во вклшч.енном состо нии инвертора входной ток очень мал - на несколь ко пор дков меньше тока источника тока, резистор 1 задает ток величиной, равной (без учета тока базы транзистора В) Цщ- + UT&,IO Л а f где I, ток , задаваемый источником тока; , потенциал шины 2 питани  ( здесь и далее - потенциал относительной общей шины питани ); пр мое падение напр жени  на диоде 11 при протекании тока пор дка The invention relates to a pulse technique, namely to digital logic elements. An inverter is known that contains a multicollactor transistor whose collectors are connected to the outputs, the emitter is connected to a common bus, and the base is connected to the input and through the current source to the power bus 01. The disadvantages of this inverter are low speed and slow capacity. The closest to the invention to the technical essence is an inverter containing a current source connected between the power bus and the input, output transistors whose emitters are connected to the common bus, collectors to the corresponding outputs, the base to the input and through the diode to the common bus {2 . The disadvantages of the known inverto are the low speed and load capacity due to the fact that the output transistors are in the accumulation of a small gain factor. The purpose of the invention is to increase the speed of load capacity. The goal is achieved by the fact that an additional diode and three transistors are inserted into the inverter containing a current source connected between the power supply bus and the input, the output transistors whose emitters are connected to the common electrical collectors — to the corresponding outputs, the base — through the diode to the common bus the cathode of the auxiliary diode is connected to the input, the anode to the power supply bus and the collector of the first transistor, the emitter of which is connected to the bases of the output transistors, and the base with the collector and base of the second transistor of which it is connected to the collector and base The third transistor, the emitter of which is connected to the common bus, while the base of the first transistor is connected to the input. In order to expand the scope, i.e. enabling interfacing with elements such as TTL and ECL, diodes connected in series are added in addition to the diodes connected by the input and base of the first transistor. The current source can be made in the form of a resistor. In addition, the current source is made on pn-p-transistor. The drawing shows a schematic diagram of the proposed inverter, providing the interface with ECL elements. The inverter contains a current source, shown as a resistor 1, connected between the power bus 2 and input 3, the output transistors 4, the emitters of which are connected to the common bus, the collectors - to the corresponding outputs 5, the base - through a diode made at the zmitter junction of transistor 6, the common bus, the cathode of the additional diode 7 is connected to input 3, the anode is connected to the power bus 2 and the collector of the first transistor 8, the emitter of which is connected to the bases of the output transistors 4, and the base is connected to the collector and the base of the second transistor 9, whose emitter is connected tothe collector and the base of the third transistor 10, the emitter of which is connected to the common bus, while the base of the first transistor 8 is connected through two consecutive additional diodes 11 to the input 3. The inverter operates as follows. Being loaded on the inputs and outputs to identical inverters, the proposed inverter controls the current signals flowing from input 3 and controls the current in its outputs 5. For different logical states, the output current differs by a factor of 10 to 10. When the inverter is turned on, the input current is very small — several orders of magnitude less than the current source current, resistor 1 sets the current equal to (excluding the base current of transistor B) Tschch- + UT & IO L f where I current specified by the current source; , the potential of the power bus 2 (hereinafter, the potential of the relative common power bus); direct voltage drop across diode 11 when current flows in the order of

Claims (4)

1. ИНВЕРТОР, содержащий источник тока, включенный между шиной питания и входом, выходные транзисторы, эмиттеры которых подключены к общей шине, коллекторы - к соответствующим выходам, базы т через диод к общей шине, о т л и- ч а ю щ и й с я тем, что, с целью увеличения быстродействия и нагрузочной способности, в него введены дополнительный диод и три транзистора, катод дополнительного диода подключен к входу, анод - к шине питания .и коллектору первого транзистора, эмиттер которого соединен с базами выходных транзисторов, а база - с коллектором и базой второго транзистора, эмиттер которого соединен с коллектором и базой третьего транзистора, эмиттер которого соединен с общей шиной, при этом база первого транзистора соединена с входом.1. INVERTER, containing a current source connected between the power bus and the input, output transistors whose emitters are connected to the common bus, collectors - to the corresponding outputs, the base t through the diode to the common bus, in order to increase speed and load capacity, an additional diode and three transistors are introduced into it, the cathode of the additional diode is connected to the input, the anode to the power bus. and the collector of the first transistor, the emitter of which is connected to the bases of the output transistors, and base - with a collector and used the second transistor, the emitter of which is connected to the collector and the base of the third transistor, the emitter of which is connected to a common bus, while the base of the first transistor is connected to the input. 2. Инвертор по π. 1, отличающийся тем, Что, с целью рас-, ширения области применения, в него введены последовательно соединенные дополнительные диоды, включенные между входом и базой первого < транзистора.2. Inverter by π. 1, characterized in that, in order to expand, expand the scope of application, series-connected additional diodes are inserted into it, connected between the input and the base of the first <transistor. 3. Инвертор по π. 1, о т л и- ч а ю щ и й с я тем, что источник тока выполнен в виде резистора.3. Inverter by π. 1, with the fact that the current source is made in the form of a resistor. 4. Инвертор по пп. 1 и. 2, о. тличающийся тем, что источник тока выполнен на р-п-р-транзисторе. .4. The inverter according to paragraphs 1 and. 2, about. characterized in that the current source is made on a pnp transistor. . 1160556 21160556 2
SU833561900A 1983-03-10 1983-03-10 Inverter SU1160556A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833561900A SU1160556A1 (en) 1983-03-10 1983-03-10 Inverter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833561900A SU1160556A1 (en) 1983-03-10 1983-03-10 Inverter

Publications (1)

Publication Number Publication Date
SU1160556A1 true SU1160556A1 (en) 1985-06-07

Family

ID=21052871

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833561900A SU1160556A1 (en) 1983-03-10 1983-03-10 Inverter

Country Status (1)

Country Link
SU (1) SU1160556A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Алексеейко А.Г. Основы микросхемотекники. М., Советское радао, 1977, с. 32, рис, 2.7.2. 2. Патент US № 4009397, кл. Н 03 К 19/08, 1977. *

Similar Documents

Publication Publication Date Title
US3641362A (en) Logic gate
GB1491059A (en) Voltage level conversion circuit
KR870008444A (en) Level Shifting Circuit for Serial / Parallel Converters
US4112314A (en) Logical current switch
US4754430A (en) Memory cell with dual collector, active load transistors
US3656004A (en) Bipolar capacitor driver
US4728821A (en) Source follower current mode logic cells
EP0028293A1 (en) Complementary transistor emitter follower circuit
US3641368A (en) Logic circuit which turns on and off rapidly
US4864166A (en) Tri-state logic level converter circuit
SU1160556A1 (en) Inverter
US4536664A (en) A high speed, non-inverting circuit for providing an interface between TTL logic gates and Schottky transistor logic gates
CA1236891A (en) Amplifier arrangement
US4501976A (en) Transistor-transistor logic circuit with hysteresis
JPS61127226A (en) Emitter coupled logic circuit
US3183370A (en) Transistor logic circuits operable through feedback circuitry in nonsaturating manner
US4446385A (en) Voltage comparator with a wide common mode input voltage range
EP0341732B1 (en) Logic circuit
US4156154A (en) Flip-flop circuit
JP2760017B2 (en) Logic circuit
US4749885A (en) Nonsaturating bipolar logic gate having a low number of components and low power dissipation
US4734656A (en) Merged integrated oscillator circuit
GB1518123A (en) Logic circuitry
US3962626A (en) Current driven inverter
JPH07101842B2 (en) Integrated circuit having driver circuit