SU1145457A2 - Differential amplifier - Google Patents

Differential amplifier Download PDF

Info

Publication number
SU1145457A2
SU1145457A2 SU833685019A SU3685019A SU1145457A2 SU 1145457 A2 SU1145457 A2 SU 1145457A2 SU 833685019 A SU833685019 A SU 833685019A SU 3685019 A SU3685019 A SU 3685019A SU 1145457 A2 SU1145457 A2 SU 1145457A2
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
differential amplifier
base
emitter
collector
Prior art date
Application number
SU833685019A
Other languages
Russian (ru)
Inventor
Алексей Михайлович Белов
Иван Аркадьевич Левко
Виталий Евгеньевич Ямный
Original Assignee
Белорусский Ордена Трудового Красного Знамени Государственный Университет Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Белорусский Ордена Трудового Красного Знамени Государственный Университет Им.В.И.Ленина filed Critical Белорусский Ордена Трудового Красного Знамени Государственный Университет Им.В.И.Ленина
Priority to SU833685019A priority Critical patent/SU1145457A2/en
Application granted granted Critical
Publication of SU1145457A2 publication Critical patent/SU1145457A2/en

Links

Landscapes

  • Amplifiers (AREA)
  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)

Abstract

ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ по авт. св. № 987794, отличающийс  тем, что, с целью расширени  динамического диапазона входного сигнала, в него введен ключевой транзистор и предварительный усилитель с парафазным выходом, вход которого  вл етс  входом дифференциального усилител , пр мой выход подключен к базе первого транзистора , а инверсный выход подключен к базе ключевого транзистора, эмиттер ключевого транзистора подключен к эмиттеру первого транзистора , а коллектор соединен с коллектором первого транзистора. (Л ел 4 сл DIFFERENTIAL AMPLIFIER auth. St. No. 987794, characterized in that, in order to expand the dynamic range of the input signal, a key transistor and a preamplifier with a paraphase output, the input of which is an input of a differential amplifier, are inserted, the forward output is connected to the base of the first transistor, and the inverse output is connected to the base of the key transistor, the emitter of the key transistor is connected to the emitter of the first transistor, and the collector is connected to the collector of the first transistor. (L ate 4 cl

Description

Изобретение относитс  к автоматике И;может быть использовано в аналоговых вычислительных машинах. По основному авт. св. № 987794 известен дифференциальньй усилител с несимметричным входом, выполненный на первом и втором транзисторах , эмиттерные цепи которых объед нены и через первый генератор тока подключены к отрицательной шине ис точника питани , база первого тран зистора  вл етс  входом диффере нци ального усилител , коллектЬр подкл чен к положительной шине источника питани , коллектор второго транзис тора соединен через второй генератор тока с положительной шиной источника питани , а также с базой третьего транзистора, включенного по схеме с общим коллектором, эмит тер которого  вл етс  выходом дифференциального усилител  и подключен через первую цепь обратной св  зи к базе второго транзистора, а также содержащий третий генератор тока, один вывод которого соединен с отрицательной шиной источника пи тани  , дополнительных транзисторов коллекторы которых объединены и подключены к коллектору второго транзистора, а эмиттеры также- объе нены и подключены к эмиттеру второго транзистора, ) цепей об;ратной св зи и резистивный делител :напр жени , включенный между эмиттером третьего транзистора и други вьгаодом третьего генератора тока, при этом база калдчого из дополнительных транзисторов, кроме N-ro, через соответствующу о цепь обратной св зи подключена к одноименному выводу резистивного делител  нацр жени , а база N-ro дополнительного транзистора соединена с другим вьгоодом третьего генераТора тока. Недостатком известного устройст ва  вл етс  узкий диапазон вх одного сигнала. Цель изобретени  - расширение динамического диапазона входного сигнала-и обеспечение возможности обработки двухпол рного входного сигнала. Дл  достижени  поставленной цели в дифференциальный усилитель с несимметричным входом, выполненный на первом и втором транзисторах, эмиттерные цепи которых объединены 572 . и через первый г-енератор тока подключены к отрицательной шине источника питани , база первого транзистора  вл етс  входом дифференциального усилител , коллектор подключен к положительной шине источника питани , коллектор второго транзистора соединен через второй генератор тока с положительной шиной источника питани , а также с базой третьеготранзистора, включенного . по схеме с обшим коллектором, эмиттер которого  вл етс  выходом дифференциального усилител  и подключен через первую цепь обратной св зи к базе второго транзистора, а также содержащий третий генератор тока, один выводкоторого соединен с отрицательной шиной источника питани , и дополнительных транзисторов . коллекторы которых объединены и подключены к коллектору второго транзистора, а эмиттеры также. объединены и подключены к эмиттеру второго транзистора, (N-1) цепей обр атной св зи и резистивный делитель напр жени , включенньй между эмиттером третьего транзистора и другим выводом третьего генератора тока, при этом база каждого из дополнительных транзисторов кроме N-ro, через соответствующую цепь обратной св зи подключена к одноименному выводу резистивного делител  напр жени , а база N-ro дополнительного транзистора со гдинена с другим выводом третьего генератора тока, введены ключевой транзистор и предварительньш усилитель с парафазным выходом вход которого  вл етс  входом дифференциального усилител  , пр мой выход подключен к базе первого транзистора, а инверсный выход подключен к базе ключевого транзистора, эмиттер ключевого транзистора подключен к эмиттеру первого транзистораj а,коллектор соединен с коллектором первого транзистора . На фиг, 1 представлена принципит альна  электрическа  схема предлагаемого дифференциального усилител , на фиг. 2 - зависимость U Дифференциальный усилитель содержит первый 1, второй 2 и третий 3 транзисторы, три генератора тока 4-6, N дополнительных транзисторов 7 , 7 7N, N цепей обThe invention relates to automation And; can be used in analog computers. According to the main author. St. No. 987794 is a differential amplifier with a single-ended input, made on the first and second transistors, the emitter circuits of which are connected and connected to the negative power supply bus through the first current generator, the base of the first transistor being the differential amplifier input, the collector is connected to the positive bus of the power source, the collector of the second transistor is connected via the second current generator with the positive bus of the power source, as well as with the base of the third transistor connected in accordance with the circuit a collector whose emitter is the output of a differential amplifier and is connected via the first feedback circuit to the base of the second transistor, and also contains a third current generator, one output of which is connected to the negative bus of the power source, whose additional transistors are connected to the collectors the second transistor, and the emitters are also connected and connected to the emitter of the second transistor, a) feedback circuit and a resistive divider: voltage connected between the emitter of the third tra nzistor and other third of the current generator, while the base of the additional transistors, except N-ro, is connected to the same terminal of the resistor divider via the feedback circuit, and the base of the additional N-ro transistor is connected to another third of the third generator current. A disadvantage of the known device is a narrow range of inputs of a single signal. The purpose of the invention is to expand the dynamic range of the input signal and to enable the processing of a bipolar input signal. To achieve this goal, a differential amplifier with an unbalanced input is made on the first and second transistors, the emitter circuits of which are combined 572. and through the first g-generator the current is connected to the negative power supply bus, the base of the first transistor is the input of the differential amplifier, the collector is connected to the positive power supply bus, the collector of the second transistor is connected through the second current generator to the positive power supply bus, as well as to the base of the third transistor included a circuit with a common collector, the emitter of which is the output of a differential amplifier and is connected via the first feedback circuit to the base of the second transistor, and also contains a third current generator, one output of which is connected to the negative power supply busbar, and additional transistors. the collectors of which are combined and connected to the collector of the second transistor, and the emitters also. combined and connected to the emitter of the second transistor, (N-1) feedback circuits and a resistive voltage divider connected between the emitter of the third transistor and another output of the third current generator, the base of each of the additional transistors except N-ro, through the corresponding The feedback circuit is connected to the same output of the resistive voltage divider, and the base of the N-ro additional transistor is connected to another output of the third current generator, a key transistor and a preamplifier with paraff znym input of which the output is input to a differential amplifier, a direct output connected to the base of the first transistor, and the inverted output is connected to the base of transistor, the emitter of transistor is connected to the emitter of the first tranzistoraj a collector connected to the collector of the first transistor. FIG. 1 shows the principle electrical circuit of the proposed differential amplifier; FIG. 2 - U dependence The differential amplifier contains the first 1, second 2 and third 3 transistors, three current generators 4-6, N additional transistors 7, 7 7N, N circuits

Claims (1)

ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ по авт. св. Ж 987794, отличающийся тем, что, с целью расширения динамического диапазона входного сигнала, в него введен ключевой транзистор и предварительный усилитель с парафазным выходом, вход которого является входом дифференциального усилителя, прямой выход подключен к базе первого транзистора, а инверсный выход подключен к базе ключевого транзистора, эмиттер ключевого транзистора подключен к эмиттеру первого транзистора, а коллектор*соединен с коллектором первого транзистора.DIFFERENTIAL AMPLIFIER by author. St. W 987794, characterized in that, in order to expand the dynamic range of the input signal, a key transistor and a pre-amplifier with a paraphase output are introduced into it, the input of which is the input of a differential amplifier, the direct output is connected to the base of the first transistor, and the inverse output is connected to the base of the key transistor, the emitter of the key transistor is connected to the emitter of the first transistor, and the collector * is connected to the collector of the first transistor.
SU833685019A 1983-12-30 1983-12-30 Differential amplifier SU1145457A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833685019A SU1145457A2 (en) 1983-12-30 1983-12-30 Differential amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833685019A SU1145457A2 (en) 1983-12-30 1983-12-30 Differential amplifier

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU987794 Addition

Publications (1)

Publication Number Publication Date
SU1145457A2 true SU1145457A2 (en) 1985-03-15

Family

ID=21097625

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833685019A SU1145457A2 (en) 1983-12-30 1983-12-30 Differential amplifier

Country Status (1)

Country Link
SU (1) SU1145457A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 987794, кл. Н 03 F 3/45, 1982. *

Similar Documents

Publication Publication Date Title
KR870009543A (en) Differential amplifier circuit
KR940015786A (en) Analog Multiplier Operates at Low Supply Voltages
KR890001274A (en) Current mirror circuit
KR880001102A (en) BTL amplification circuit
KR880011996A (en) Differential amplifier
KR870001504A (en) Current meter circuit
SU1145457A2 (en) Differential amplifier
GB1297867A (en)
KR900001117A (en) Automatic gain control circuit
SE7905604L (en) CIRCUIT TO LIMIT THE DIFFERENTIAL POWER DIFFERENCE IN DIFFERENTIAL AMPLIFIER
KR900004096A (en) Amplification circuit
SU866699A1 (en) Amplifier
KR890001277A (en) Differential amplifier
SU809488A2 (en) Bridge-type power amplifier
SU1741252A1 (en) Push-pull amplifier
SU785951A1 (en) Differential amplifier
SU1141563A1 (en) Differential current amplifier
SU884087A1 (en) Schmidt flip-flop pulse shaper
SU815866A1 (en) Amplifier
SU985910A1 (en) Device for dynamic braking of electric motor
SU1451850A1 (en) Inverter
SU884100A1 (en) Pulse shaper
KR920003637A (en) Filter Circuits Including Amplifiers and Capacitors
SU780158A1 (en) Push-pull amplifier
SU549876A1 (en) Differential amplifier