SU1129566A1 - Device for checking transient resistance of switching article electric contacts - Google Patents

Device for checking transient resistance of switching article electric contacts Download PDF

Info

Publication number
SU1129566A1
SU1129566A1 SU833628504A SU3628504A SU1129566A1 SU 1129566 A1 SU1129566 A1 SU 1129566A1 SU 833628504 A SU833628504 A SU 833628504A SU 3628504 A SU3628504 A SU 3628504A SU 1129566 A1 SU1129566 A1 SU 1129566A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
block
terminals
Prior art date
Application number
SU833628504A
Other languages
Russian (ru)
Inventor
Ким Степанович Леонкин
Петр Парфенович Парфенов
Николай Васильевич Гаврилов
Original Assignee
Конструкторское Бюро При Смоленском Заводе Им.Хху Съезда Кпсс
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Конструкторское Бюро При Смоленском Заводе Им.Хху Съезда Кпсс filed Critical Конструкторское Бюро При Смоленском Заводе Им.Хху Съезда Кпсс
Priority to SU833628504A priority Critical patent/SU1129566A1/en
Application granted granted Critical
Publication of SU1129566A1 publication Critical patent/SU1129566A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПЕРЕХОДНОГО СОПРОТИВЛЕНИЯ ЭЛЕКТРИЧЕСКИХ КОНТАКТОВ КОММУТАЦИОННЫХ ИЗДЕЛИЙ, содержащее блок питани , соединенный первым выводом с общей шиной устройства , первый блок анализа, соединенный выходом с первым входом блока регистрации, первым входом - с выходом порогового блока, соединенного первым и вторым входами соответственно через первый и второй контакты блока подключени  с клеммами дл  подключени  первого и второго выводов контролируемого издели , клеммы дл  додключени  третьего . и четвертого выводов которого через третий и четвертый контакты блока подключени  соединены с третьим входом порогового блока, блок запуска , соединенный первым входом с входной клеммой устройства, первым выходом г с первым входом распределител , первый вход которого через счетчик соединен со вторым входом блока регистрации, второй выход со вторым входом рервого блока анализа , первый и второй транзисторы, соединенные эмиттерами соответственно через п тый и шестой контакты блока подключени  с кл иалзми дл  подключени  первого и второго выводов контролируемого издели , второй блок анализа, соединенный первым выходом с третьим входом блока регистр рации, клеммы дл  подключени  третьего и четвертого выводов контролируемого издели  соединены соответственно через седьмой и восьмой контакты блока подключени  между собой, отличающеес  тем, что, с целью повышени  точности контрол , в устройство введены логический блок, первый и второй резисторы, причем коллекторы первого и второго транзисторов соединены со вторым выводом блока питани  и первыми выводами первого и второго резисторов , вторые выводы которых соединены соответственно с эмиттерами первого СЛ и второго транзисто)ов и с первым и вторым входами второго блока аналиС за, соединенного вторым выходом со вторым входом блока запуска, третьим входом - с третьим выходом распределител  и с первым входом логического блока, четвертым входом -.с первым выходом блока запуска, п тым входом - со вторым выходом блока за«а А , пуска, соединенного третьим входом с четвертым выходом распределител , соединенного вторым входом с третьим выходом блока запуска, соединенного первым выходом со вторым входом ; логического блока, соединенного перC3D 05 вым вы}{одом с базой первого транзистора , вторым выходом - с базой второго транзистора, третьим и четвертым входами соответственно с одноименными выходами второго блока анализа , седьмой контакт блока подключени  соединен с общей шиной устрой-:ства . 2. Устройство по п.i, отличающеес  тем, что второй блок анализа оодержит первый инвертор , соединенный входом со входом первого формировател  импульсов, с .первым входом эдемента э.квивсш ент1. DEVICE FOR CONTROLLING THE TRANSITION RESISTANCE OF ELECTRICAL CONTACTS OF SWITCHING PRODUCTS, containing a power supply unit connected to the first output of the device common bus, first analysis unit connected to the first input of the recording unit, first input to the output of the threshold unit connected to the first and second inputs, respectively through the first and second contacts of the connecting unit with the terminals for connecting the first and second terminals of the monitored product, the terminals for connecting the third. and the fourth pins of which are connected to the third input of the threshold unit through the third and fourth contacts of the connection block, a start block connected to the first input terminal of the device, the first output g to the first distributor input, the first input of which is connected to the second input of the registration block through the counter, the second the output with the second input of the reverse analysis unit, the first and second transistors connected by emitters, respectively, through the fifth and sixth contacts of the connection unit to the terminals for connecting the first and the second pins of the monitored product, the second analysis unit, connected by the first output to the third input of the radio register; the terminals for connecting the third and fourth conclusions of the monitored product are connected via the seventh and eighth contacts of the connecting block, respectively, in order to improve the accuracy of control , a logical block, first and second resistors are inserted into the device, and the collectors of the first and second transistors are connected to the second output of the power supply unit and the first terminals of the first second and second resistors, the second terminals of which are connected respectively to the emitters of the first trunk and second transistors and to the first and second inputs of the second analyzer unit connected to the second output of the trigger unit by the second output, to the third output of the distributor and the first input the logical block, the fourth input — with the first output of the start block, the fifth input — with the second output of the block for “a A, start, connected by the third input to the fourth output of the distributor, connected by the second input to the third output the starting point, connected by the first output to the second input; logical unit connected by C3D 05 you {} ode to the base of the first transistor, second output to the base of the second transistor, third and fourth inputs respectively with the same outputs of the second analysis unit, the seventh contact of the connection unit is connected to the common bus of the device. 2. The device according to p. I, characterized in that the second analysis unit comprises the first inverter connected to the input of the first pulse shaper, with the first input of the e-element of the inversion unit

Description

ности, с первым входом блока, выходом - с первым входом первого элемента И-НЕ, соединенного вторым входом с п тым входом блока и с первым входом второго элемента И-НЕ, выходом - с первым входом первого триг1ера , соединенного выходом с третьим выходом блока,, вторым входом с четвертым входом блока и с первым входом второго триггера, соединенного выходом с четвертым выходом блока , вторым входом - с выходом второго элемента И-НЕ, соединенного вторым входом через второй инвертор со вторым входом блока, со входом второго формировател  импульсов и ос вторым входом элемента эквивалентности , соединенного выходом со входом первого элемента И ,соединенного вторым входом с третьим входом блока, выходом с первым выходом блока, второй выход которого соединен с выходом первого элемента ИЛИ, соединенного первым и вторым входом соответственно с выходами первого и второго формировател  импульсов.with the first input of the block, the output of the NAND, connected by the second input to the fifth input of the block and to the first input of the second AND – NOT element, output to the first input of the first trimer connected to the third output of the unit ,, the second input with the fourth input of the block and the first input of the second trigger connected by the output to the fourth output of the block, the second input to the output of the second AND-NOT element connected by the second input through the second inverter to the second input of the block, with the input of the second pulse shaper in and os the second input of the equivalence element connected by the output to the input of the first element And connected by the second input to the third input of the block, the output to the first output of the block, the second output of which is connected to the output of the first OR element connected by the first and second inputs respectively to the first and second outputs second pulse former.

3. Устройство по п.1, отличаю щ е е с   тем, что распределитель содержит генератор импульсов, соединенный выходом с первым входом второго элемента И, соединенного вторым входом с выходом третьего триггера, соединенного первым входом со вторым входом распределител , вторым входом - с первым входом распределител  непосредственно, а через третий инвертор - с первым входом к6.№ утатора, соединенного вторым входом с выходом второго элемента И, выходами - с соответствующими выходами распределител .3. The device according to claim 1, characterized in that the distributor comprises a pulse generator connected by an output to a first input of a second element And connected by a second input to an output of a third trigger connected by a first input to a second input of a distributor, the second input - from the first input of the distributor directly, and through the third inverter - with the first input of k6. No. of the dispenser connected by the second input with the output of the second element I, outputs with the corresponding outputs of the distributor.

4.Устройство по п.1,отли чающеес  тем, что логически блок содержит третий элемент И-НЕ, соединенный первым входом с первым входом блока и с первым входом четвертого элемента И-НЕ, вторым входом - с третьим входом блока, четвертый вход которого соединен со вторым входом четвертого элемента И-НЕ, соединенного выходом с первым входом четвертого триггера, соединенного выходом со вторым выходом4. The device according to claim 1, distinguished by the fact that the logical block contains the third AND-NOT element connected by the first input to the first input of the block and to the first input of the fourth AND-NO element, the second input to the third input of the block, the fourth input of which connected to the second input of the fourth element AND-NOT connected to the output of the first input of the fourth trigger connected to the output of the second output

блока, второй вход четвертого триггера соединен с вторым входом блока и с первым входом п того триггера, соединенного выходом с первым выходок блока, вторым входом - с выходом третьего элемента И-НЕ.block, the second input of the fourth trigger is connected to the second input of the block and to the first input of the fifth trigger connected to the output of the first block trick, the second input to the output of the third AND-NOT element.

5,Устройство ПОП.1, отличающеес  тем, что блок запуска срдержит третий формирователь импульсов, соединенный входом с первым входом блока и со входом четвертого формировател  импульсов, выходом - с первым входом элемента ИЛИ-НЕ, соединенного вторым входом5, POP.1 device, characterized in that the start-up unit will hold the third pulse shaper connected to the first input of the block and to the input of the fourth pulse shaper, the output to the first input of the OR-NOT element connected to the second input

и выходом соответственно с третьим входом и с первым выходом блока, соединенного третьим выходом через четвертый инвертор со вторым выходом блока и с выходом второго элемента ИЛИ, соединенного первьпл входом с выходом четвертого формировател  импульсов, вторым входом - со вторым входом блока.and output respectively with the third input and with the first output of the unit connected by the third output through the fourth inverter with the second output of the unit and with the output of the second OR element, connected with the first input with the output of the fourth pulse shaper, the second input with the second input of the unit.

Изобретение относитс  к контрольно-измерительной технике и может быть использовано при контроле переходного сопротивлени  контактов коммутационных изделий.The invention relates to instrumentation technology and can be used to monitor the transient resistance of the contacts of switching products.

Известно устройство дл  контрол  электрических параметров радиоэлектронных изделий, содержащее блок подключени , блок питани , блок анализа, пороговый блок, блок индикации и блок запуска l . A device for monitoring electrical parameters of electronic products is known, comprising a connection unit, a power supply unit, an analysis unit, a threshold unit, a display unit and a trigger unit l.

Недостатком известного устройства  вл етс  низкое быстродействие, обусловленное тем, что параметрические измерени  производ т независимо от того имеетс  контактирование в блоке подключени  или нет, а также годны ли по функционированию-контролируемые контакты или не годны, что приводит к излишним затратам времени на контроль заведомо негодных по функционированию изделий.A disadvantage of the known device is the low speed, due to the fact that parametric measurements are made regardless of whether there is contact in the connection block or not, and whether they are functionally controlled contacts or not suitable, which leads to unnecessary time spent on monitoring obviously unsuitable on the functioning of products.

Кроме того, устройство характеризуетс  низкой достоверностью результатов измерений, обусловленной тем, что измерени  производ тс  однократно .In addition, the device is characterized by low reliability of measurement results, due to the fact that measurements are made once.

Наиболее близким к предлагаемому  вл етс  устройство контрол  переходного сопротивлени . злектр11ческих контактов коммутационных изделий, g содержащее блок питани , соединенный первым выводом с общей шиной устройства, первый блок анализа, соединенный выходом с первым входом блока регистрации, первым входом - с выходом порогового блока, соединенного первым и вторым входам ми соответственно через первый и . второй контакты блока подключени  с клеммами дл  подключени  первого и второго выводов контролируемого 0 издели , клеммы дл  подключени Closest to the present invention is a transient resistance monitoring device. electrical contacts of switching products, g contains a power supply unit connected by a first output to a common bus of the device, a first analysis block connected by an output to a first input of a registration unit, a first input to an output of a threshold block connected to the first and second inputs, respectively, through the first and. the second pins of the connection block with terminals for connecting the first and second pins of the monitored product, the terminals for connecting

третьего и четвертого выводов которог .о через третий и четвертый контакты блока подключени  соединены с третьим входом порогового блока, блок запуска, соединенный первым входом с входной клеммой устройства , первым выходом - с первым входом распределител , первый выход которого соединен со вторым входом блока регистрации, второй вход со вторым входом первого блока анализа , первый и второй транзисторы, соединенные эмиттерами соответствен но через п тый и шестой контакты блока подключени  с клеммами дл  подключени  первого и второго выводов контролируемого издели , второй блок анализа,соединенный первым выходом с третьим входом блока регистрации , клеммы дл  подключени  , третьего и четвертого выводов контролируемого издели  соединены соответственно через седьмой и восьмой контакты блока подключени  между собой 2 . Недостатками известного устрой-. ства  вл ютс  низка  точность контрол  и ограниченные функциональные возможности, это вызвано тем, что проверка наличи  контактировани  осуществл етс  импульсным методом, т.е. путем пропускани  через контролируемые контакты импульсов с проверкой их после прохождени  контактов , при наличии контактировани  - пропускание импульсов прекращалось , а через контролируемые контакты пропускалс  калиброванный ток. Дл  такой схемы необходимо было установить в цепи контролируемых контактов три ключевых транзистора с соответствующей схемой управ лени , что искажало результат измерени . Цель изобретени  - повышение точ ности контрол . Поставленна  цель достигаетс  тем, что в устройство дл  контрол  переходного сопротивлени  электрических контактов коммутационных изделий , содержащее блок питани , сое диненный первьнл выводом с общей шиной устройства, первый блок анализа соединенный выходом с первым входом блока регистрации, первым входом с выходом порогового блока, соединенного первым и вторым входами соответственно через первый и второй контакты блока подключени  с клем-. мами дл  подключени  первого и второго выводов контролируемого издели , клеммы дл  подключени  третьег и четвертого выводов которого через третий и четвертый контакты блока подключени  соединены с третьим вхо ДО1 порогового блока, блок запуска соединенный первым входом с входной клеммой устройства, первым выходом с первым входом распределител , пер вый выход которого через счетчик соединен со вторым входом блока регистрации , второй выход - со вторым входом первого блока анализа, первый и второй транзисторы, соединенные эмиттерами соответственно через п тый и шестой контакты блока под- ключени  с клеммеи и дл  подключени  Первого и второго выводов контролируемого издели , второй блок анализа , соединенный первым выходом с третьим входом .блока регистрации, клеммы дл  подключени , третьего и четвертого выводов контролируемого издели  соединены соответственно через седьмой и восьмой контакты блока подключени  между собой, введены логический блок, первый и второй резисторы, причем коллекторы первого и второго транзисторов соединены со вторым выводом блока питани  и с первыми выводами первого и второго резисторов, вторые выводы которых соединены соответственно с эмиттерами первого и второго транзисторов и с первым и вторым входами второго блока анализа, соединенного вторым выходом со вторым входом блока запуска, третьим входом - с третьим выходом распределител  и с первым входом логического блока, четвертым входом с первым выходом блока запуска, п тым входом - с вторым выходом блока запуска, соединенного третьим входом с четвертым выходом распределител , соединенного вторым входом с третьим выходом блока запуска , соединенного первым входом со вторым входом логического блока, соединенного первым выходом с базой первого транзистора, вторым выходом с базой второго транзистора, третьим и четвертым входами соответственно с о.цноименными выходами второго блока анализа, седьмой контакт блока подключени  соединен с общей шиной, устройства. i Второй блок анализа содержит первый , соединенный входом со входом первого формировател  импульсов , с первьп входом элемента эквивалентности, с первым входом блока, выходом - с первым входом первого элемента И-НЕ, соединенного вторым входом с п тым входом блока и с первым входом второго элемента . И-НЕ, выходом - с первым входом первого триггера, соединенного выходом с третьим выходом блока, вторым входом - с четвертым входом блока . и с первым входом второго триггера, соединенного выходом с четвертым . выходом блока, вторым входом - с выходом второго элемента И-НЕ, соединенного вторым входом через второй инвертор со вторым входом блока, со входом второго формировател  импульсов и со вторым входом элемента эквивалентности , соединенного, выходом с входом первого элемента И, соединен ного вторым входом и третьим входом блока, выходом - с первым выходом блока, второй выход которого соединен с выходом первого элемента ИЛИ, соединенного первым и вторым входом соответственно с выходами первого и второго формирователей импульсов. Распределитель содержит генерато импульсов, соединенный выходом с пе вым входом второго элемента И, соед ненного вторым, входом с выходом тре тьего триггера, соединенного первым входом со вторым входом распредели тел , вторым входом - с первым входом распределител  непосредственно, а через третий инвертор - с первым входом коммутатора, соединенного вт рым входом с выходом второго элемен та И, выходами - с соответствующими выходами распределител . Логический блок содержит третий элемент И-НЕ, соединенный первым входом с первым входом блока и с первым входом четвертого элемента , BTopHivi входом - с третьим вхо дом блока, четвертый вход которого соединен со вторым входом четвертого элемента И-НЕ, соединенного выходом с первым входом четвертого триггера соединенного выходом со вторым выходом блока, второй йход четвертого триггера соединен с вторым входом блока к с первым входом п того триггера , соединенного выходом с первым выходом блока, вторым входом - с выг .одом третьего элемента И-НЕ. Блок запуска содержит третий фор мировагель импульсов, соединенный входом с первым входом блока и со входом четвертого формировател  импульсов , выходом - с первым входом элемента ИЛИ-НЕ, соединенного вторым входом и выходом соответственно с третьим входом и первым выходом блока , соединенного третьим выходом через четвертый инвертор со вторым выходом блока и с выходом второго элемента ИЛИ, соединенного первым входом с выходом четвертого формировател  импульсов, вторым входом со вторым входом блока. На чертеже представлена функциональна  схема предлагаемого устройства . Устройство контрол  переходного сопротивлени  электрических контактов коммутационных изделий содержит блок 1 запуска, распределитель 2, логический блок 3,. счетчик 4, первый блок 5 анализа, пороговый блок 6, второй блок 7 анализа, перЕЫй 8 и второй 9 транзисторы, первый 10 и второй 11 резисторы, входную клем му 12, блок 13 подключени  с первым 14, вторым 15, третьим 16, четвертым . 17, п тым 18, шестым 19, седьмым 20 и восьмым 21 контактами, блок 22 регистрации , блок 23 питани . Блок 1 запуска содержит третий 24 и четвертый 25 формирователи импульсов , второй элемент 26 ИЛИ, элементы 26 ИЛИ, 27 ИЛИ-НЕ, четвертый инвер-тор 28. Распределитель 2 содержит генератор 29 импульсов, третий триггер 30, второй элемент 31 И, третий инвертор 32, коммутатор 33, Логический блок 3 содержит третий 34 и четвертый 35 логические .элементы И-НЕ, п тый 36 и четвертый 37 триггеры. Второй блок 7 анализа содержит первый 38 и второй 39 инверторы, первый 40 и второй 41 элементы И-НЕ, первый 42 и второй 43 триггеры, первый элемент 44 ИЛИ, второй 45 и первый 46 формирователи импульсов, элемент 47 эквивалентности и первый элемент 48 и. На чертеже показано контролируемое изделие 49, обща  точка резистора 10 и эмиттера транзистора 8 обозначена 50, обща  точка резистора 11 и эмиттера транзистора 9 обозначена 51. I . Первый вывод блока 23 питани  соединен с общей шиной устройства, выход первого блока 5 анализа соединен с первым входом блока 22 peгиcтpaциIf его первый вход - с выходом порогового блока 6, соединенного первым и вторым входами соответственно через первый 14 и второй 15 контакты блока 13 подключени  с клеммами дл  подключени  первого и второго выводов контролируемого издели  49 клеммы дл  подключени  третьего и четвертого выводов которого через третий 16 и четвертый 17 контакты блока 13 подключени  соединены с третьим входом порогового блока 6, первый вход блока 1 запуска соединен с входной клеммой 12 устройства,первый выход - с первым входом распределител  2, первый выход которого через счетчик 4 соединен со вторым входом блока 22 регистрации, второй выход с вторым входом первого блока 5 анализа , первый 8 и второй 9 транзисторы , соединенные эмиттерами соответственно через п тый 18 и шестой 19 контакты блока 13 подключени  с клеммами дл  подключени  первого и второго выводов контролируемого., из-дели  49, второй блок 7 анализа, соединенный первым выходом с третьим входом блока 22 регистрации. Клеммы дл  подключени  третьего и четвертого вызодов контролируемого издели  49 соединены соответственнр через седьмой 20 и восьмой 21 контакты блока 13 подключени  между собой. Коллекторы«первого 8 и второго 9 транзисторов соединены со вторым выводом блока 23 питани  и с первыми выводами первого 10 и второ го 11 резисторов, вторые выводы кот рых соединены соответственно с эмит терами первого 8 и второго 9 транзисторов и с первым и вторым входам второго блока 7 анализа, соединенно го вторым выходом со вторым входом блока 1 запуска, третьим входом - с третьим выходом распределител  2 и с первым входом логического блока 3 четвертым входом - с первым выходом блока 1 запуска, п тым входом - со вторым выходом блока 1 запуска, сое диненного третьим входом с четверты выходом распределител  2, соединенн го вторым входом с третьим выходом блока 1 запуска, соединенного первым входом со вторым входом логичес кого блока. 3, соединенного первым выходом с базой первого транзистора 8, вторым выходом - с базой второго транзистора 9, третьим и четвертым входами соответственно с одHOi vieHrikMH выходами второго блока 7 анализа, седьмой контакт блока 13 подключени  соединен с общей шиной устройства.. Первый инвертор 38 соединен со входом первого формировател  импуль сов 46, с первым входом элемента 47 эквивалентности и с первым входом блока 7, выходом - с первым входом первого элемента 40 И-НЕ, соединенного вторым входом с п тым входом блока 7 и с первм входом второго элемен та 4 1 И-НЕ, выходом - с первым входом первого триггера 42, соединенного выходом с третьим выходом блока 7, вторым входом - с четвертым входом блока 7 и с первым входом второго триггера 43, соединенного выходом с четвертым выходом блока 7, вторым входом - с выходом второго элемента 41 И-НЕ,соединенного вторым входом через второй инвертор 39 .со вторым входом блока 7, со входом второго формировател  45 импульсов и со вто рым входом элемента 47 эквивалентности , соединенного выходом со вхо . дом первого 48 И, соединенного вторым входом с третьим входом блока 7 . выходом - с первым выходом блока 7, второй выход которого соединен с выходом первого элемента 44 ИЛИ,сое диненного первым и вторым JSXOMUM соответственноС выходами первого 46 и второго 45 формирователей импульсов . « Выход генератора 29 импульсов соединен с первым входом второго элемента 31 И, соединенного вторым входом с выходом третьего триггера 30, соединенного первым входом со вторым входом распределител  2, вторым входом - с первымВХОДОМ распределител  2 непосредственно, а через третий инвертор 3-е первым входом коммутатора 33, соединенного BTOpbiM входом с выходом второго элемента 31 И, выходами - с соответствующими выходами распределител  2. Первый вход третьего элемента 34 И-ПЕ соединен с первым входом блока 3 и с первым входом четвертого элемента 35 И-НЕ, второй вход - с третьим входомблока 3, четвертый вход которого соединен со вторым входом четвертого элемента 35 И-НЕ, соединенного выходом с первым входом четвертого триггера 37, соединенного выходом со вторьам выходом блока 3, второй вход четвертого триггера 37 соединен с вторым входом блока 3, с первым входом п того триггера 36, соединенного выходом с первым выходом блока 3, вторым входом - с выходом третьего элемента 34 И-НЕ. Вход третьего формировател  24 импульсов соединен с первым входом блока 1 и со входом четвертого формировател  25 импульсбв, выход - с первым входом элемента 27 ИЛИ-НЕ, соединенного вторым входом и выходом соответственно с третьим входом и первым выходом блока 7, соединенно- , го третьим выходом через четвертый инвертор 28 со вторым выходом блока Тис выходом второго элемента 26 ИЛИ, соединенного первым входом с выходом четвертого формировател  25 импульсов, вторым входом - со вторым входом блока 7. Устройство работает следующим образом. При включении питани  все элементы устройства (триггеры, счетчики .) автоматически устанавливаютс  в исходное состо ние. В процессе работы предварительна  установка этих элементов перед началом цикла контрол  производитс  по сигналу Пуск с клеммы 12. Соответственно в исходном состо нии триггеры 30., 36, 37, 42 и 43 на выходе имеют низкий уровень , на входах - высокие уровни, коммутатор 33, выполненный,например, на счетчике с дешифратором, на входах имеет низкие уровни, счетчик 4 находитс  в нулевом состо нии. Триггеры срабатывают от отрицательных импульсов, счетчики срабатывают от положительных импульсов. Контролируемое изделие 49 подключено к устройству при помощи блока 13 подключени . При включении питани  в точке 50 устанавливаетс  низкий уровень напр жени , так как через размыкающие контакты изделий 49 к этой точке подключена обща  шина устройства. Соответственно в точке 51 устанавливаетс  поступающий через резистор 11 высокий уровень напр жени . Эти уровни напр жений поступают на входу блока 7 анализа. Низкий уровень на соответствующем входе блока 7 показывает, что контакт издели  49 замкнут, высокий уррвень показывает, что контакт издели  разомкнут. Дл  издели  49 с электрической схемой, показанной на чертеже, недопустима комбинаци , когда оба контакта замкнуты или оба контакта разомкнуты (исключа  момен перекоммутации). Напр жени  соответ ствующих уровней из точек 50 и 51 , поступают на блок 7 анализа и через инверторы 38 и 39 на входы элементо 40 и 41 И-НЕ. На первом входе элеме та 40 И-НЕ устанавливаетс  высокий уровень напр жени , на первом входе элемента 41 И-НЕ.- низкий уровень. На вторые входы-элементов 40 и 41 И-НЕ с выхода элемента 26 ИЛИ блока 1 запуска поступает низкий уровень, соответственно на первых входах триггеров ,42 и 43 - высокие уровни, на вторых входах этих элементов так же высокие уровни, поступающие с элемента 27 ИЛИ-НЕ блока 1 запуска, На выходах триггеров 42 и 43, как указывалось выше, в исходном состо нии низкие уровни, которые поступа ют на входы элементов 34 и 35 И-НЕ логического блока 3. Уровни точек 50 и 51, кроме того поступают на входы формирователей 45 и 46 и элемент 47 эквивалентности . Формирователи 45 и 46 формируют положите;;ьный импульс от перепада уровн  напр жени . В исходном состо  нии на выходах формирователей 45 и 46 имеетс  низкий уровень. На выходе элемента 47 эквивалентности также низкий уровень. Элемент 47 эквивалентности имеет на выходе высокий уровень только в случае поступлени  на оба его входа или высоких , или низких уровней напр жеВИЯ , при разных уровн х на входах на его выходе имеетс  низкий уррвень В блоке 1 запуска на выходах фор мирователей 24 и 25 также низкие уровни, .на выходе элемента 27 ИЛИ-НЕ высокий уровень, на выходе элемента 26 ИЛИ, как указывалось выше, низкий уровень, соответственно на выходе инвертора 28 - высокий уровень. В распределителе 2 на выходе триггера 30 - низкий уровень, соответственно , через элемент 31 И с генератора 29 на колдалутатор 33 импульсы не проход т. С логического блока 3 низкие уровни с выходов триггеров 36 и 37 поступают на базы первого 8 и второго 9 транзисторов, соответственно, транзисторы закрыты. При подаче сигнала Пуск в виде положительного импульса на клемму 12 на выходе формировател  24 по переднему фронту импульса формируетс  короткий положительный импульс, который поступает на элемент 27 ИЛИ-НЕ, С выхода элемента 27 ИЛИ-НЕ формируетс  импульс установки в ноль устройства . Формирователь 25 формирует короткий положительный импульс по заднему фронту импульса Пуск. Этот положительный импульс .через элемент 26 ИЛИ поступает на вторые входы элементов 40 и 41 И-НЕ блока 7 анализа, а так как на первом входе элемента 40 И-НЕ высокий уровень, то триггер 42 отрицательным импульсом перебрасываетс  в другое устойчивое состо ние, выдава  на выходе высокий уровень, который стробирует элемент 34 И-НЕ логического блока 3. Импульс пуска, кроме того, через инвертор 28 перебрасывает триггер 30 распределител  2, высокий уровень с выхода триггера 30 стробирует элемент 31 И, на второй вход которого поступают импульсы с генератора 29, поступающие с выхода элемента И 31 импульсы генератора 29 коммутируютс  последовательно во времени на каждый из выходов коммутатора 33, который вырабатывает четыре последовательных во времени импульса на каждом из своих выходов. Первый импульс по первому выходу отстоит от начала запуска коммутатора 33 на врем , учитывающее дребезг переключающихс  контактов издели  после их переключени  из одного положени  в другое. Первым импульсом коммутатора 33 распределител  2 через стробируемый алемент 34 И-НЕ блока 3 триггер 3 перебрасываетс  в другое устойчивое состо ние, выдава  высокий уровень на базу транзистора 8. Транзистор 8 открываетс , пропуска  через размыкающие контакты издели  49 калибройанный ток. Напр жение на контакте, пропорциональное переходному сопротивлению его через контакты 14 и 16 блока 13 подключени , поступает на входы порогового блока 6, который усиливает сигнал и выдает на первый блок 5 анализа низкий уровень,если переходное сопротивление контактов издели  находитс  в пределах нормы или высокий уровень, если переходное сопротивление контактов издели отклонилось от нормы. Кроме того, первый- импульс распределител  поступает на второй вход элемента 48 И блока 7 анализа. На первый вход элемента 48 И поступает с выхода элемента 47 высоки-й уровень только в случае, если на входах элементе 47 имеютс  два одинаковых уровн . В рассматриваемый момент на входах элемента 7 уровни Jэaзныe, соответственно на выходеthe third and fourth conclusions of which. o through the third and fourth pins of the connection unit connected to the third input of the threshold unit, the startup unit connected to the first input terminal of the device, the first output to the first distributor input, the first output of which is connected to the second input of the registration unit, the second input to the second input of the first the analysis unit, the first and second transistors connected by emitters, respectively, through the fifth and sixth contacts of the connection block to the terminals for connecting the first and second terminals of the tested product, the second an analysis unit connected by the first output to the third input of the registration unit; terminals for connection; the third and fourth terminals of the monitored product are connected respectively via the seventh and eighth contacts of the connection unit between themselves 2.  The disadvantages of the known device-.  The properties are poor control accuracy and limited functionality, this is due to the fact that checking for contact is carried out by the impulse method, t. e.  by passing pulses through controlled contacts, checking them after passing the contacts; in the presence of contact, the passing of pulses stopped, and a calibrated current was passed through controlled contacts.  For such a circuit, it was necessary to install three key transistors with a corresponding control circuit in the circuit of controlled contacts, which distorted the measurement result.  The purpose of the invention is to improve the accuracy of the control.  The goal is achieved by the fact that the first analysis unit connected to the first input of the recording unit, the first input to the output of the threshold unit connected to the first device, controls the transition resistance of the electrical contacts of the switching products containing the power supply unit connected to the device’s common bus and the second inputs, respectively, through the first and second contacts of the connection unit with the terminal.  to connect the first and second pins of the monitored product, the terminals for connecting the third and fourth pins of which are connected via the third and fourth contacts of the connection unit to the third input DO1 of the threshold unit, the starting unit connected by the first input to the input terminal of the device, first output to the first input of the distributor, the first output of which is connected via a counter to the second input of the registration unit, the second output to the second input of the first analysis unit, the first and second transistors connected by emitters co. respectively through the fifth and sixth contacts of the terminal block with the terminal and to connect the first and second terminals of the monitored product, the second analysis unit connected by the first output to the third input. the registration unit, the terminals for connecting the third and fourth outputs of the monitored product are connected via the seventh and eighth contacts of the connecting unit, respectively, the logic unit, the first and second resistors are inserted, the collectors of the first and second transistors are connected to the second output of the power supply unit and the first terminals the first and second resistors, the second terminals of which are connected respectively with the emitters of the first and second transistors and with the first and second inputs of the second analysis unit connected the second output with the second input of the starting unit, the third input with the third output of the distributor and the first input of the logic unit, the fourth input with the first output of the starting unit, the fifth input with the second output of the starting unit connected with the third input with the fourth output of the distributor connected with the second the input to the third output of the startup unit connected by the first input to the second input of the logic unit connected by the first output to the base of the first transistor, the second output to the base of the second transistor, the third and fourth strokes, respectively, of. The output of the second analysis unit, the seventh contact of the connection block is connected to the common bus, the device.  i The second analysis unit contains the first one connected to the input of the first pulse generator, with the first input of the equivalence element, with the first input of the block, the output with the first input of the first NAND element connected with the second input with the fifth input of the block and with the first input of the second an item.  And-NOT, the output - with the first input of the first trigger, connected by the output with the third output of the block, the second input - with the fourth input of the block.  and with the first input of the second trigger connected to the fourth output.  the output of the block, the second input - with the output of the second element AND –NE connected by the second input through the second inverter with the second input of the block, with the input of the second pulse shaper and with the second input of the equivalence element connected by the output to the input of the first element And connected by the second input and the third input of the block, the output to the first output of the block, the second output of which is connected to the output of the first OR element connected by the first and second input respectively to the outputs of the first and second pulse shapers.  The distributor contains a pulse generator connected by an output to the first input of the second element I connected by a second one, an input from the output of a third trigger connected by a first input to the second input of the distribution body, the second input to the first input of the distributor, and through the third inverter - with the first input of the switch connected to the second input with the output of the second element I, the outputs with the corresponding outputs of the distributor.  The logical block contains the third NAND element, connected by the first input to the first input of the block and to the first input of the fourth element, BTopHivi input - to the third input of the block, the fourth input of which is connected to the second input of the fourth element NAND, which is connected to the first input the fourth trigger connected to the output of the second output of the block, the second input of the fourth trigger connected to the second input of the block k with the first input of the fifth trigger connected to the output of the first output of the block, the second input with ode of the third element is NOT.  The trigger block contains the third form of pulse pulses connected to the first input of the block and to the input of the fourth pulse generator, output to the first input of the OR-NOT element connected to the second input and output respectively to the third input and the first output of the block connected to the third output through the fourth an inverter with the second output of the block and with the output of the second OR element connected by the first input with the output of the fourth pulse shaper, the second input with the second input of the block.  The drawing shows a functional diagram of the device.  The device for controlling the transitional resistance of the electrical contacts of the switching products comprises a start-up unit 1, a distributor 2, a logic unit 3 ,.  counter 4, first analysis unit 5, threshold unit 6, second analysis unit 7, first 8 and second 9 transistors, first 10 and second 11 resistors, input terminal 12, connection unit 13 with first 14, second 15, third 16, fourth .  17, fifth 18, sixth 19, seventh 20 and eighth 21 pins, registration unit 22, power supply unit 23.  The start block 1 contains the third 24 and fourth 25 pulse shapers, the second element 26 OR, the elements 26 OR, 27 OR-NOT, the fourth inverter 28.  The distributor 2 contains a generator of 29 pulses, the third trigger 30, the second element 31 And, the third inverter 32, the switch 33, Logic unit 3 contains the third 34 and the fourth 35 logical. AND-NOT elements, fifth 36 and fourth 37 triggers.  The second analysis block 7 contains the first 38 and second 39 inverters, the first 40 and second 41 NAND elements, the first 42 and second 43 triggers, the first element 44 OR, the second 45 and the first 46 pulse drivers, the equivalence element 47 and the first element 48 and .  The drawing shows the monitored product 49, the common point of the resistor 10 and the emitter of the transistor 8 is indicated 50, the common point of the resistor 11 and the emitter of the transistor 9 is indicated 51.  I.  The first output of the power supply unit 23 is connected to the common bus of the device, the output of the first analysis unit 5 is connected to the first input of the first control unit 22 If its first input is connected to the output of the threshold unit 6 connected to the first and second inputs respectively via the first 14 and second 15 contacts of the connecting unit 13 terminals for connecting the first and second terminals of the monitored product 49; terminals for connecting the third and fourth terminals of which through the third 16 and fourth 17 pins of the connecting unit 13 are connected to the third input of the threshold unit 6, ne the first input of the start-up unit 1 is connected to the input terminal 12 of the device, the first output is connected to the first input of the distributor 2, the first output of which is connected to the second input of the registration unit 22 through the counter 4, the second output to the second input of the first analysis unit 5, the first 8 and the second 9 transistors connected by emitters, respectively, through the fifth 18th and sixth 19 pins of the connecting unit 13 with the terminals for connecting the first and second terminals of the monitored one. , from 49, the second analysis unit 7, connected by the first output to the third input of the registration unit 22.  The terminals for connecting the third and fourth terminals of the test article 49 are connected respectively via the seventh 20 and eighth 21 pins of the connecting unit 13 to each other.  The collectors of the first 8 and second 9 transistors are connected to the second output of the power supply unit 23 and to the first terminals of the first 10 and second 11 resistors, the second terminals of which are connected respectively to the emitters of the first 8 and second 9 transistors and to the first and second inputs of the second unit 7 of the analysis connected by the second output to the second input of the starting block 1, the third input to the third output of the distributor 2 and to the first input of the logic block 3 to the fourth input to the first output of the starting block 1, the fifth input to the second output of the starting block 1, soy Inonii third input to fourth output distributor 2, the compound of the second input to the third output of the trigger 1, a first input coupled to the second input of logical one block.  3, the first output connected to the base of the first transistor 8, the second output to the base of the second transistor 9, the third and fourth inputs, respectively, with one output of the second analysis unit 7, the seventh contact of the connection unit 13 is connected to the common bus of the device. .  The first inverter 38 is connected to the input of the first pulse generator 46, to the first input of the equivalence element 47 and to the first input of block 7, the output to the first input of the first element 40 NAND connected to the fifth input of the fifth input of block 7 and to the first input the second element 4 1 AND-NOT, the output from the first input of the first trigger 42, connected by the output to the third output of block 7, the second input to the fourth input of block 7 and to the first input of the second trigger 43, connected by the output to the fourth output of block 7, the second input - with the output of the second element 41 AND-NOT connected to the second input through the second inverter 39. with the second input of block 7, with the input of the second pulse shaper 45, and with the second input of the equivalence element 47 connected by the output with input.  the house of the first 48 And connected by the second entrance with the third entrance of the block 7.  output - with the first output of block 7, the second output of which is connected to the output of the first element 44 OR, connected with the first and second JSXOMUM, respectively, with the outputs of the first 46 and second 45 pulse formers.  "The output of the pulse generator 29 is connected to the first input of the second element 31 I connected by a second input to the output of a third trigger 30 connected by the first input to the second input of the distributor 2, the second input to the first IN of the distributor 2 directly, and through the third inverter the 3rd first input the switch 33 connected by the BTOpbiM input with the output of the second element 31 I, the outputs with the corresponding outputs of the distributor 2.  The first input of the third element 34 AND-PE is connected to the first input of block 3 and the first input of the fourth element 35 AND-NOT, the second input - to the third input of the block 3, the fourth input of which is connected to the second input of the fourth element 35 AND-NOT connected to the output the first input of the fourth trigger 37 connected to the second output of block 3, the second input of the fourth trigger 37 is connected to the second input of block 3, to the first input of the fifth trigger 36 connected to the first output of block 3, the second input to the output of the third element 34 AND-NO.  The input of the third pulse shaper 24 is connected to the first input of unit 1 and to the input of the fourth shaper 25 pulses, the output is connected to the first input of element 27 OR NOT connected to the second input and output, respectively, to the third input and the first output of block 7, connected to the third output through the fourth inverter 28 with the second output of the Tis unit output of the second element 26 OR, connected by the first input to the output of the fourth driver 25 pulses, the second input to the second input of the block 7.  The device works as follows.  When power is turned on, all elements of the device (triggers, counters. ) is automatically reset.  During operation, the pre-installation of these elements before the start of the monitoring cycle is performed on the Start-up signal from terminal 12.  Accordingly, in the initial state, the triggers 30. , 36, 37, 42, and 43 at the output are low, the inputs are high, the switch 33, made for example on a counter with a decoder, has low levels on the inputs, counter 4 is in the zero state.  Triggers are triggered by negative pulses, counters are triggered by positive pulses.  The monitored product 49 is connected to the device using the connection unit 13.  When the power is turned on at a point 50, a low voltage level is established, since the common device bus is connected to this point through the opening contacts of the products 49.  Accordingly, a high voltage level arriving through the resistor 11 is set at point 51.  These voltage levels are fed to the input of analysis block 7.  A low level at the corresponding input of block 7 indicates that the contact of product 49 is closed, a high level indicates that the contact of the product is open.  For product 49 with the electric circuit shown in the drawing, a combination is not allowed when both contacts are closed or both contacts are open (overmutation is excluded).  The voltages of the corresponding levels from the points 50 and 51 are fed to the analysis block 7 and through the inverters 38 and 39 to the inputs of the elements 40 and 41 AND-NOT.  A high voltage level is established at the first input of element 40 AND-NO, at the first input of element 41 NAND. - low level.  The second inputs-elements 40 and 41 NID from the output of element 26 OR of the start block 1 receive a low level, respectively, at the first inputs of the triggers, 42 and 43 - high levels, at the second inputs of these elements there are also high levels coming from element 27 OR-NOT of the start-up block 1. At the outputs of the flip-flops 42 and 43, as mentioned above, in the initial state there are low levels, which are fed to the inputs of the elements 34 and 35 of the NAND logic block 3.  The levels of points 50 and 51, in addition, are fed to the inputs of the formers 45 and 46 and the element 47 equivalence.  The formers 45 and 46 form a laying ;; th pulse from the voltage drop.  In the initial state, the outputs of the formers 45 and 46 are low.  The output of element 47 equivalence is also low.  The equivalence element 47 has a high level output only if both its inputs have either high or low voltage levels, with different levels there are low levels at the inputs of its outputs. In run 1, the outputs of the formers 24 and 25 are also low. levels,. at the output of element 27 OR is NOT a high level, at the output of element 26 OR, as indicated above, a low level, respectively, at the output of the inverter 28 is a high level.  In the distributor 2 at the output of the trigger 30 - a low level, respectively, pulses are not passed through the element 31 And from the generator 29 to the caldator 33.  From logic unit 3, low levels from the outputs of the flip-flops 36 and 37 are fed to the bases of the first 8 and second 9 transistors, respectively, the transistors are closed.  When the Start signal is given in the form of a positive pulse to terminal 12 at the output of the imaging unit 24, a short positive pulse is generated at the leading edge of the pulse, which arrives at element 27 OR NOT, the output of element 27 OR-NOT generates a device setting zero pulse.  Shaper 25 generates a short positive pulse on the trailing edge of the Start pulse.  This positive impulse. element 26 OR goes to the second inputs of elements 40 and 41 AND-NOT of analysis unit 7, and since the first input of element 40 is AND-NOT high, the trigger 42 is transferred to a different steady state by a negative impulse, producing a high level at the output which gates the element 34 AND-NOT logical block 3.  The start pulse, in addition, throws the trigger 30 of the distributor 2 through the inverter 28, a high level from the output of the trigger 30 gates the element 31 AND, the second input of which receives pulses from the generator 29, the pulses of the generator 29 coming from the output of the element 31 and are switched sequentially in time each of the outputs of the switch 33, which produces four successive pulses in time at each of its outputs.  The first pulse at the first output is separated from the start of the start of the switch 33 for a time that takes into account the bounce of the switching contacts of the product after they are switched from one position to another.  The first impulse of the switch 33 of the distributor 2 through the gated element 34 AND IS of the block 3, the trigger 3 is transferred to another steady state, giving a high level to the base of the transistor 8.  The transistor 8 opens by passing a calibrated current through the opening contacts of the product 49.  The contact voltage, proportional to its transition resistance through the contacts 14 and 16 of the connecting unit 13, enters the inputs of the threshold unit 6, which amplifies the signal and outputs a low level to the first analysis unit 5 if the contact resistance of the product is in the normal range or high if the transient contact resistance of the product deviated from the norm.  In addition, the first impulse of the distributor is fed to the second input of the element 48 and block 7 analysis.  At the first input of element 48, the high level comes from the output of element 47 only if at the inputs of element 47 there are two identical levels.  At the considered moment at the inputs of the element 7, the levels are JAE, respectively, at the output

элемента 47 устанбвлен низкий уровень .element 47 is set low.

Вторым по времени импульсом со следующего выхода коммутатора 33 распределител  2 стробируетс  блок 5 анализа. Стробирование производитс  в момент середины токового импульса , что позвол ет обеспечить высокую точность контрол . На выхо де блока 5 анализа по второму импульсу распределител  2 по вл етс  импульс только в том случае, если на его вход с порогового блока 6 поступил высокий уровень. Импульс с выхода блока 5, если такой был, поступает на вход блока 22 регистрации и квалифицируетс  как сигнал Брак, который высвечиваетс  индикацией. Если же высокий уровень с порогового блока 6 на вход блока 5 анализа не поступал, то на выходе его сигнала не будет.The second time pulse from the next output of the switch 33 of the distributor 2 is gated analysis block 5. The gating is performed at the time of the midpoint of the current pulse, which allows for high control accuracy. At the output of block 5 of the analysis, a pulse appears on the second pulse of the distributor 2 only if a high level has arrived at its input from the threshold block 6. The pulse from the output of block 5, if any, is fed to the input of block 22 of registration and qualifies as a Scrap signal, which is highlighted by an indication. If the high level from the threshold block 6 to the input of the block 5 analysis was not received, then the output of its signal will not be.

лТретий по времени импульс со следующего выхода коммутатора 33 распределител  2 поступает на вход счетчика 4, -по которому в счетчике производитс  отсчет первого подцикла контрол  издели  49.The third time pulse from the next output of the switch 33 of the distributor 2 is fed to the input of the counter 4, according to which the counter of the first subcycle of the control 49 is counted in the counter.

Четвертым по времени импульсом со следующего выхода коммутатора 33 распределител  2 через элемент 27 ИЛИ-НЕ блока 1 запуска элементы распределител  2 блока 3 и .блока 7 анализа устанавливаютс  в исходное.состо ние , транзистор 8 соответственно закрываетс .The fourth time pulse from the next output of the switch 33 of the distributor 2 through the element 27 OR-NOT of the start-up unit 1, the elements of the distributor 2 of the block 3 and the analysis block 7 is set to the initial state, the transistor 8 is respectively closed.

На этом заканчиваетс  первый подцикл контрол . Блок 7 анализа находитс  в исходном состо нии слежени  за моментом переключени  издели .This ends the first subcycle control. The analysis unit 7 is in the initial state of tracking the moment of switching the product.

Второйподцикл контрол  начинаетс  с момента переключени  издели , которое осуществл етс  автоматически или вручную. При этом уровни напр жени  в точках 50 и 51 мен ютс . Устройство работает как в первом подцикле, только сигналом Пуск  вл етс  сигнал, сформированный на формировател х 45 и 46 по сигналам ребезга переключени  контактов изели  49, поступающих на элемент 44 ИЛИ. И myльc пуска с элемента 44 ИЛИ. блока 7 анализа поступает на второй вход элемента 26 ИЛИ блока 1 запуска. Соответственно импульсом уска с элемента 26 ИЛИ через инверор 28 запускаетс  распределитель 2.A second sub-cycle of control starts when the product is switched, which is carried out automatically or manually. In this case, the voltage levels at points 50 and 51 vary. The device operates as in the first subframe, only the Start signal is the signal generated on the imaging unit 45 and 46 by the signals of the uninterrupted contact switching from the 49, coming to the OR element 44. And myts start with element 44 OR. block 7 analysis goes to the second input element 26 OR block 1 run. Accordingly, with a pulse of the pulse from element 26 OR, distributor 2 is started via inverter 28.

Если при переключении замыкающий контакт замкнулс , а размыкающий не азомкнулс , то сигнал пуска формиуетс  от дребезга включени  контактов на формирователе 45, при этом а обЪих входах элемента 47 эквиваентности низкие уровни, если же ри переключении.размыкающий конакт разомкнулс , а замыкающий не амкнулс , то сигнал пуска формирутс  от дребезга выключени  контактов на формирователе 46, на входах элемента 47 при этом высокие уровни. В обоих этих случа х с выхода элемента 47 формируетс  высокий уровень , стробирующий элемент 48 И.If the switching contact is closed when switching, and the opening contact is not closed, the start signal is generated from the chattering of switching on the contacts on the driver 45, while the volume inputs of the equivalence element 47 are low, if switched. The opening contact is open, and The start-up signal from the chattering of switching off the contacts on the driver 46, at the inputs of the element 47 at the same time high levels. In both of these cases, a high level is formed from the output of the element 47, the gate element 48 I.

При поступлении на второй вход элемента 48 И первого импульса с коммутатора 33 через врем , достаточное дл  переключени  годного издели  49, на выходе элемента 48 И (в случае негодности издели ) положительный импульс, который квалифицируетс  как нарушение контакта. Этот импульс поступает на вход блока 22 регистрации, высвечивающего на индикации Нет контакта.When the first impulse element 48 AND to the second input arrives from the switch 33 at a time sufficient for switching the suitable product 49, the positive impulse at the output of element 48 AND (in case of unsuitable product) qualifies as contact failure. This impulse is fed to the input of the registration unit 22, which is displayed on the display No contact.

Если изделие годное, то соответственно пусковым импульсом триггер 43 блока V анализа переводитс  в другое устойчивое состо ние, выдава  на выходе высокий уровень.Далее все действи  повтор ютс  как в первом подцикле, только теперь открываетс  транзистор 9, пропуска  ток через за лыкающие контакты издели  49. Если переходное сопротивление замкьувшихс  контактов находитс  в пределах нормы, то соответственно блок 5 анализа импульс брака не формирует , счетчик 4 производит отсчет второго подцикла, необходимые элементы устройства устанавливаютс  в исходное состо ние дл  работы по третьему подциклу.If the product is valid, according to the start pulse, the trigger V of the analysis block V is transferred to another steady state, producing a high level at the output. Further, all actions are repeated as in the first subcycle, only now the transistor 9 opens, passing current through the contact points of the product 49 If the transitional resistance of the closed contacts is within the normal range, then the analysis unit 5 does not generate a pulse, the counter 4 reads the second subcycle, the necessary elements of the device are set back to the initial state for the third sub-cycle.

Цикл контрол  заключаетс  в трехкратной проверке каждой контактной пары, дл  чего необходимо произвести шесть переключений изделий 49, т.е. шесть подциклов контрол . Счетчик 4 послешести переключений на выходе выдает импульс. Если за врем цикла контрол  издели , включающего шесть подциклов, с выходов блока 7 на входы блока 22 регистрации не поступало импульсов, то сформированны выходом счетчика 4 импульс, поступи ший на вход блока 22 регистрации, квалифицируетс  как изделие годно и высвечиваетс  индикацией ГоденThe control cycle consists in triple testing of each contact pair, for which it is necessary to make six switchings of products 49, i.e. six sub cycles Counter 4 after the next switching at the output gives a pulse. If during the cycle of control of a product that includes six subcycles, no pulses were received from the outputs of block 7 to the inputs of registration block 22, then the impulse sent to the input of registration block 22 formed by the output of counter 4 qualifies as a product and is displayed.

Изделие 49 извлекаетс  из блока 13 подключени , подключаетс  новое изделие, далее все действи  повтор ютс , начина  с сигнала Пуск. Действи  - установка издели  49, переключение и съем издели  49 могут осуществл тьс  как автоматически, так и вручную.The product 49 is removed from the connection unit 13, a new product is connected, then all the actions are repeated, starting with the Start signal. Action — Installation of the product 49, switching and removal of the product 49 can be carried out both automatically and manually.

Оператор получает информацию о результатах проверки издели  в виде индикации на табло в блоке 22 регистрации сигналов Годен,Брак Нет контакта.The operator receives information about the results of the verification of the product in the form of an indication on the display in block 22 of registration of signals Pass, Marriage No contact.

Наличие контактировани  провер емого издели  необходимо в соответствии с техническими услови ми и, кроме того, согласно техническим .услови м переходное сопрот1 влениеThe presence of contact of the tested product is necessary in accordance with the technical conditions and, moreover, in accordance with the technical conditions of the transitional resistance.

Claims (5)

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПЕРЕХОДНОГО СОПРОТИВЛЕНИЯ ЭЛЕКТРИЧЕСКИХ КОНТАКТОВ КОММУТАЦИОННЫХ ИЗДЕЛИЙ, содержащее блок питания, соединенный первым выводом с общей шиной устройства, первый блок анализа, соединенный выходом с первым входом блока регистрации, ’ первым входом - с выходом порогового блока, соединенного первым и вторым входами соответственно через первый и второй контакты блока подключения с клеммами для подключения первого и второго выводов контролируемого изделия, клеммы для подключения третьего .1. DEVICE FOR MONITORING TRANSITIONAL RESISTANCE OF ELECTRICAL CONTACTS OF COMMUNICATION PRODUCTS, comprising a power supply unit connected to the first output terminal of the device common bus, a first analysis unit connected to the output of the first input of the recording unit, 'first input to the output of the threshold unit connected to the first and second inputs respectively, through the first and second contacts of the connection block with terminals for connecting the first and second outputs of the monitored product, terminals for connecting the third. и четвертого выводов которого через третий и четвертый контакты блока подключения соединены с третьим входом порогового блока, блок запуска, соединенный первым входом с входной клеммой устройства, первым выходом г с первым входом распределителя, первый вход которого через счетчик соединен со вторым входом блока регистрации, второй выход со вторым входом первого блока анализа, первый и второй транзисторы, соединенные эмиттерами соответственно через пятый и шестой контакты блока подключения с клеммами для подключения первого и второго выводов контролируемого изделия, второй блок анализа, соединенный первым выходом с третьим входом блока регист* рации, клеммы для подключения третьего и четвертого выводов контролируемого изделия соединены соответственно через седьмой и восьмой контакты блока подключения между собой, отличающееся тем, что, с целью повышения точности контроля, в устройство введены логический блок, первый И второй резисторы, причем коллекторы первого и второго транзисторов соединены со вторым выводом блока питания и первыми выводами первого и второго резисторов, вторые выводы которых соединены® соответственно с эмиттерами первого и второго транзисторов и с первым и I/ вторым входами второго блока анали- I* за, соединенного вторым выходом со вторым входом блока запуска, треть- I им входом - с третьим выходом pacnpe-G делителя и с первым входом логическо-~ го блока, четвертым входом -с первым выходом блока запуска, пятым входом - со вторым выходом блока запуска, соединенного третьим входом с четвертым выходом распределителя, соединенного вторым входом с третьим выходом блока запуска, соединенного первым выходом со вторым входом логического блока, соединенного первым выводом с базой первого транзистора, вторым выходом - с базой второго транзистора, третьим и четвертым входами соответственно с одноименными выходами второго блока анализа, седьмой контакт блока подключения соединен с общей шиной устрой ;ства.___ •and the fourth conclusions of which through the third and fourth contacts of the connection unit are connected to the third input of the threshold unit, the start-up unit connected by the first input to the input terminal of the device, the first output r with the first input of the distributor, the first input of which is connected through the counter to the second input of the registration unit, the second output with the second input of the first analysis unit, the first and second transistors connected by emitters, respectively, through the fifth and sixth contacts of the connection unit with terminals for connecting the first and second to outputs of the controlled product, the second analysis unit, connected by the first output to the third input of the registration unit *, the terminals for connecting the third and fourth outputs of the controlled product are connected respectively through the seventh and eighth contacts of the connection unit, characterized in that, in order to improve the accuracy of control , a logical unit, first AND second resistors are introduced into the device, and the collectors of the first and second transistors are connected to the second output of the power supply and the first conclusions of the first and second res Istors, the second terminals of which are connected®, respectively, with the emitters of the first and second transistors and with the first and I / second inputs of the second analysis block I * za, connected by the second output to the second input of the start-up block, the third I input to it - with the third output pacnpe- G of the divider and with the first input of the logic block, the fourth input — with the first output of the trigger block, the fifth input — with the second output of the trigger block, connected by the third input to the fourth output of the distributor, connected by the second input to the third output of the trigger block, connected to first output with the second input of the logic unit connected by the first output to the base of the first transistor, the second output to the base of the second transistor, third and fourth inputs, respectively, with the same outputs of the second analysis unit, the seventh contact of the connection unit is connected to the device common bus; ___ • 2. Устройство по п.1, отличающееся тем, что второй блок анализа содержит первый инвертор, соединенный входом со входом первого формирователя импульсов, с .первым входом элемента э.квивалент ности, с первым входом блока, выходом - с первым входом первого элемента И-НЕ, соединенного вторым входом с пятым входом блока и с первым входом второго элемента И-НЕ, выходом - с первым входом первого триггера, соединенного выходом с третьим выходом блока, вторым входом с четвертым входом блока и с первым входом второго триггера, соединенного выходом с четвертым выходом блока, вторым входом - с выходом второго элемента И-НЕ, соединенного вторым входом через второй инвертор со вторым входом блока, со.входом второго формирователя импульсов и сс вторым входом элемента эквивалентности ,соединенного выходом со входом первого элемента И соединенного вторым входом с третьим входом блока, выходом ~ с первым выходом блока, второй выход которого соединен с выходом первого элемента ИЛИ, соединенного первым и вторым входом соответственно с выходами первого и второго формирователя импульсов.2. The device according to claim 1, characterized in that the second analysis unit contains a first inverter connected to an input with an input of a first pulse shaper, with a first input of an element of electronic equivalence, with a first input of a block, an output with a first input of a first AND element -NOT connected by the second input to the fifth input of the block and with the first input of the second AND-NOT element, output - with the first input of the first trigger connected by the output to the third output of the block, the second input with the fourth input of the block and with the first input of the second trigger connected by the output from thursday the first output of the unit, the second input - with the output of the second AND-NOT element, connected by the second input through the second inverter to the second input of the unit, with the input of the second pulse shaper and with the second input of the equivalence element, connected by the output to the input of the first element And connected by the second input to the third input of the block, the output ~ with the first output of the block, the second output of which is connected to the output of the first OR element, connected by the first and second input, respectively, with the outputs of the first and second pulse shaper. 3, Устройство по п.1, отличающееся тем, что распределитель содержит генератор импульсов, соединенный выходом с первым входом второго элемента И, соединенного вторым входом с выходом третьего триггера, соединенного первым входом со вторым входом распределителя, вторым входом - с первым входом распределителя непосредственно, 'а через третий инвертор - с первым входом коммутатора, соединенного вто рым входом с выходом второго элемента И, выходами - с соответствующими выходами распределителя.3, The device according to claim 1, characterized in that the distributor comprises a pulse generator connected by the output to the first input of the second element And connected by the second input to the output of the third trigger connected by the first input to the second input of the distributor, the second input to the first input of the distributor , 'and through the third inverter - with the first input of the switch connected to the second input with the output of the second AND element, outputs - with the corresponding outputs of the distributor. 4. Устройство по п.1, о т л и чающееся тем, что логический блок содержит третий элемент И-НЕ, соединенный первым входом с первым . входом блока и с первым входом четвертого элемента И-НЕ, вторым входом - с третьим входом блока, четг вертый вход которого соединен со вторым входом четвертого элемента И-НЕ, соединенного выходом с первым входом четвертого триггера, соединенного выходом со вторым выходом блока, второй вход четвертого триггера соединен с вторым входом блока и с первым входом пятого триггера, соединенного выходом с первым выходом блока, вторым входом - с выходом третьего элемента И-НЕ.4. The device according to claim 1, wherein the logical unit comprises a third AND-NOT element connected by the first input to the first. the input of the block and with the first input of the fourth AND-NOT element, the second input with the third input of the block, the fourth input of which is connected to the second input of the fourth AND-NOT element connected by the output to the first input of the fourth trigger connected by the output to the second output of the block, the second the input of the fourth trigger is connected to the second input of the block and to the first input of the fifth trigger, connected by the output to the first output of the block, the second input to the output of the third AND-NOT element. 5. Устройство по п.1, отличающееся тем, что блок запуска срдержит третий формирователь импульсов, соединенный входом с первым входом блока и со входом четвертого формирователя импульсов, выходом - с первым входом элемента ИЛИ-HE, соединенного вторым входом и выходом соответственно с третьим входом и с первым выходом блока, соединенного третьим выходом через четвертый инвертор со вторым выходом блока и с выходом второго элемента ИЛИ, соединенного первым входом с выходом четвертого формирователя импульсов, вторым входом - со вторым входом блока.5. The device according to claim 1, characterized in that the start-up unit contains a third pulse shaper connected by an input to the first input of the block and the input of the fourth pulse shaper, by output - by the first input of the OR-HE element connected by the second input and output, respectively, with the third the input and the first output of the unit connected by the third output through the fourth inverter to the second output of the unit and the output of the second OR element connected by the first input to the output of the fourth pulse shaper, the second input to the second input of the unit a. --t--t
SU833628504A 1983-07-22 1983-07-22 Device for checking transient resistance of switching article electric contacts SU1129566A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833628504A SU1129566A1 (en) 1983-07-22 1983-07-22 Device for checking transient resistance of switching article electric contacts

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833628504A SU1129566A1 (en) 1983-07-22 1983-07-22 Device for checking transient resistance of switching article electric contacts

Publications (1)

Publication Number Publication Date
SU1129566A1 true SU1129566A1 (en) 1984-12-15

Family

ID=21076775

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833628504A SU1129566A1 (en) 1983-07-22 1983-07-22 Device for checking transient resistance of switching article electric contacts

Country Status (1)

Country Link
SU (1) SU1129566A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1.Эпштейн С.Л. Цифровые приборы и системы дл измерени параметров конденсаторов. М., Советское радио , 1978, с. 58. 2.Авторское свидетельство СССР № 940088, кл. G 01 R 31/02, 1980 (прототип). *

Similar Documents

Publication Publication Date Title
US3618015A (en) Apparatus for discriminating between errors and faults
GB1019416A (en) Improvements relating to testing equipment
US4300085A (en) Failure detection method and circuit for stepping motors
SU1129566A1 (en) Device for checking transient resistance of switching article electric contacts
US4423337A (en) Gate circuit for a universal counter
US4263545A (en) Method of testing pulse delay time
SU1442948A1 (en) Device for monitoring insulation resistance
SU1272287A2 (en) Device for checking contact resistance of electric contacts of switching articles
SU1190312A1 (en) Device for automatic control of wiring with radio elements
SU1302220A2 (en) Device for functional-parametric checking of logic elements
SU1734076A1 (en) Device to check a relay
SU1140065A1 (en) Device for functional parametric checking of logic elements
SU1647472A1 (en) Device for automatic testing of electric network insulation resistance
SU1032428A1 (en) Digital signal checking device
SU1712905A1 (en) Device foe testing intercontact wiring of connectors of radio components
SU1383303A1 (en) Device for determining relay time lag
SU1636808A2 (en) Device for printed circuit board wiring control
RU2020498C1 (en) Device for control of contacting of integrated circuits
SU1277385A1 (en) Toggle flip-flop
SU424121A1 (en) DEVICE FOR THE CONTROL OF TIME PARAMETERS OF THE RELAY
SU864538A1 (en) Device for tolerance checking
SU1251034A1 (en) Device for tolerance checking of parameters
SU1252743A1 (en) Device for checking correctness of wiring
SU1259363A1 (en) Device for measuring flip-olep-over time of switching contacts of two-pole switching device
SU1142815A1 (en) Device for checking relay