Изобретение относитс к электротехнике , в частности к транзисторным инверторам напр жени с регулируемой выходной мощностью методом широтноимпульсной модул ции. Известно устройство дл управлени транзисторным инвертором, представл ющее собой импульсный усилитель мощности с дополнительными гас щими цеп ми, вырабатывающее переменное напр жение в виде рАзнопол рных импульсов одинаковой длительности и амплитуды с определенной паузой межд ними П . Однако такое устройство не обеспечивает напр жени отрицательного смещени на базе силовых транзисторо инвертора в момент перехода последних из. состо ни проводимости в запертое состо ние, что приводит к увеличению коммутационных потерь в силовых транзисторах, уменьшению надежности и .КПД-инвертора.. Наиболее близким к изобретению по технической сущности вл етс устройство дл управлени трансзисторным инвертором, содержащее последовательно вклюЧённьйЕ задающий генератор, фазосдвигающий блок и , ведомый генератор,причем на выходе каждого генератора включен трансформатор с двум вторичными обмотками, два формировател импульсов, каждый из которых содержит два транзистора и резистор И. Недостатком данного устройства вл етс работа силовых, транзисторов инвертора в перёнасыщейном режиме, что снижа1ет КГЩ и надежность работы инвертора. Цель изобрёг ний - повышение КПД и надежности транзисторного инвертора путем уменьшени коммутационных потерь в силовьис транзисторах и уменьшени мощности управлени , Поставленна цель достигаетс TfiM, что в устройстве дл управлени транзисторньм инвертором, содержащем последовательно включенные задающий генератор, фазосдвигающий блок и ведомый генератор, причем на выходе каждого генератора включен трансформатор с двум вторичными обмотками, два формировател импульсов, каждый из которых содержит два транзистора и резистор, каждый трансформатор снабжен третьей вторичной обмоткой, а каждЬвй формирователь снабжен индук тивным делителем тока и трем диодами ,, причем аноды квух. диодов соединены с первыми выводами разных обмоток индуктивного делител тока и с эмиттерами .соответствующих транзисторов , а катоды с их коллректорами и одними вьшодами вторичных обмоток разных трансформаторов, другие выводы которых предназначены дл подключени к эмиттеру соответствующего силового транзистора, точка соединени вторых вьшодов обмоток индуктивного делител тока предназначена дл подключени к базе того же силового транзистора и соединена с одним концом последовательно включенных третьих вторичных обмоток разных трансформаторов, другой конец которых через резистор подключен к базам транзисторов и аноду третьего диодаj катод которого предназначен дл подключени к коллектору силового транзистора-. На чертеже представлена электрическа схема устройства дл управлени транзисторным инвертором. Устройство управлени , схема которого обведена пунктиром, содержит ,генераторы 1 и 2 пр моугольных симметричных импульсов напр жени , . фазосдвигающий узел 3, подключенный между генераторами, трансформаторы 4 и 5, первична обмотка каждого из которых подключена к вьпсоду соответствующего генератора, два формировател импульсов управлени силовыми транзисторами 6 и 7 инвертора, под ключенных к входу последних. Указанные формирователи включают, в себ транзисторы 8-11, индзтстивные делители тока 12 и 13, коммутирзт дие диоды 14-19, токозадающие резисторы 20 и 21 и вторичные обмотки 4 Са-2) трансформатора 4 и 5 (а-2) трансформатора 5. Аноды коммутирующих диодов 14-17 подключены к эмиттерам, а катоды - к коллекторам транзисторов 8-11 и к вторичным обмоткам 4а, 5а, 46,56 соответственно. Другие, концы обмоток 4а и 5а соединены с эмиттером силово.го транзистора 6, другие концы обмоток 4б и 56 - с эмиттером силового транзистора 7. Другие вторичные обмотки разных трансформаторов соединены последовательно:4в с 5в и 4г с 5г. Последовательно соединенные обмотки 4в-5в одним концом подключены к токозадающему резистору 20, а- другим- к базе силового транзистора 6 и к общей точке 3 присоединени разных обмоток индуктивного делител тока 12, Анало гично последовательно соединенные обмотки 4г-5г одним концом подключены к дополнительному токозадающему резистору 21, а другим к базе силового транзистора 7 и к общей точке присоединени разных обмоток индуктивного делител тока 13. Другой вывод токозадающего резистора 20 соединен с анодом коммутирующего диода 18 и с базами транзисторов 8 и 9, а другой вьшод другого токазада ющего резистора 21 - с анодом коммутирующего диода 19 и с базами транзисторов 10 и 11. Катоды коммутирующих диодов 18 и 19 подключены к коллекторам силовых транзисторов 6 и 7 соответственно. Эмиттеры тран зйсторов 8 и 9 подключены к разным обмоткам индуктивного делител тока 12, а эмиттеры транзисторов 10 и 11к разным обмоткам индуктивного делител тока 13. Напр жение управлени силовыми транзисторами 6 и ,7 вырабатьшаетс обмотками 4а, 5а и 46, 56, а ток через их базы устанавливаетс транзисторами 8,9 и 10,11 соответственно Управление транзисторами 8 и 9 осуществл етс суммарным напр жением . последовательно включенных обмоток 4в-5в, а управление транзисторами 10 и II - 4г-5г. Это суммарное напр жение представл ет собой последовательность импульсов напр жени разно пол рности, одинаковой амплитуды и длительности с паузой между.ними. Длительность импульсов и пауза межд ними завис т от угла фазового сдвиг выходных напр жений генераторов I и 2,задаваемо1 о фазосдвигающимузлом 3 Когда напр жени обмоток 4а,5а (4б,5б) имеют положительную пол рность относительно эмиттера силовог транзистора 6 (7), а пол рность суммарного напр жени последователь но включенных обмоток 4в-5в (4г-5г) 204 положительна относительно общей точки присоединени разных обмоток индуктивного делител тока 12(1.3), транзисторы 8 и 9 (10 и 11) отпираютс , и через базу силового транзистора 6 (7) протекает импульс тока, равный сумме коллекторных токов транзисторов 8 и 9 (Ю и П) . В результате силовой транзистор отпираетс , не проход в режим насьпцениЯ: благодар фиксации коллекторного потенциала с помощью коммутирующего диода 18 . (19), через который ответвл етс разность токов через вторичные обмотки 4в, 5в(4г,и 5г) и базы транзисторов 8,9 (Ю и. II). Когда пол рности вышеуказанных напр жений имеют отрицательный знак или пол рности напр жений вторичных обмоток разных трансформаторов не совпадают, ток через базу силового транзистора прекращаетс , и к базазмиттерному переходу последнего прикладываетс напр жение отрицательного смещени через коммутирующие диоды 14 - 17. При фазировке вторичных Обмоток (точки на чертеже обозна- чают начала обмоток) импульсы тока через базы и напр жени на база-эмиттерных переходах разных силовых транзисторов сдвинуты на половину периода выходных напр жений генераторов. Применение предлагаемого устройст ва управлени транзисторным инверто- ром, обеспечивающего ненасьпденный режим работы силовых транзисторов, позвол ет повысить КПД инвертора, так как указанный режим характеризуетс меньшим временем запирани и, следовательно, меньшим средним значением коммутационных потерь в С1шовых транзисторах, поотношению к насыщенному режиму последних. РГадежность транзисторного инвертора повышаетс , так как с уменьшением времени запирани силовых транзисторов уменьшаетс энерги ,выдел ема в них в процессе коммутации.The invention relates to electrical engineering, in particular, to transistor voltage inverters with adjustable output power using a pulse-width modulation method. A device for controlling a transistor inverter, which is a switching power amplifier with additional suppressive circuits, which generates an alternating voltage in the form of equal-polarity pulses of equal duration and amplitude with a certain pause between them, is known. However, such a device does not provide a negative bias voltage at the base of the power transistor of the inverter at the time of the transition from the last. the conduction state to the locked state, which leads to an increase in switching losses in power transistors, a decrease in reliability and a KPD inverter. The closest to the invention in its technical essence is a device for controlling a transistor inverter, containing a sequentially switched on master oscillator, phase shifting unit and a slave generator, with a transformer with two secondary windings turned on at the output of each generator, two pulse shapers, each of which contains two transistors and resistor I. The disadvantage of this device is the operation power, the inverter transistors peronasyscheynom mode that snizha1et KGSCH and reliability of the inverter. The purpose of the images is to increase the efficiency and reliability of the transistor inverter by reducing switching losses in power transistors and reducing control power. The goal is achieved by TfiM, which in a device for controlling a transistor inverter containing a series-connected master oscillator, phase shifting unit and driven oscillator, and output Each generator includes a transformer with two secondary windings, two pulse shapers, each of which contains two transistors and a resistor, each th transformer provided with a third secondary winding, a generator is provided kazhdvy the inductive current divider and three diodes ,, wherein kvuh anodes. the diodes are connected to the first leads of different windings of the inductive current divider and to the emitters of the corresponding transistors, and the cathodes with their collectors and only the secondary windings of different transformers, the other leads of which are connected to the emitter of the corresponding power transistor, the connection point of the second windings of the inductive dividers it is intended to be connected to the base of the same power transistor and connected to one end of a series-connected third secondary windings are different x transformers, the other end of which through a resistor is connected to the bases of the transistors and the anode of the third diode, whose cathode is intended for connection to the collector of the power transistor-. The drawing shows the electrical circuit of the device for controlling the transistor inverter. The control unit, whose circuit is circled by a dotted line, contains the generators 1 and 2 rectangular symmetric voltage pulses,. phase-shifting unit 3 connected between generators, transformers 4 and 5, the primary winding of each of which is connected to the wave of the corresponding generator, two control pulse drivers of power inverters 6 and 7 connected to the input of the latter. These drivers include, in themselves, transistors 8–11, inductive current dividers 12 and 13, switching diodes 14–19, current supply resistors 20 and 21, and secondary windings 4 Ca – 2) of transformer 4 and 5 (a – 2) of transformer 5. The anodes of the switching diodes 14-17 are connected to the emitters, and the cathodes are connected to the collectors of transistors 8-11 and to the secondary windings 4a, 5a, 46.56, respectively. The other ends of the windings 4a and 5a are connected to the emitter of the power transistor 6, the other ends of the windings 4b and 56 are connected to the emitter of the power transistor 7. Other secondary windings of different transformers are connected in series: 4c with 5c and 4g with 5g. Series-connected windings 4c-5b are connected at one end to a current-setting resistor 20, and the other to the base of the power transistor 6 and to a common point 3 connecting different windings of an inductive current divider 12. Similarly, series-connected windings 4g-5g are connected at one end to an additional current supply the resistor 21, and the other to the base of the power transistor 7 and to the common connection point of the different windings of the inductive current divider 13. Another lead of the current-supplying resistor 20 is connected to the anode of the switching diode 18 and to the bases of anzistors 8 and 9, and the other output of the other tokadapping resistor 21 - with the anode of the switching diode 19 and with the bases of transistors 10 and 11. The cathodes of the switching diodes 18 and 19 are connected to the collectors of power transistors 6 and 7, respectively. The emitters of the transistors 8 and 9 are connected to different windings of the inductive current divider 12, and the emitters of the transistors 10 and 11k are different to the windings of the inductive current divider 13. The control voltage of the power transistors 6 and 7 is formed by the windings 4a, 5a and 46, 56, and the current through their bases are set by transistors 8.9 and 10.11, respectively. Transistors 8 and 9 are controlled by the total voltage. series-connected windings 4c-5c, and the control of transistors 10 and II - 4g-5g. This total voltage is a sequence of voltage pulses of different polarity, of the same amplitude and duration with a pause between them. The pulse duration and pause between them depend on the angle of the phase shift of the output voltages of the generators I and 2, given by the phase shifting node 3 When the voltage of the windings 4a, 5a (4b, 5b) are positive polarity relative to the emitter of the power transistor 6 (7), and the polarity of the total voltage of the sequentially connected windings 4c-5c (4g-5g) 204 is positive relative to the common connection point of the different windings of the inductive current divider 12 (1.3), transistors 8 and 9 (10 and 11) are unlocked, and through the base of the power transistor 6 (7) a current pulse flows, p an explicit sum of the collector currents of the transistors 8 and 9 (U and W). As a result, the power transistor is unblocked by not passing into the on-line mode: by fixing the collector potential with the help of a switching diode 18. (19), through which the difference between the currents through the secondary windings 4c, 5c (4d, and 5d) and the base of the transistors 8.9 (Yu and II). When the polarities of the above voltages have a negative sign or the polarities of the voltages of the secondary windings of different transformers do not match, the current through the base of the power transistor ceases, and a negative bias voltage is applied to the base-switching junction of the switching diodes 14 - 17. When phasing the secondary windings ( the dots in the drawing denote the beginnings of the windings; the current pulses through the bases and the voltages at the base-emitter junctions of different power transistors are shifted by half the output period April zheny generators. The application of the proposed transistor inverter control device, providing non-saturated operation mode of power transistors, allows to increase the efficiency of the inverter, since this mode is characterized by a shorter locking time and, consequently, a lower average switching loss in C1 transistors relative to the saturated mode of the latter. The reliability of a transistor inverter increases because with decreasing the time of locking the power transistors, the energy released in them during the switching process decreases.
R3R3
гаha