SU1112325A1 - Probe for checking logic device circiuts - Google Patents

Probe for checking logic device circiuts Download PDF

Info

Publication number
SU1112325A1
SU1112325A1 SU823506273A SU3506273A SU1112325A1 SU 1112325 A1 SU1112325 A1 SU 1112325A1 SU 823506273 A SU823506273 A SU 823506273A SU 3506273 A SU3506273 A SU 3506273A SU 1112325 A1 SU1112325 A1 SU 1112325A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
triggers
probe
groups
Prior art date
Application number
SU823506273A
Other languages
Russian (ru)
Inventor
Сергей Владимирович Титович
Игорь Илариевич Федоров
Original Assignee
Titovich Sergej V
Fedorov Igor
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Titovich Sergej V, Fedorov Igor filed Critical Titovich Sergej V
Priority to SU823506273A priority Critical patent/SU1112325A1/en
Application granted granted Critical
Publication of SU1112325A1 publication Critical patent/SU1112325A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

ПРОБНИК ДЛЯ ПРОВЕРКИ ЦЕПЕЙ ЛОГИЧЕСКИХ УСТРОЙСТВ, содержащий входной согласующий усилитель, выход которого подключен к входам пороговых блоков, первый дешифратор и индикатор , отличающийс  тем, что, с целью расширени  функциональных возможностейJв него введены генератор импульсов, коммутирующий элемент, три инвертора, перва  и втора  группы R5-триггеров, кажда  из которых содержит три RS-триггера, второй дешифратор, четыре элемента ИЛИ, причем выход генератора импульсов подключен через коммутирующий элемент к R-входам первой и второй групп КЗ-триггеров, выходы соответствующих пороговых блоков соединены с 5-входами первой группы R5-триггеров , и через соответствующие инверторы - с 5 -входами второй группы RS-триггеров,выходы первой и второй групп Кб-триггеров соединены с вхо- дами соответственно первого и второг го дешифраторов, первые,вторые, третьи и четвертые выходы дешифраторов соединены соответственно с входами первого, второго ,третьего и четвертого элементов ИЛИ, выходы которых соединены с индикатором.TUBE FOR CHECKING THE CIRCUITS OF LOGICAL DEVICES, containing an input matching amplifier, the output of which is connected to the inputs of threshold blocks, the first decoder and indicator, characterized in that, in order to enhance the functionality of J, a pulse generator, a switching element, three inverters, a first and second groups are introduced R5-flip-flops, each of which contains three RS-flip-flops, a second decoder, four OR elements, and the output of the pulse generator is connected through a switching element to the R-inputs of the first and second the groups of short-circuits, the outputs of the corresponding threshold blocks are connected to the 5 inputs of the first group of R5 triggers, and through the corresponding inverters to the 5 inputs of the second group of RS flip-flops, the outputs of the first and second groups of CB triggers are connected to the inputs the first and second decoders, the first, second, third and fourth outputs of the decoders are connected respectively to the inputs of the first, second, third and fourth OR elements, the outputs of which are connected to the indicator.

Description

1 one

Изобретение относитс  к контрольно-измерительной технике и может быть использовано дл  контрол  логических схем цифровой и импульсной техники.The invention relates to instrumentation engineering and can be used to control the logic circuits of digital and pulse engineering.

Известен пробник дл  проверки цепей логических устройств, позвол ющий фиксировать уровень логического сигнала, а также наличие импульсного сигнала, содержащий блок согл совани , выход которого подключен к первым входам пороговых элементов, вторые входы которого подключены к соответствующим источникам впорного напр жени , и индикатор ij .A probe for checking logic device circuits is known, which makes it possible to fix the level of a logic signal, as well as the presence of a pulse signal containing a matching unit whose output is connected to the first inputs of the threshold elements, the second inputs of which are connected to the corresponding voltage sources, and the indicator ij.

Однако это устройство не позвол ет регистрировать одиночные и редко следующие импульсы различной пол рности .However, this device does not allow recording single and rarely following pulses of different polarity.

Наиболее близким к предлагаемому  вл етс  индикатор состо ни  логических элементов, содержащий входной согласующий усилитель, выход которого подключен к входам пороговых блоков, выходы первого и второго пороговых блоков соединены с дещифратором, выход третьего порогового блока соединен с дешифрато ,ром через ключ, выходы дешифратораподключены к индикатору Zj . The closest to the present invention is a logic element of the logic elements, containing an input matching amplifier, whose output is connected to the inputs of threshold blocks, the outputs of the first and second threshold blocks are connected to the descrambler, the output of the third threshold unit is connected to the decoder, rum through the key, the decoder's outputs are connected to indicator zj.

Однако известное устройство имее ограниченные функциональные возможности , обусловленные отсутствием контрол  амплитуды редко следующих и одиночных импульсов положительной и отрицательной пол рности.However, the known device has limited functionality due to the lack of amplitude control rarely following and single pulses of positive and negative polarity.

Цель изобретени  - расширение функциональных возможностей устройства .The purpose of the invention is to expand the functionality of the device.

Поставленна  цель достигаетс  те что в пробник дл  проверки цепей логических устройств, содержащий входной согласующий усилитель, выход которого подключен к входам пороговых блоков, первый дешифратор и индикатор, введены генератор импульсов , коммутирующий элемент, три инвертора, перва  и втора  группы Р5-триггеров, кажда  из которых содержит три Я5-триггера, второй деши ратор, четыре элемента КПИ, причем выход генератора импульсов подключен через коммутирующий элемент к -входам первой и второй групп R5триггеров , выходы соответствующих пороговых блоков соединены с 5-входами первой группы R5-триггеров, и через соответствующие инверторы 123252This goal is achieved in that the probe for testing logic circuits containing an input matching amplifier whose output is connected to the inputs of threshold blocks, a first decoder and an indicator, a pulse generator, a switching element, three inverters, the first and second groups of P5 triggers, each of which contains three H5-flip-flops, the second deshrator, four KPI elements, the output of the pulse generator is connected through the switching element to the inputs of the first and second groups R5 of the triggers, the outputs of the corresponding the threshold blocks are connected to the 5 inputs of the first group of R5 flip-flops, and through the appropriate inverters 123252

с 5-входами второй группы Й5 -триггеров ,выходы первой и второй групп Р5-триггеров соединены с входами соответственно первого и второго де5 щифраторов, первые, вторые,третьи и четвертые выходы дешифраторов соединены соответственно с входами первого , второго, третьего и четвертого элементов ИЛИ, выходы которых соеди10 нены с индикатором.with 5 inputs of the second group Y5-triggers, the outputs of the first and second groups of P5-flip-flops are connected to the inputs of the first and second decoder, respectively, the first, second, third and fourth decoder outputs are connected to the inputs of the first, second, third and fourth elements, respectively OR whose outputs are connected to the indicator.

На чертеже приведена блок-схема устройства.The drawing shows a block diagram of the device.

Пробник содержит входной согласующий усилитель 1, пороговые блоки tS 2-4, генератор 5 импульсов, коммутир тощий элемент 6, инвертобы 7-9, t S-триггеры 10-15, дешифраторы 16 и 17, элементы 18-21 ИЛИ, индикатор 22.The probe contains an input matching amplifier 1, tS 2-4 threshold blocks, a pulse generator 5, a commutator skinny element 6, inverto 7-9, t S-triggers 10-15, decoders 16 and 17, elements 18-21 OR, indicator 22.

20 Пробник дл  проверки цепей логических устройств состоит из входного согласующего усилител  1, выход которого подключен к входам пороговых блоков 2-4, выходы пороговых блоков 25 подключены к -входам первой груп пы RS-триггеров 10-12 и входам инверторов 7-9, выходы инверторов подключены к 5 -входам второй группы р5-триггеров 13-15, генератор 5 импульсов через коммутирующий элемент 6 подключен к R-входам первой и второй групп R5-триггеров 10-15, выходы которых подключены соответственно к входам первого 16 и второго 17 дешифраторов, одноименные выходы первого 16 и второго 17 дешифраторов соединены с входами элементов 1821 ИЛИ, выходы которых соединены с индикатором 22.20 The probe for checking the logic device circuits consists of an input matching amplifier 1, the output of which is connected to the inputs of threshold blocks 2-4, the outputs of threshold blocks 25 are connected to the inputs of the first group of RS flip-flops 10-12 and the inputs of inverters 7-9, outputs inverters are connected to 5 inputs of the second group of p5-flip-flops 13-15, a generator of 5 pulses through the switching element 6 is connected to the R-inputs of the first and second groups of R5-flip-flops 10-15, the outputs of which are connected respectively to the inputs of the first 16 and second 17 decoders , same outputs first On the second 16 and second 17 decoders are connected to the inputs of the elements 1821 OR, the outputs of which are connected to the indicator 22.

Устройство работает следующим образом .The device works as follows.

При включении питани  пробника генератор 5 импульсов вырабатывает импульсы длительностью 1 икс с частотой следовани  50 Гц, которыми через нормально замкнутые контакты коммутирующего элемента 6 сбрасываютс  R5 -триггеры 10-15. В промежутках между по влением импульсов сброса R5-триггеры устанавливаютс  в соответствии с сигналами на 5 -входах . Пороговые блоки 2-4 настроены так, что при неподключенном или оборванном входе ни один из них не срабатывает .When the probe power is turned on, the generator of 5 pulses produces pulses of 1 X duration with a frequency of 50 Hz, which by means of normally closed contacts of the switching element 6 reset R5 triggers 10-15. In the intervals between the appearance of the reset pulses, the R5 triggers are set according to the signals on the 5 inputs. The threshold blocks 2-4 are configured so that when the input is not connected or interrupted, none of them works.

При подаче на вход пробника сигнала логического нул  срабатьшает только пороговый блок 2. Если сигнал наWhen a logical zero signal is applied to the probe input, only threshold block 2 triggers. If the signal is on

входе пробника превьшает уровень логического нул , но не достигает уровн  логической единицы,срабатыва ют пороговые блоки 2 и 3. При подаче сигнала логической единицы срабатывают пороговые блоки 2-4 Комбинаци  логических сигналов на выходах пороговых блоков 2-4 запоминаетс  первой и второй группами R5-триггеров 10-15 на врем  между действием импульсов сброса, причем первой группой R5-триггеров 10-12 фиксируетс  кодова  комбинаци , соответствующа  верхнему уровню исследуемого сигнала, второй группой R5 -триггеров 13-15 фиксируетс  кодова  ком112325 . 4the probe input exceeds the level of logical zero, but does not reach the level of logical unit, threshold blocks 2 and 3 are triggered. When a signal of a logical unit is triggered, threshold blocks 2-4 operate. Combinations of logic signals at the outputs of threshold blocks 2-4 are remembered by the first and second groups of R5- flip-flops 10-15 for the time between the action of reset pulses, with the first group of R5-flip-flops 10-12 fixing the code combination corresponding to the upper level of the signal under study, the second group of R5 triggers 13-15 fixing the code combo 112325 . four

бинаци , соответствующа  нижнемуbination corresponding to the bottom

уровню исследуемого сигнала, С выходов первой и второй групп К5-триггеров 10-15 кодовые комбинации по5 даютс  на входы первого 16 и второго 17 дешифраторов, которые преобразуют их в унитарные позиционные коды, соответствующие значени м верхнего и нижнего уровней входного исследуе10 мого сигнала (см. таблицу). Одноименные разр ды этих кодов через элементы 18-21 ИЖ подключены к .индикатору . 22 позиционного типа. Каждому элементу индикатора соответ15 ствует определенный уровень исследуемого сигнала (см. таблицу).the level of the signal under study, From the outputs of the first and second groups of K5-flip-flops 10-15, code combinations of 5 are given to the inputs of the first 16 and second 17 decoders, which convert them into unitary position codes corresponding to the values of the upper and lower levels of the input signal under study (see . table). The like bits of these codes are connected to the indicator via elements 18-21 of the IL. 22 positional type. Each element of the indicator corresponds to a certain level of the signal under study (see table).

JD . Примечание. В таблице прин ты (напр жени , .тока t - врем , Ч) следующие обозначени : U - уровень или др.) исследуемого сигнала, нет индикации, 1 - есть индикаци .Jd. Note. In the table of principles (voltage, current t is time, F) the following designations are indicated: U is the level or other) of the signal under study, there is no indication, 1 is the indication.

При подаче на вход пробника посто нного уровн  логического сигнала срабатывают одноименные выходы дешифраторов и индицируетс  один уровень логического сигнала (см. таблицу). При подаче на вход пробника импульсного сигнала срабатывают различные выходы дешифраторов, соответствующие верхнему и нижнему уровн м входного импульсного сигнала , индицируетс  одновременно верхний и нижний уровни логического сигнала , его амплитуда (см. таблицу)When a constant signal level is applied to the probe input, the decoder outputs of the same name are triggered and one level of the logic signal is displayed (see table). When a pulse signal is applied to the probe input, various outputs of the decoders corresponding to the upper and lower levels of the input pulse signal are triggered, the upper and lower levels of the logic signal, its amplitude are displayed simultaneously (see table)

На врем  действи  импульсов сброса индикаци  может измен тьс , но,For the duration of the reset pulses, the indication may vary, but

благодар  интегрирующему свойству глаза, эти изменени  не заметны. При одиночных и редко следующих импульсов цепь коммутирующего элемента 6 размыкают, импульсы сброса не подаютс , индикаци  сохран етс . При замыкании коммутирующего элемента 6 К5-триггеры сбрасываютс , пробник готов к анализу следующего импульсного сигнала.thanks to the integrating property of the eye, these changes are not noticeable. With single and rarely following pulses, the circuit of the switching element 6 is opened, the reset pulses are not given, the indication is saved. When the switching element 6 is closed, the K5 triggers are reset, the probe is ready for the analysis of the next pulse signal.

Пробник дл  проверки цепей логических устройств позвол ет контролировать амплитуду одиночных и редко следующих импульсов положительной и отрицательной пол рности.A probe for checking logic device circuits allows you to monitor the amplitude of single and rarely following pulses of positive and negative polarity.

Claims (1)

ПРОБНИК ДЛЯ ПРОВЕРКИ ЦЕПЕЙ ЛОГИЧЕСКИХ УСТРОЙСТВ, содержащий входной согласующий усилитель, выход которого подключен к входам пороговых блоков, первый дешифратор и индикатор, отличающийся тем, что, с целью расширения функциональных возможностей,в него введены генератор импульсов, коммутирую щий элемент, три инвертора, первая и вторая группы R5-триггеров, каждая из которых содержит три R5-триггера, второй дешифратор, четыре элемента ИЛИ, причем выход генератора импульсов подключен через коммутирующий элемент к R-входам первой и второй групп Й5-триггеров, выходы соответствующих пороговых блоков соединены с 5-входами первой группы R5 -тригге ров, и через соответствующие инверторы - с 5 -входами второй группы RS-триггеров,выходы первой и второй групп й5-триггеров соединены с вхо- дами соответственно первого и второго дешифраторов, первые,вторые, третьи и четвертые выходы дешифраторов соединены соответственно с входами первого, второго ,третьего и четвертого элементов ИЛИ, выходы которых соединены с индикатором.PROBLEM FOR CHECKING LOGIC DEVICE CHAINS, containing an input matching amplifier, the output of which is connected to the inputs of threshold blocks, a first decoder and an indicator, characterized in that, in order to expand the functionality, a pulse generator, a switching element, three inverters, the first and the second group of R5 triggers, each of which contains three R5 triggers, a second decoder, four OR elements, and the output of the pulse generator is connected via a switching element to the R inputs of the first and second groups Of Y5 triggers, the outputs of the corresponding threshold blocks are connected to the 5 inputs of the first group of R5 triggers, and through the corresponding inverters to the 5 inputs of the second group of RS triggers, the outputs of the first and second groups of i5 triggers are connected to the inputs of the first and second decoders, the first, second, third and fourth outputs of the decoders are connected respectively to the inputs of the first, second, third and fourth OR elements, the outputs of which are connected to the indicator. 1 11123251 1112325
SU823506273A 1982-10-29 1982-10-29 Probe for checking logic device circiuts SU1112325A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823506273A SU1112325A1 (en) 1982-10-29 1982-10-29 Probe for checking logic device circiuts

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823506273A SU1112325A1 (en) 1982-10-29 1982-10-29 Probe for checking logic device circiuts

Publications (1)

Publication Number Publication Date
SU1112325A1 true SU1112325A1 (en) 1984-09-07

Family

ID=21033965

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823506273A SU1112325A1 (en) 1982-10-29 1982-10-29 Probe for checking logic device circiuts

Country Status (1)

Country Link
SU (1) SU1112325A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Назаров Н.Ф. Индикатор проверки логических устройств. - Приборы и системы управлени , 1974, 1,12, с. 38-39. 2. Авторское свидетельство СССР № 900225, кл. G 01 R 3t/28, 1982. *

Similar Documents

Publication Publication Date Title
SU1112325A1 (en) Probe for checking logic device circiuts
US3597693A (en) Nonlinear decoder
SU1429307A1 (en) Device for determining extreme values of signal amplitudes
SU1589405A1 (en) Device for automated check of radioelectronic equipment
SU1385282A1 (en) Device for amplitude analysis
JPH0677050B2 (en) Electronic circuit
SU705353A1 (en) Random signal amplitude overshoot analyser
SU547703A1 (en) Digital pulse frequency difference meter
SU886299A1 (en) Device for converting input binary signals
SU1008894A1 (en) Pulse shaper
SU815653A1 (en) Pulse generator
SU1057894A1 (en) Logic probe
SU1160600A1 (en) Device for testing electromagnetic switching elements
SU1264135A1 (en) Two-channel pulse-position converter
SU1088143A2 (en) Device for detecting errors of bipolar signal
SU884105A1 (en) Time interval converter
SU1472819A1 (en) Device for acoustic emission monitoring
SU830463A1 (en) Phase-to-time interval converter
SU1180822A1 (en) Device for erasure testing of equipment
SU746525A1 (en) Device for testing magnetic matrix change-over switches
SU540413A1 (en) The device is a temporary switching asynchronous pulse signals
SU1706028A1 (en) Frequency selector
SU1617392A1 (en) Apparatus for detecting signals
SU1691794A1 (en) Instrument for visual check of the logical signals
SU598100A1 (en) Indication arrangement