Изобретение относитс к аналоговой вычислительной технике и может быть использовано дл автоматизации контрол режимов трехфазных электрических цепей. Известно вычислительное устройство , содержащее операционный усилитель , вход которого подсоединен к выходу, а через цепи, обеспечивающие фильтрацию симметричных составл ющих , к выходам задатчиков фазных величин, выход операционного усилите л подсоединен к исполнительному блоку СП. Недостатками этого устройства вл ютс сложность настройки и низка точность вычислени , так как в фильт ре симметричных составл ющих этого устройства необходимо точное выполнение соотношений между конденсатора ми, что в практических услови х требует больших трудовых затрат на настройку, котора всегда заканчиваетс с погрешностью. Наиболее близким к изобретению по технической сущности вл етс устройство, содержащее операционный усилитель, первый и второй формирова тели разности фазных величин, три резистора и исполнительный блок, причем инвертирующий вход операционного усилител через третий резистор подсоединен с своему выходу, а через первый и второй резисторы к выходам фазоповоротных блоков, входы которых подсоединены к первому и второму формировател м разности фазных величин С 21. Недостатком известного устройства вл етс сложность настройки и низка точность из-за одновременного изменени фазовых и амплитудных соотношений при регулировке параметров элементов схемы. Цель изобретени - повышение точности устройства. Поставленна цель достигаетс тем, что в устройство, содержащее первый блок вычислени разности двух фаз,, выполненный в виде первого дифференциального усилител , неинвертирующий вход которого вл етс входом задани первой фазы синусоидального сигнала устройства, вход задани второй фазы синусоидального сигнада которого подключен к инвертирующему входу первого дифференциального усилител и к неинвертирующему входу второго блока вычислени разности двух фаз, выполненного в виде второго дифференциального усилител , выход которого соединен с первым входом сумматора, выход которого подключен к инвертирующему входу третьего дифференциального усилител , выход которого соединен с входом блокарегистрации , три масштабных резистора , два разделительных конденсатора .и накопительный конденсатор, вход задани третьей фазы синусоидального сигнала устройства подключен к инвертирующему входу второго, дифференциального усилител , введены повторитель и масштабный усилитель, выход которого соединен с вторым входом сумматора, с первым выводом первого масштабного резистора и первым выводом первого разделительного конденсатора , второй вывод которого подключен к первому выводу второго масштабного резистора и первому выводу второго, разделительного конденсатора , второй вывод которого соединен с }1еинвертирую11щм входом третьего дифференциального усилител , с первым выводом третьего масштабного резистора и с неинвертирующим входом повторител , выход которого подключен к инвертирующему входу этого повторител и второму выводу второго масштабного резистора, второй вывод первого масштабного резистора соединен с вторым выводом третьего масштабного резистора и первым выводом накопительного конденсатора, второй вывод которого соединен -с шиной нулевого потенциала, выход первого дифференциального усилител подключен к входу масштабного усилител . На чертеже изображено предлагаемое устройство. Устройство содержит блоки вычислени разности двух фаз, выполненных виде дифференциальных усилителей 1 и 2, масштабный усилитель 3, суматор 4, дифференциальный усилитель 5, асштабные резисторы 6-8, разделительные конденсаторы 9 и 10, накопительный конденсатор 11, повторитель 12, блок 13 регистрации. Кроме того, приедены обозначени узлов 14-19 устойства . Устройство работает следующим обазом . Исходными уравнени ми, определ щими работу устройства, вл ютс уравнени токов,, составленные соот ветственно дл узлов 14-19 схемы U;|q(,8{p)., .W«(pVUi,(p)lpC,tU.,(p)-U«(p)B-VtU(p)-U«(pn (pVUtt(p)(p)pCiivcujpVu,;(, UB(p)R-Mf)K-Ufl(p),,(p),,(p). (U(pVU«(p)pC,,tUn(rt-U(f) R-, где R. - величины соответствующи резисторов, a U,,-, U, , U, , 0,, U I). напр жени в соответств tg -14 . щих узлах схемы. Реша эту сис.тему, предваритель обозначив . iUl5(p)lk(P). М ичсСрУ, U,e(p) Uf (р) . принима услови ЯЧ . в::.м. где С|,. К: И Г . а k пост ный вещественный коэффициент, пол чим зависимость выходного напр же ни устройства от входных UAftCt) Ufec(p) bj njri P c g r4RCo c.r.c. g « f ip«-c -Cic.c,B-c, -Ue,(p)|. Анализ приведенного выражени позвол ет отметить, что изменением соотношени пассивных элементов можно мен ть фазовые соотношени между ) Leii независимо от амплитудных. При прин тых услови х, предварительно задавшись параметрами конденсаторов, рассчитываютс значени резисторов R . Задавишсь амплитудными и фазовыми соотношени ми, которые на фиксированной частоте реализуют одно из выражений Up-Uee-e %ft 3U2 , . iuf Uec-e OAB.U , получим на выходе дифференциального усилител 5 напр жение, пропорциональное симметрично-составл ющей обратной СЪи,) или пр мой (зО) по следовательностей. Сигнал с выхода. дифференциального- усилител 5 поступает на блок 13 регистрации. Использование новых блоков масш1абного усилител 3 и повторител 12 напр жени -позвол ет упростить настройку и повысить точность вычислени . Предлагаемое устройство дл вычислени симметричных составл ющих обратной (пр мой) последовательности трехфазных цепей реализуетс на интегральных схемах К140УД8 и испытываетс в лабораторных услови х. Испытани показывают, что за счет независимой настройки фазовых и амплитудных соотношений преобразуемых величин упрощаетс настройка и повышаетс точность фильтра симметричных составл ющих.The invention relates to analog computing and can be used to automate the monitoring of three-phase electrical circuit modes. A computing device is known that contains an operational amplifier, whose input is connected to the output, and through the circuits that provide filtering of symmetrical components to the outputs of the phase variable setters, the output of the operational amplifiers is connected to the execution unit SP. The disadvantages of this device are the complexity of adjustment and low computational accuracy, since in the filter-symmetrical components of this device it is necessary to accurately perform the ratios between the capacitors, which, under practical conditions, requires large labor costs for tuning, which always ends with an error. The closest to the invention to the technical essence is a device containing an operational amplifier, the first and second phase difference value generators, three resistors and an execution unit, the inverting input of the operational amplifier being connected through its third resistor to its output, and through the first and second resistors to the outputs of phase-shifting units, the inputs of which are connected to the first and second phase former C 21. The disadvantage of the known device is the complexity of the adjustment and low t chnost due to simultaneous changes of phase and amplitude ratios when adjusting parameters of the circuit elements. The purpose of the invention is to improve the accuracy of the device. The goal is achieved in that the device containing the first unit for calculating the difference of two phases, made in the form of a first differential amplifier, the non-inverting input of which is the input of setting the first phase of a sinusoidal signal of the device, the setting input of the second phase of a sinusoidal signal of which is connected to the inverting input of the first the differential amplifier and the non-inverting input of the second unit calculating the difference of two phases, made in the form of the second differential amplifier, the output of which It is connected to the first input of the adder, the output of which is connected to the inverting input of the third differential amplifier, the output of which is connected to the input of the registration unit, three large-scale resistors, two coupling capacitors, and a storage capacitor, the input signal of the third phase of the sinusoidal signal of the device is connected to the inverting input of the second, differential amplifier, a repeater and a scale amplifier, the output of which is connected to the second input of the adder, are entered with the first output of the first scale re the source and the first output of the first coupling capacitor, the second output of which is connected to the first output of the second large-scale resistor and the first output of the second separation capacitor, the second output of which is connected to an invertor input of the third differential amplifier, the first output of the third large-scale resistor and a non-inverting input of a repeater, the output of which is connected to the inverting input of this repeater and the second output of the second large-scale resistor, the second output of the first large-scale cut Stora coupled to a second terminal of the third scaling resistor and the first terminal of the storage capacitor, the second terminal of which is connected to zero potential -c bus, an output of first differential amplifier is connected to the input of scaling amplifier. The drawing shows the proposed device. The device contains units for calculating the difference of two phases, made in the form of differential amplifiers 1 and 2, large-scale amplifier 3, adder 4, differential amplifier 5, scaling resistors 6-8, separation capacitors 9 and 10, storage capacitor 11, repeater 12, registration unit 13. In addition, the designations of nodes 14-19 of the device are annotated. The device works as follows. The initial equations determining the operation of the device are the equations of currents, compiled respectively for the nodes 14-19 of the U circuit; | q (, 8 {p)., .W "(pVUi, (p) lpC, tU., (p) -U "(p) B-VtU (p) -U" (pn (pVUtt (p) (p) pCiivcujpVu,; (, UB (p) R-Mf) K-Ufl (p) ,, ( p) ,, (p). (U (pVU «(p) pC ,, tUn (rt-U (f) R-, where R. - the values of the corresponding resistors, a U ,, -, U,, U,, 0 ,, UI). The voltages in the corresponding tg -14. Of the nodes of the circuit. Solve this system by designating the notation iUl5 (p) lk (P). M sssrU, U, e (p) Uf (p). accepting the conditions YAC. in. :: m. where C |,. K: I and G. a k is a fixed real coefficient, we obtain the dependence of the output voltage of the device on the input UAftCt) Ufec (p) b j njri P cg r4RCo crc g "f ip" -c -Cic.c, Bc, -Ue, (p) |. The analysis of the above expression makes it possible to note that by changing the ratio of passive elements it is possible to change the phase relations between) Leii regardless of amplitude conditions. Under the accepted conditions, previously specified by the parameters of the capacitors, the values of the resistors R are calculated. Give yourself the amplitude and phase relations, which at a fixed frequency implement one of the expressions Up-Uee-e% ft 3U2,. iuf Uec-e OAB.U, we obtain at the output of the differential amplifier 5 a voltage proportional to the symmetrical component of the reverse voltage, or direct (30) sequence. Signal from the output. differential amplifier 5 enters the registration unit 13. The use of the new units of the scale amplifier 3 and the voltage follower 12 allows one to simplify the tuning and increase the accuracy of the calculation. The proposed device for calculating the symmetrical components of the reverse (direct) sequence of three-phase circuits is implemented on K140UD8 integrated circuits and is tested in laboratory conditions. Tests show that, by independently adjusting the phase and amplitude ratios of the converted quantities, the setup is simplified and the symmetrical component filter increases in accuracy.