SU1092724A1 - Pulse distributor - Google Patents

Pulse distributor Download PDF

Info

Publication number
SU1092724A1
SU1092724A1 SU823514654A SU3514654A SU1092724A1 SU 1092724 A1 SU1092724 A1 SU 1092724A1 SU 823514654 A SU823514654 A SU 823514654A SU 3514654 A SU3514654 A SU 3514654A SU 1092724 A1 SU1092724 A1 SU 1092724A1
Authority
SU
USSR - Soviet Union
Prior art keywords
capacitor
thyristor
diode
cathode
resistor
Prior art date
Application number
SU823514654A
Other languages
Russian (ru)
Inventor
Леонид Петрович Дмитренко
Original Assignee
Dmitrenko Leonid P
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dmitrenko Leonid P filed Critical Dmitrenko Leonid P
Priority to SU823514654A priority Critical patent/SU1092724A1/en
Application granted granted Critical
Publication of SU1092724A1 publication Critical patent/SU1092724A1/en

Links

Abstract

РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ, содержащий первый конденсатор, первый диод, первый, второй и третий резисторы , а в каждом канапе тиристор, нагрузку, второй, третий и четвертый конденсаторы, второй диод, четвертый и п тый резисторы, причем нагрузка включена между катодом тиристора и общей пшной, анод и управл к ций электрод тиристора соединены с катодом второго диода через четвертый резистор и второй конденсатор соответственно, третий конденсатор включен в катодную цепь тиристора, анод второго диода через четвертый конденсатор соединен с тактовой шиной и через п тый резистор подключен к катоду тиристора предащущего канала, первые вывода первого и второго резисторов соединены с анодами всех тиристоров, а первый конденсатор включен между управл ющим электродом тиристора первого канала и точкой соединени  катода первого диода с первым выводом третьего резистора , отличающийс  тем, что, с целью упрощени , он содержит п тый конденсатор, включенный между тактовой шиной и точкой соединени  анода первого диода с вторым выводом первого резистора, а вторые выводы второго и третьего резисторов соединены с питающей шиной.PULSE DISTRIBUTOR, containing the first capacitor, the first diode, the first, second and third resistors, and in each canape a thyristor, load, second, third and fourth capacitors, second diode, fourth and fifth resistors, with the load connected between the thyristor cathode and common ground , the anode and controllers of the thyristor electrode are connected to the cathode of the second diode through the fourth resistor and the second capacitor, respectively, the third capacitor is connected to the cathode circuit of the thyristor, the anode of the second diode is connected through the fourth capacitor The clock bus and through the fifth resistor are connected to the cathode of the pre-channel thyristor, the first terminals of the first and second resistors are connected to the anodes of all thyristors, and the first capacitor is connected between the control electrode of the first channel thyristor and the connection point of the cathode of the first diode to the first terminal of the third resistor, characterized in that, for the sake of simplicity, it contains a fifth capacitor connected between the clock bus and the connection point of the anode of the first diode with the second terminal of the first resistor, and the second terminals of the second and a third resistor connected to the supply bus.

Description

Изобретение относитс  к области импульсной техники и предназначено дл  распределени , счета и запоминани  импульсов тока. Известен распределитель импульсов содержащий тиристоры с анодной нагрузкой коммутирующие конденсаторы, диоды, подключенные к шине источника управлени , резисторы, соедин ющие а ды тиристоров через конденсаторы с управл ющими электродами тиристоров, и источник питани  СП . Недостатком этого устройства  вл  етс  невозможность подключени  его выходов к общей шине источника питани . Наиболее близким техническим реше нием к изобретению  вл етс  распреде литель импульсов, содержащий первый конденсатор, первый диод, первый, второй и третий резисторы, и в каждо канале тиристор, нагрузку, второй, третий и четвертый конденсаторы, вто рой диод, четвертый и п тый резисторы , причем нагрузка включена между катодом тиристора и общей шиной, ано и управл ющий электрод тиристора соединен с катодом второго диода через четвертый резистор и второй конденса тор соответственно, третий конденсатор включен в катодную цепь тиристора , анод второго диода через четве тый конденсатор соединен с тактовой шиной и через п тый резистор подключен к катоду тиристора предыдущего канала, первые вывода первого и второго резисторов соединены с анодами всех тиристоров, а первый конденсатор включен между управл ющим электродом тиристора первого канала и точкой соединени  катода первого дио да с первым выводом третьего резистора- С 21 , Недостатком этого распределител   вл етс  сложность, обусловленна  тем, что в каждый канал дополнительно введены третий и четвертый диоды. Цель изобретени  упрощение распределит ел . Цель достигаетс  тем, что распределитель импульсов, содержащий первый конденсатор, первый диод, первый второй и третий резисторы, а в каждом канале тиристор, нагрузку, второ третий и четвертый конденсаторы, второй диод, четвертый и п тый реэис торы, причем нагрузка включена между катодом тиристора и общей шиной, анод и управл ю 1(ий электрод тиристора соединены с катодом второго диода через четвертый резистор и второй конденсатор соответственно, третий конденсатор включен в катодную цепь тиристора, анод второго диода через четвертый конденсатор соединей с тактовой шиной и через п тый резистор подключен к катоду тиристора предыдущего канала, первые выводы первого и второго резисторов соединены с анодами всех тиристоров, а первый конденсатор включен между управл ющим электродом тиристора первого канала и точкой соединени  катода первого диода с первым выводом третьего резистора, содержит п тый конденсатор , вютюченный между тактовой пшной и точкой соединени  анода первого диода с вторым выводом первого резистора, а вторые выводы второго и третьего резисторов соединены с питающей щиной. На чертеже представлена принципиальна  электрическа  схема устройства дп  трех выходных каналов, Распределитель импульсов содержит первый конденсатор 1, первый диод 2, первый, второй и третий резисторы 3-5, а в каждом канале тиристор 6, нагрузку 7, второй, третий и четвертый конденсаторы 8-10, второй диод 11, четвертый и п тый резисторы 12,13, Нагрузка 7 включена между катодом тиристора 6 и общей шиной 14. Анод и управл ющий электрод тиристора 6 соединены с катодом диода 11 через резистор 12 и конденсатор 8 соответственно . Конденсатор 9 включен в катодную цепь тиристора 6 (параллельно нагрузке 7 или, как показано пунктиром , между катодами тиристоров смежных каналов/, Анод диода 11 через конденсатор 10 соединен с тактовой шиной 15 и через резистор 13 подклю чен к катоду тиристора 1 предыдущего канала. Первые выводы резисторов 3 и 4 соединены с анодами всех тиристоров 6, а конденсатор I включен между управл клцим электродом тиристора 6 первого канала и точкой соединени  катода диода 2 с первым выводом резистора 5. П тый конденсатор 16 включен между тактовой шиной 15 и точкой соединени  анода диода 2 с вторым выводом резистора 3, а вторые выводы резисторов 4 и 5 соединены с питающей шиной 17. Распределитель импульсов работает следук цим образом. При подаче питающего напр жени  на шины 17,14 тиристоры 6 заперты и падение напр жени  на нагрузках 7 практически равно нулю. Поэтому конденсаторы 10 разр жены , а конденсаторы I, 8,16 зар жаютс  через резисторы 5, 12,3 до питающего напр жени . 11 заперты напр жением на конденсаторах 8. Так как напр жени  на конденсаторах 1 и 16 равшл и направлёш встречно друг другу, то первый тактовый импульс, поступающий на шину 15 пройдет через конденсатор 16, даод 2, конденсатор 1, переход управл ющий электрод-катод тиристора первого канала , вызыва  отпирание тиристора и возбуждение нагрузки 7 лишь первого канала . Через внутреннее сопротивлеше источника тактовых импульсов и тор 13 первого канала зар дитс  до напр жени  на нагрузке 7 конденсатора 10 второго канала.. Одновременно на резисторе 4 возникает падение напр же{01  за счет тока возбужденной нагрузки 7,причем это напр жение преклаает амплитуду тактового импульса. После включени  любого из тиристоров 6 конденсатор 16 будет на падени  напр жени  на резисторе 4 нар жен меньше, чем конденсатор 1, поэтому дп  тактовых импульсов, следующих за первым, диод 2 заперт, и тактовые импульсы в цепь управле1ш  тиристора 6 первого канала не прохо д т. Когда на шину 15 поступает второй тактовый импульс, его напр жение сумтдаруетс  с напр жением на предварительно зар женном конденсаторе 10 второго канала и указанна  сумма превышает напр жение зар да конденсатора 8 второго канала В результате о«гкроютс  диод 11 и тиристор 6 второго канала. За счет коммутирующих конденсаторов 9 и резистора 4 запираетс  тиристор 6 первого канала. До напр жени  на нагрузке 7 зар жаетс  конденсатор 10 третьего канала. Поэтому третий тактовый импульс вызовет отпирание тиристора 6 третьего канала и выключение (с помощью конденсаторов 9 и общеанодного резистора 4) тиристора 6 второго канала. Поскольку конденсатор 1 зар жен через резистор 5 до более высокого потенциала , чем конденсатор 16 через резистор 3, то диод 2 заперт и тиристор б первого канала больше не отпираетс  по цепи диода 2, Следухш9 й, четверг тый тактовый импульс, снова отпирает тиристор 6 первого канала и отключает шриетор 6 третьего канала, так как в цепь управлени  тиристора 6 первого канала пройдет импульс через зар женный конденсатор 10, диод 11 и конденсатор 8, св зывакщие послед- . НИИ канал с першлм. В предпоженном распределетеле анодиь резистор 4  вл етс  одновременно элементом узла запуска распределител  первым тактовым импульсом. Подкдшчение коммутирующих конденсаторов 9 п аллельно нагрузке 7 обеспечивает протекание через переход управл ющий электрод-катод тиристора импульсов тока управлени  без ограничени  амплитуды сопротивлением нагрузки и тем самым осуществл ет надежное отпирание тиристора при незначительной активной или индуктивной нагрузке без шунтировани  ее дополнительными резисторами или конденсаторами . Сопротивлеии  резисторов 3,5,12 устанавливаютс  такими, чтобы под действием питающего напр жени  тиристоры 6 не открывались, Технико-экЬномический эффект обусловлен уменьшение числа элементов (диода )в каждом канале, что обеспечивает упрощение распределени  импульсов .The invention relates to the field of pulsed technology and is intended for the distribution, counting and storage of current pulses. A pulse distributor containing thyristors with an anode load, switching capacitors, diodes connected to a control source bus, resistors connecting thyristor circuits through capacitors to thyristor control electrodes, and a power supply unit SP are known. A disadvantage of this device is the impossibility of connecting its outputs to a common power supply bus. The closest technical solution to the invention is a pulse distributor containing the first capacitor, the first diode, the first, second and third resistors, and in each channel the thyristor, the load, the second, third and fourth capacitors, the second diode, the fourth and fifth resistors, with the load connected between the thyristor cathode and the common bus, the ano and the control electrode of the thyristor are connected to the cathode of the second diode through the fourth resistor and the second capacitor, respectively, the third capacitor is connected to the cathode circuit of the thyristor, and The second diode is connected via a fourth capacitor to the clock bus and through the fifth resistor is connected to the cathode of the previous channel, the first terminals of the first and second resistors are connected to the anodes of all thyristors, and the first capacitor is connected between the control electrode of the first channel and the connection point of the cathode The first diode with the first output of the third resistor C 21. The disadvantage of this distributor is the difficulty due to the fact that the third and fourth diodes are additionally inserted into each channel. The purpose of the invention is to simplify the distribution. The goal is achieved by the fact that the pulse distributor contains the first capacitor, the first diode, the first second and third resistors, and in each channel a thyristor, a load, the second third and fourth capacitors, the second diode, the fourth and fifth resistors, and the load is connected between the cathode thyristor and common bus, anode and control 1 (the thyristor electrode is connected to the cathode of the second diode through the fourth resistor and the second capacitor, respectively, the third capacitor is connected to the cathode circuit of the thyristor, the anode of the second diode through the fourth co The clock bus capacitor and through the fifth resistor are connected to the thyristor cathode of the previous channel, the first terminals of the first and second resistors are connected to the anodes of all thyristors, and the first capacitor is connected between the control electrode of the first channel thyristor and the connection point of the third diode resistor, contains a fifth capacitor, wired between the clock speed and the connection point of the anode of the first diode with the second output of the first resistor, and the second terminals of the second and third resistors Inens with feeding wedges. The drawing shows a circuit diagram of the device dp three output channels, the pulse distributor contains the first capacitor 1, the first diode 2, the first, second and third resistors 3-5, and in each channel the thyristor 6, the load 7, the second, third and fourth capacitors 8 -10, the second diode 11, the fourth and fifth resistors 12.13, the load 7 is connected between the cathode of the thyristor 6 and the common bus 14. The anode and the control electrode of the thyristor 6 are connected to the cathode of the diode 11 through a resistor 12 and a capacitor 8, respectively. The capacitor 9 is connected to the cathode circuit of the thyristor 6 (parallel to the load 7 or, as shown by the dotted line, between the cathodes of the thyristors of adjacent channels /, the anode of the diode 11 is connected to the clock bus 15 via a capacitor 10 and connected to the cathode of the thyristor 1 of the previous channel. First the leads of resistors 3 and 4 are connected to the anodes of all thyristors 6, and the capacitor I is connected between the control electrode of the thyristor 6 of the first channel and the connection point of the cathode of diode 2 with the first output of the resistor 5. The fifth capacitor 16 is connected between the clock bus 15 and the point of connection of the anode of diode 2 with the second output of resistor 3, and the second terminals of resistors 4 and 5 are connected to the supply bus 17. The pulse distributor works as follows: When the supply voltage is applied to the bus 17.14, the thyristors 6 are locked and the voltage drop across the loads 7 is almost zero. Therefore, capacitors 10 are discharged and capacitors I, 8.16 are charged through resistors 5, 12.3 to the supply voltage. 11 are locked by voltage on capacitors 8. Since the voltage on capacitors 1 and 16 is equal and sent back to each other, first a clock pulse arriving at bus 15 will pass through capacitor 16, daod 2, capacitor 1, the control electrode-cathode junction of the first channel thyristor, causing the thyristor to unlock and excite load 7 only of the first channel. Through the internal resistance of the clock source and the torus 13 of the first channel is charged to the voltage of the load 7 of the capacitor 10 of the second channel. At the same time a voltage drop occurs on the resistor 4 {01 due to the current of the excited load 7, and this voltage distributes the amplitude of the clock pulse . After switching on any of the thyristors 6, the capacitor 16 will drop on the voltage across the resistor 4 less than the capacitor 1, therefore dp clock pulses following the first, diode 2 is locked, and the clock pulses in the first channel control circuit 6 do not pass When the second clock pulse arrives on the bus 15, its voltage is combined with the voltage on the precharged capacitor 10 of the second channel and the indicated amount exceeds the charge voltage of the capacitor 8 of the second channel. As a result, diode 11 and tyr second channel 6 Torr. Due to the switching capacitors 9 and resistor 4, the thyristor 6 of the first channel is locked. Prior to the voltage on the load 7, the capacitor 10 of the third channel is charged. Therefore, the third clock pulse will cause the thyristor 6 of the third channel to be unlocked and the thyristor 6 of the second channel (using capacitors 9 and an anode resistor 4) off. Since capacitor 1 is charged through resistor 5 to a higher potential than capacitor 16 through resistor 3, diode 2 is locked and the thyristor b of the first channel is no longer unlocked along diode 2 circuit. The next, fourth clock pulse, unlocks the thyristor 6 of the first one the third channel shrietor 6 turns off, as a pulse through the charged capacitor 10, diode 11 and capacitor 8, which connect the last channel, will pass into the control circuit of the thyristor 6 of the first channel. SRI channel with pershlm. In the pre-set anode distributor, the resistor 4 is at the same time an element of the distributor triggering unit as the first clock pulse. Connecting the switching capacitors 9 to the load 7 allows the thyristor control current to flow through the junction control electrode-cathode without limiting the amplitude to the load resistance and thus reliably unlocks the thyristor with little active or inductive load without shunting it with additional resistors or capacitors. The resistances of the resistors 3, 5, 12 are set such that, under the action of the supply voltage, the thyristors 6 do not open, the techno-economic effect is caused by a decrease in the number of elements (diode) in each channel, which simplifies the distribution of pulses.

II

irs ft/ . аУТ A Ifiirs ft /. OUT A Ifi

ЙTh

0 40 4

Claims (1)

РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ, содержащий первый конденсатор, первый диод, первый, второй и третий резисторы, а в каждом канале тиристор, нагрузку, второй, третий и четвертый конденсаторы, второй диод, четвертый и пятый резисторы, причем нагрузка включена между катодом тиристора и общей пшной, анод и управляющий электрод тиристора соединены с катодом второго диода через четвертый резистор и второй конденсатор соответственно, третий конденсатор включен в катодную цепь тиристора, анод второго диода через четвертый конденсатор соединен с тактовой шиной и через пятый ре зистор подключен к катоду тиристора предадущего канала, первые вывода первого и второго резисторов соединены с анодами всех тиристоров, а первый конденсатор включен между управляющим электродом тиристора первого канала и точкой соединения катода первого диода с первым выводом третьего резистора, отличающийся тем, что, с целью упрощения, он содержит пятый конденсатор, включенный между тактовой шиной и точкой соединения анода первого диода с вторым выводом первого резистора, а вторые выводы второго и третьего резисторов соединены с питающей шиной.A PULSE DISTRIBUTOR containing a first capacitor, a first diode, first, second and third resistors, and in each channel a thyristor, a load, a second, third and fourth capacitors, a second diode, a fourth and fifth resistors, the load being connected between the thyristor cathode and the common field, the anode and the control electrode of the thyristor are connected to the cathode of the second diode through the fourth resistor and the second capacitor, respectively, the third capacitor is connected to the cathode circuit of the thyristor, the anode of the second diode is connected to the clock through the fourth capacitor the fifth bus and through the fifth resistor is connected to the cathode of the thyristor of the feed channel, the first terminals of the first and second resistors are connected to the anodes of all thyristors, and the first capacitor is connected between the control electrode of the thyristor of the first channel and the connection point of the cathode of the first diode with the first terminal of the third resistor, characterized in that, in order to simplify, it contains a fifth capacitor connected between the clock bus and the connection point of the anode of the first diode with the second output of the first resistor, and the second conclusions of the second and third the resistors are connected to the supply bus. м som so
SU823514654A 1982-11-24 1982-11-24 Pulse distributor SU1092724A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823514654A SU1092724A1 (en) 1982-11-24 1982-11-24 Pulse distributor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823514654A SU1092724A1 (en) 1982-11-24 1982-11-24 Pulse distributor

Publications (1)

Publication Number Publication Date
SU1092724A1 true SU1092724A1 (en) 1984-05-15

Family

ID=21036778

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823514654A SU1092724A1 (en) 1982-11-24 1982-11-24 Pulse distributor

Country Status (1)

Country Link
SU (1) SU1092724A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
I.Авторское свидетельство СССР 758521, кл. Н 03 К 17/62, 1978.. 2. Авторское свидетельство СССР № 780200, кл. Н 03 К 17/62, 1978 (прототип ). *

Similar Documents

Publication Publication Date Title
GB989325A (en) Series connected controlled rectifiers
SU1092724A1 (en) Pulse distributor
US3665222A (en) Short duration high current pulse generator
SU725233A1 (en) Pulse apparatus
US4066940A (en) Electrical control apparatus
US4041417A (en) Low duty cycle pulse generator using two thyristors
SU365045A1 (en) ALL SIZE
SU532175A1 (en) Pulse shaping device
US3218477A (en) Triggering arrangement for multivibrators
SU1083306A1 (en) Device for providing uniform current distribution under parallel switching of transistors operating in pulse mode with saturation
SU395939A1 (en) DEVICE FOR LAUNCHING OF PARALLELALLY INCLUDED SPARK DISCRIPTS
SU997121A1 (en) Timber
SU907719A1 (en) Thyristor control device
SU661713A1 (en) Inverter control device
SU388367A1 (en) TRIGGER WITH COUNTABLE INPUT
SU1698942A1 (en) Device for control over high-voltage thyristor turn-off rectifier
SU1198688A1 (en) Device for controlling thyristors
SU394943A1 (en) RING COUNTER PULSES
SU558386A1 (en) Pulse shaper
GB1260967A (en) Improvements in or relating to triggerable pulse generators
SU383214A1 (en) Ferroresonance DECAD DISTRIBUTOR
SU479254A1 (en) Pulse distributor
RU2006954C1 (en) Signal detector
SU790277A1 (en) Pulse modulator
SU645265A1 (en) Switching apparatus