SU1084994A2 - Устройство дл подавлени паразитной фазовой модул ции - Google Patents

Устройство дл подавлени паразитной фазовой модул ции Download PDF

Info

Publication number
SU1084994A2
SU1084994A2 SU823396384A SU3396384A SU1084994A2 SU 1084994 A2 SU1084994 A2 SU 1084994A2 SU 823396384 A SU823396384 A SU 823396384A SU 3396384 A SU3396384 A SU 3396384A SU 1084994 A2 SU1084994 A2 SU 1084994A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
outputs
output
inputs
starting
Prior art date
Application number
SU823396384A
Other languages
English (en)
Inventor
Павел Александрович Попов
Владимир Викторович Ромашов
Original Assignee
Муромский филиал Владимирского политехнического института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Муромский филиал Владимирского политехнического института filed Critical Муромский филиал Владимирского политехнического института
Priority to SU823396384A priority Critical patent/SU1084994A2/ru
Application granted granted Critical
Publication of SU1084994A2 publication Critical patent/SU1084994A2/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ПОДАВЛЕНИЯ ПАРАЗИТНОЙ ФАЗОВОЙ МОДУЛЯЦИИ по авт.св. 674223, отличающеес  тем, что, с целью увеличени  подавлени  паразитной фазовой модул ции , выход фазового дискриминатора соединен с управл ющим входом первого управл емого усилител  и входом второго фазовращател  через введенный формирователь управл ющих сигналов , при этом формирователь управл ющих сигнёшов содержит N аналоговых перемножителей, выход каждого из которых соединен с входом соответствующего из N делителей напр жени  (N - целое число, на единицу меньшее номера последней боковой составл ющей спектра входного сигнала , подлежащей подавлению), первые входы всех аналоговых перемножителей и второй вход первого аналогового перемножител  соединены между собой и точка их соединени   вл етс  входом формировател  управл ющих сигналов , выход каждого, начина  с первого аналогового перемножител  соединен с вторым входом последующего аналогового перемножител , входы первого аналогового перемножител  и выходы каждого второго нечетного делител  напр жени , начина  с первого, непосредственно , а выходы остальных нечетных делителей напр жени  через соответствующие инверторы соединены с соответствующими входами второго и третьего сумматоров, выходы каждого второго четного делител  напр жени , § начина  с четвертого, непосредственно , а выходы остальных четных делителей напр жени  через соответствующие инверторы подключены к соответствующим входам второго сумматора, выходы каждого второго четного делител  на- 2 пр жени , начина  с второго, непосредственно , а выходы остальных четных делителей напр жени , через соответствующие инверторы подключены к соответствуквдим входам третьего сумматора , при этом выходы второго и третьего сумматоров  вл ютс  соответственно выходами сигнала управлени  первым управл емым усилителем и вход ного сигнала второго фазовращател .

Description

Изобретение относитс  к-радиотехнике ,и может использоватьс  дл  подавлени  паразитной фазовой модул 1ции-(ПФМ) в приемопередающих и измерительных приборах. По основному авт. св. .№ 674223 известно устройство дл  подавлени  , содержащее последовательно сое диненные первый усилитель, первый ф зовращатель и сумматор, в котором первый усилитель выполнен управл емым , а в устройство введены последо вательно соединенные фазовый дискри минатор и второй фазовращатель, а также второй управл емый усилитель, при этом выход фазового дискриминатора соединен с управл ющим входом первого управл емого усилител , выход второго фазовращател  - с управ л ющим -входом второго управл емого усилител , а сигнальные входы перво го и второго управл емых усилителей и фазового дискриминатора объ.единены tH.. / в первом управл емом усилителе, коэффициент передачи в зависимости от напр жени  сигнала в цепи управлени  определ етс  выргокением k(U| co3U+ sinU , а во втором управл емом усилителе с учетом второго фазовращател  на Л ( Реализовать эти законы с необходи мой точностью и стабильностью,при по мощи синтеза характеристики нелинейного элемента на высоких частотах сложно, поэтому остаточньй уровень на выходе устройства остаетс , достаточно высоким. Цель изобретени  - увеличение подавлени  ПФМ. Поставленна  цель достигаетс  тем,, что в устройстве дл  подавлени  ПФМ, содержащем последовательно соединенные первый усилитель, первый фазовращатель и сумматор, в. котором первый усилитель выполнен управлг емы а в устройство введены последователь но соединенные фазовый дискриминатор и второй фазоврсйцатель, а также втор управл емый усилитель, при э.том выход фазового дискриминатора соединен с управл ющим входом первого управл емого усилител , выход второго фазовращател  - с управл ющим входом второго управл емого усилител , а сигнальные входы первого и второго управл емых усилителей и фазового дискри(«инатрра объединены, выход фазового дискриминатора соединен с управл ющим входом первого управл емого усилител  и входом второго фазовращател  через введенный формирователь управл к цих сигигшов, при этом формирователь управл ющих сигналов содержит N аналоговых перемножителей , выход каждого из которых соединен с входом соответствующего из N делителей напр жени  (где N -. целое число, на единицу меньшее номера последней боковой составл ющей спектра входного сигнала, подлежащей подавлению), первые входы всех аналоговых перемножителей и второй вход первого аналогового перемножител  соединены между собой и точка их соединени   вл етс  входом формировател  управл ющих сигналов, выход каждого, начина  с первого, аналогового перемножител  соединен с вторым входом последующего аналогового перемножител , входы первого аналовогр перемножлтел  и выходы каждого второго .нечетного делител  напр жени , начина  с первого, непосредственно , а выходы остальных нечет ных делителей напр жени  через соответствующие инверторы соединены с соответ ствующими входами второго и третьего сумматоров,.выходы каждого второго четного делител  напр жени , начина  с четвертого, непосредственно , а выходы остсшьных, четных делителей напр жени  соответствующие инверторы подключены к соответствующим входам второго сумматора, выходы каждого второго четного делител  напр жени , начина  с второго, непосредственно, а вьисодщ остальных четных делителей напр жени  через соответствующие инверторы подключены к соответствующим входам третьего сумматора, при этом выходы второго и третьего сулвиаторов  вл ютс  соответственно выходами сигнала управлени  первым управл емым усилителем и входного сигнала второго фазовращател . . На чертеже представлена структурна  электрическа  .схема предлагаемого /стройства дл  подавлени  ПФМ. Устройство дл  подавлени  ПФМ содержит первый управл емый усилитель 1, второй управл елий усилитель 2, первый фазовращатель 3, фазовый дискриминатор 4, второй фазовращатель 5, N аналоговых перемножйтелей. б ., - 6, N делителей напр жени  7 - 7, инверторы 8, первый 9, втог рой 10 и третий 11 сумматоры, Устройство дл  подавлени  ПФМ работает следующим образом. В устройстве дл  подавлени  ПФИ формирование .законов изменени  коэффициентов усилени  управл емых уси-. лителей 1 и 2 переноситс  в низкочастотную цепь управлени , где возможна его более точна  аппроксимаци . Выражени  (1) и (2) раскладываютс  в степенные р ды 1-.,()
2(. ,
(4)
где
-1х(|.а-1
.
управл ющие напр жени  дл  управл екых усилителей 1 и 2. При этом .управл емые усилители 1 и 2 имеют . линейные Jpeгyлиpoвoчныe характеристики ., реализовать которые с необходимой точностью и стабильностью гораздо проще, чем их характеристики в соответствии с выражени ми (1 I и (2J, что в конечном итоге приводит к более глубокому/ подавлению ПФМ. Входной сигнал с ПФМ поступает на сигнальные входы первого 1 и второго 2 управл емых усилителей и на вход фазового дискриминатора 4, в качестве которого может использоватьс  частотный детектор с .интегрирую- -щей цепью. На выходе фазового дискриминатора 4 формируетс  напр жение с амплитудой, измен ющейс  .в соответствии с законом ПФМ входного сигнала .
Это напр жение поступает на аналоговые перемножители 6 ц делители напр жени  7 - 7 и на входы второго и третьего сумматоров непосредственно или через инверторы 8 в соответствии с выражени ми (5) и (6).
На выходе второго 10 и третьего 1 сумматоров получаютс  управл ющие сигналы соответственно дл  первого управл емого, усилител  1 по закону (5) и дл  второго управл емого усилител  2 по закону (6).
Выходное напр же«ие первого уп равл емого усилител  1 поступает через первый фазовращатель 3 на Л72 на один вход первого сумматора, а выходное напр жение второго управл емого усилител  2 на другой вход перво20 го сумматора 9. В результате линейного суммировани  на выходе первого Сумматора 9 получаетс  сигнал с уменьшенной ПФМ, а также с уменьшенной паразитной амплитудой модул ции. 25
Таким образом, предлагаемое уст ройство позвол ет за счет более точной аппроксимации законов изменени  коэффициентов усилени  управл емых усилителей более глубоко подавить ПФМ.

Claims (1)

  1. [ УСТРОЙСТВО ДЛЯ ПОДАВЛЕНИЯ' ПАРАЗИТНОЙ ФАЗОВОЙ МОДУЛЯЦИИ по авт.св. № 674223, о тл и ч ающее с я тем, что, с целью увеличения подавления паразитной фазовой модуляции, выход фазового дискриминатора соединен с управляющим входом первого управляемого усилителя и входом второго фазовращателя через введенный формирователь управляющих сигналов, при этом формирователь управляющих сигналов содержит N аналоговых перемножителей, выход каждого из которых соединен с входом соответствующего из N делителей напряжения (N - целое число, на единицу меньшее номера последней боковой составляющей спектра входного сигнала, подлежащей подавлению), первые входа всех аналоговых перемножителей и второй вход первого аналогового пе-; ремножителя соединены между собой и точка их соединения является входом формирователя управляющих сигналов, выход каждого, начиная с первогоt аналогового перемножителя соединен с вторым входом последующего аналогового перемножителя, входы первого аналогового перемножителя и выхода каждого второго нечетного делителя напряжения, начиная с первого, непосредственно, а выхода остальных нечетных делителей напряжения через соответствующие инверторы соединены с соответствующими входами второго и третьего сумматоров, выхода каждого второго четного делителя напряжения, g начиная с четвертого, непосредственно, а выходы остальных четных делителей напряжения через соответствующие ** инверторы подключены к соответствующим входам второго сумматора, выходы каждого второго четного делителя на- О пряжения, начиная с второго, непос- Τ' редственно, а выхода остальных четных делителей напряжения, через cootветствующие инверторы подключены к _ соответствующим входам третьего сумматора, при этом выхода второго и третьего сумматоров являются соответственно выходами сигнала управления первым управляемым усилителем и входного сигнала второго фазовращателя. к.
SU823396384A 1982-02-15 1982-02-15 Устройство дл подавлени паразитной фазовой модул ции SU1084994A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823396384A SU1084994A2 (ru) 1982-02-15 1982-02-15 Устройство дл подавлени паразитной фазовой модул ции

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823396384A SU1084994A2 (ru) 1982-02-15 1982-02-15 Устройство дл подавлени паразитной фазовой модул ции

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU674223A Addition SU135961A1 (ru) 1960-07-20 1960-07-20 Измерительна катушка дл определени отклонени силовых линий магнитного пол от заданной конфигурации

Publications (1)

Publication Number Publication Date
SU1084994A2 true SU1084994A2 (ru) 1984-04-07

Family

ID=20997349

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823396384A SU1084994A2 (ru) 1982-02-15 1982-02-15 Устройство дл подавлени паразитной фазовой модул ции

Country Status (1)

Country Link
SU (1) SU1084994A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 674223, кл. Н 04 В 1/10, 1977 (прототип). | *

Similar Documents

Publication Publication Date Title
SU1084994A2 (ru) Устройство дл подавлени паразитной фазовой модул ции
SU1150633A1 (ru) Устройство дл генерировани функций
SU896532A1 (ru) Электромагнитный структуроскоп
SU653750A1 (ru) Устройство дл подавлени паразитной фазовой модул ции
SU1603352A1 (ru) Стабилизированна трехфазна система питани
SU1040590A1 (ru) Генератор шума
SU674223A1 (ru) Устройство дл подавлени паразитной фазовой модул ции
SU1046953A1 (ru) Модул тор стереофонического сигнала
SU815964A1 (ru) Имитатор факсимильных сигналов
SU1584005A1 (ru) Адаптивна антенна решетка
SU792597A1 (ru) Устройство дл разнесенного приема с когерентным сложением сигналов
SU641660A1 (ru) Устройство коррекции каналов св зи по импульсной реакции
SU692097A1 (ru) Аналоговый накопитель повтор ющихс сигналов
SU799102A1 (ru) Генератор спектра
SU826529A1 (ru) Преобразователь постоянного напряжения в квазисинусоидальное переменное
SU1411861A1 (ru) Адаптивна антенна решетка
SU1338091A1 (ru) Устройство приема импульсной последовательности с псевдослучайными интервалами между импульсами
SU1083205A1 (ru) Устройство дл определени модул междупериодного коэффициента коррел ции
SU763801A1 (ru) Устройство дл уравновешивающего преобразовани физических величин и их измерени
SU1072082A2 (ru) Телеизмерительна система
RU2207737C1 (ru) Способ передачи информации и преобразователь последовательности цифровых отсчетов
RU1841060C (ru) Многоканальный автокомпенсатор
SU860343A2 (ru) Апертурный корректор
SU1188844A1 (ru) Умножитель частоты
SU798884A1 (ru) Интегратор