SU1070494A1 - Устройство цифрового формировани луча - Google Patents
Устройство цифрового формировани луча Download PDFInfo
- Publication number
- SU1070494A1 SU1070494A1 SU823409678A SU3409678A SU1070494A1 SU 1070494 A1 SU1070494 A1 SU 1070494A1 SU 823409678 A SU823409678 A SU 823409678A SU 3409678 A SU3409678 A SU 3409678A SU 1070494 A1 SU1070494 A1 SU 1070494A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- unit
- multiplication
- input
- output
- blocks
- Prior art date
Links
Landscapes
- Variable-Direction Aerials And Aerial Arrays (AREA)
Abstract
УСТРОЙСТВО ЦИФРОВОГО ФОРМИРОВАНИЯ ЛУЧА,,,содержащее последовательно coeдинeнJныe коммутатор, аналого-цифровой преобразователь, первый блок умножени и блок суммировани , последовательно соединенные первый блок пам ти коэффициентов и второй блок умножени , а также блок комплексного формировани луча, второй блок пам ти коэффициентов и блок вычитани , причем выход второго блока пам ти коэффициентов соединен с вторым входом первого блока умножени , выход второго блока умножени соединен с вторым входом блока суммировани , отличающеес тем, что, с целью упрощени устройства путем уменьшени числа блоков умножени и исключени цифровых фильтров, в него введен блок задержки , вход которогр соединен с выходом аналого-цифрового преобразовател , а выЛод соединен с вторым входом второго блока умножени , причем выходы первого и втсгрого блоков умножени соединены соответственно с вторым и первым входами блока вычитани , а выi ходы блоков суммировани и вычитани | соединены соответственно С первым и вторым входами блока комплексного формировани луча.
Description
4
со
4 Изобретение относитс к радиотехнике и может быть использовано дл обработки гидроакустических сигналов в устройствах цифровой обработки про стых сигналов, принимаемых антенными решетками.. Известно устройство формировани луча, содержащее блоки вз ти и хранени выборок входного сигнала, усилитель , переключатель, буферную пам ть , регистры сдвига и фильтры формировани характеристик направленности Г;1. Однако данное устройство вл етс сложным, что обусловлено наличием блоков буферйой пам ти и систеьвл регистров, а также тем, что дл каждого селектируемого направлени , требуетс свой фильтр формировани луча . Наиболее близким к предлагаемому вл етс устройство цифрового формировани луча, содержащее последовательно соединенные коммутатор, аналого-цифровой преобразователь, первы блок умножени и блок суммировани , Последовательно соединенные первый Ьлок пам ти коэффициентов и второй блок умножени , а также блок комплексного формировани луча, второй блок пам ти коэффициентов и блок вычитани , причем выход второго бло ка пам ти коэффициентов соединен с вторым Входом первого блока умножени , а выход второго блока умножени соединен с вторлм входом блока-суммировани 2. Известное устройство вл етс сложным и громоздким, что обусловле но наличием четырех блоков умножени и двух цифровых нерекурсивных фильтров. Цель изобретени - упрощение уст ройства путем уменьшени числа блоков умножени и исключени цифровых фильтров. Указанна цель достигаетс тем, что в устройство, содержащее последовательно соединенные коммутатор, аналого-цифровой преобразователь, первый блок умножени и блок суммировани , последовательно соединенны первый блок пам ти коэффициентов и второй блок умножени , а также блок комплексного формировани луча, вто рой блок пам ти коэффициентов и бло вычитани , причем выход второго бло ка пам ти коэффициентов соединен с вторым входом первого блока умножени , выход второго блока умножени соединен с вторым входом блока сумм ровани , введен блок задержки, вход которого соединен с выходом аналого цифрового преобразовател а выход соединен с вторым входом второго блока умножени , причем выходы первого и второго блоков умножени сое динены соответственно с вторым и пер вым входами блока вычитани , а выходы блоков суммировани д и вычитани соединены соответственно с первым и вторым входами блока комплексного формировани луча. На чертеже пре,цставлена структурна электрическа схема предлагаемого устройства. Устройство содержит коммутатор 1/ аналого-цифровой преобразователь 2, первый блок 3 умножени , блок 4 суммировани , первый блок 5 пам ти коэффициентов , второй блок 6 умножени , блок 7 комплексного формировани луча, второй блок 8 пам ти коэффициентов 7 блок 9 вычитани и блок 10 задержки. Устройство работает следующим образом . На входы устройства цифрового формировани луча поступает сигнал с априорно известного направлени . Количество входов устройства равно количеству преобразователей в приемной антенне. Коммутатор 1 за врем Т, равное интервалу дискретизации, последовательно подключает сигналы со всех входов устройства к аналого-цифровому преобразователю (АЦП) 2. Дл организации выборок действительной и мнимой составл ющих сигнала используетс один АЦП. Это достигаетс с помощью выбора частоты дискретизации определенным образом 2ГТ-Т2К, , где fp - несуща частота; Р - 0,1...; F - полоса сигнала. В этом случае разность фаз между двум соседними отсчетами дл частоты f равна Л2 Кажда дискретна выборка сигнала с п-го входа после АЦП 2 поступает на первый вход первого блока 3 умножени и на вход блока 10 задержки, на интервал дискретизации в котором задерживаетс информаци с каждого входа устройства. Одновременно на вторые входы блоков 3 .и 6 умножени из блоков 5, и 8 коэффициентов поступают посто нные множители, завис щие от номера подключенного входа. После умножени информаци поступает на блок 4 суммировани и блок.9 вычитани , с выходов которых поступает на соответствующие входы блока 7 комплексного формировани луча, осуществл ющего накопление. После того, как коммутатор 1 опросит все входы устройства, на первом выходе формируетс действительна составл юща выборки луча, а на втором - мнима . Формирование характеристи: и направленности в комплексной области удобно тем, что действительна и.мнима 3 , 10704 составл ющие представл ют собой два луча, расположенных симметрично относительно антенны и отклоненных от нее на углы +9 соответственно, определ емые временными задержками . При формировании статического веера, состо щего из Р лучей, необходимо иметъ Р/2 таких устройств цифрового формировани луча, 944 Таким образом, положительный эффект предлагаемого изобретени заключаетс в снижении аппаратурных затрат приблизительно в два раза по сравнению с прЬтОтипом за счет исключени из устройства двух блоков умножени и двух цифровых нерекУрсив.ных фильтров .
Claims (1)
- УСТРОЙСТВО ЦИФРОВОГО ФОРМИРОВАНИЯ ЛУЧА,.гсодержащее последовательно соединенные коммутатор, аналого-цифровой преобразователь, первый блок умножения и блок суммирования, последовательно соединенные первый блок памяти коэффициентов и второй блок умножения, а также блок комплексного формирования луча, второй блок памяти коэффициентов и блок вычитания, причем выход второго блока памяти коэффициентов соединен с вторым входом первого блока умножения, выход второго блока умножения соединен с вторым входом блока суммирования, отличающееся тем, что, с целью упрощения устройства путем уменьшения числа блоков умножения и исключения цифровых фильтров, в него введен блок задержки, вход которого соединен с выходом аналого-цифрового преобразователя, а выкод соединен с вторым входом второго блока умножения, причем выходы первого и второго блоков умножения соединены соответственно с вторым и § первым входами блока вычитания, а вы ходы блоков суммирования и вычитания соединены соответственно с первым и вторым входами блока комплексного формирования луча.формирования взятия и сигнала, усибуферную пахра10
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823409678A SU1070494A1 (ru) | 1982-03-17 | 1982-03-17 | Устройство цифрового формировани луча |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823409678A SU1070494A1 (ru) | 1982-03-17 | 1982-03-17 | Устройство цифрового формировани луча |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1070494A1 true SU1070494A1 (ru) | 1984-01-30 |
Family
ID=21001961
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823409678A SU1070494A1 (ru) | 1982-03-17 | 1982-03-17 | Устройство цифрового формировани луча |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1070494A1 (ru) |
-
1982
- 1982-03-17 SU SU823409678A patent/SU1070494A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Патент US № 4170766, кл. 367/135, 1979. 2. Pridhatn R. G., Mucci R. и. Shifted side band bcamformer. IEEE Trans on Acoustic Speech and Signal Processing, V. ASSP-27, 6, 1979, .p. 713-722 (прототип).. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5523758A (en) | Sliding correlator for nanosecond pulses | |
US4127874A (en) | Apparatus for removing ghost signals from received video signals | |
EP0332219B1 (en) | Ghost canceling circuit | |
GB1287390A (en) | Improvements in or relating to digital filters | |
US6208285B1 (en) | Pulse compressor for doppler tolerant radar | |
US5591911A (en) | Ultrasound signal processor | |
EP0178933A2 (en) | Auto-correlation filter | |
EP0015681A1 (en) | Binary transversal filter | |
USH1005H (en) | Gram-schmidt space-time adaptive filter using transverse orthonormal ladder filters | |
US4212084A (en) | Beam-former for FFT-based signal processor | |
CA1208307A (en) | Digital pulse compression filter | |
US4791360A (en) | Method and apparatus for simultaneous instantaneous signal frequency measurement | |
US5530681A (en) | Cascaded shift register beamformer | |
US4852034A (en) | Digital filter | |
IE43171L (en) | Digital device | |
SU1070494A1 (ru) | Устройство цифрового формировани луча | |
US5191546A (en) | Time-interpolation method for digital beamformers | |
EP0050384B1 (en) | Elimination in a pulse radar receiver of interference signals stemming from n distinct sources | |
US4989010A (en) | Method and device for identical processing of several simultaneous analog signals of short duration and tracking radar using this device | |
JPS6244620B2 (ru) | ||
US4223270A (en) | Multiplexed CCD pulse width discriminator | |
GB2359676A (en) | Analog-to-digital conversion of a signal | |
US3412372A (en) | Sonar multibeam tracking system including a digital 90 deg. phase shifter | |
US5412391A (en) | Adaptive decorrelating sidelobe canceller | |
US3740655A (en) | Digital generation of quadrature samples |