SU1048580A1 - Устройство дл передачи и приема информации - Google Patents

Устройство дл передачи и приема информации Download PDF

Info

Publication number
SU1048580A1
SU1048580A1 SU823431212A SU3431212A SU1048580A1 SU 1048580 A1 SU1048580 A1 SU 1048580A1 SU 823431212 A SU823431212 A SU 823431212A SU 3431212 A SU3431212 A SU 3431212A SU 1048580 A1 SU1048580 A1 SU 1048580A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
synchronous
output
outputs
block
Prior art date
Application number
SU823431212A
Other languages
English (en)
Inventor
Владислав Михайлович Редозубов
Владимир Ильич Карпов
Михаил Дмитриевич Рубанов
Владимир Леонидович Стишковский
Иван Егорович Гришин
Виктор Владимирович Сударев
Original Assignee
Предприятие П/Я А-7203
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7203, Войсковая Часть 25871 filed Critical Предприятие П/Я А-7203
Priority to SU823431212A priority Critical patent/SU1048580A1/ru
Application granted granted Critical
Publication of SU1048580A1 publication Critical patent/SU1048580A1/ru

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ If ПРИЕМА ИНФОРМАЦИИ, содержа1цее иа пе .редаче два канала, калидай из которых содержит последовательно соединенные источник дискретных сигналов, кодопреобразователь и накопитель, а так- . же датчик сигнала ошибки и синхронный передаххций распределитель, на приеме - два канала, каждай из которых содержит синхронный приемный распределитель и последовательно соединенные формирователь сигнала запроса, повторитель/ кодопреобразователь, накопитель , стартстопный распределитель и приемники дискретных сигналов, при этом управл кадий выход повторите л  каждого канала на приеме подключен ко .входу датчика сигигша ошибки и второму входу накопител  соответствукздего канала на передаче, а сигнальный выход подключен ко входу источника дискретных сигналов соответствуквдего канала на передаче, а также задающий генератор, первый вын ход которого подключен к первым входам синхронных передающих распределителей , а второй выход подключен к первым входам синхронных приемных распределителей, причем .выходы синхронных передающих распределителей объединены и подключены к объединенным входам синхронных приемных распределителей , отличающеес   тем, что, с целью повышени  пропускной способности, введены на передаче последовательно соединенные блок дешифраторов, блок инверторов, блок элементов И и блок элементов ИЛИ, выходы которых подключены ко вторым входам синхронных передающих распределителей соответственно, при W этом выходы блока дешифраторов подключены к соответствующим входам блока элементов И, другие входы которого подсоединены,к выходу датчиков сигналов ошибки и первому выходу накопителей соответствующего канала на передаче, вторые выходы которых подключены ко входам блока дешифраторов, а на приеме последовательно Соединен4 ные анализатор, блок элементов И и блок элементов ИЛИ, -выходы которого 00 СП ( Подключены к дополнительному входу Кодопреобразовател  и входу формиро .вател  сигналов запроса соответствую00 щего канала, при этом выходы синхронных приемных распределителей подключены к соответствуюпц.м входам анализатора .

Description

Изобретение относитс  к электросв зи и может использоватьс  в телеграфии . ... . Известна стартстопна  система св зи, содержаща  на передаче последовательно соединенные входной накопитель ,. кодирующий блок, буферный накопитель и ключ, а на приеме последовательно соединенные блокиратор декодируквдий блок и приемный накопитель , при этом второй выходдекодируквдего блока подсоединен к первому, входу блока управлени , ко второму входу которого подсоединен выход дешифратора служебной комбинации, вход которого подключен к выходу блокиратора, при этом первый выход блока управлени .подсоединен ко второму входу приемного накопител , второй выход через датчик служебной комбинации подсоединен ко входу буферного накопител  на передаче, а третий выход подсоединен ко второму входу ключа tl. Недостаток этой системы заключаетс  в том, что пропускна  способ. ность не используетс , дл  передачи информации от другого-источника. Наиболее близким техническим решением к изобретению  вл етс  устрой ство дл  передачи и приема информации , содержащее на передачке два канала , каждый из которых содержит пос ,, ледовательно соединенные источник .дискретных сигналов, кодопреобразователь и накопитель, а также датчик сигнала ошибки и синхронный передаю щий распределитель, на приеме - два канала, каждый из которых содержит синхронный приемный распределитель и последов.ательно соединенные форми рователь сигнала запроса, повторитель , кодопреобразователь, накопи-, тель, стартстопный распределитель и приемник дискретных сигналов, при этом управл ющий выход повторител  каждого канала на приеме подключен ко входу датчика сигнала ошибки и второму входу накопител  соответствующего канала на передаче, а сигна ный выход подключен ко входу источн ка дискретных сигналов соответствую щего канала на передаче, а также за дающий генератор, первый выход кото рого подключен к первым входам синхронных передапщих распределителей, а второй ыход подключен к первым входс1М синхронных приекшых распреде лителей, причем выходы синхронных передающих распределителей объедине йы и подключены к объединенным входам синхронных приемных распределителей , при этом выходы датчиков cilr Нала ошибки подключены ковторым входам соответствующих передающих распределителейг и выходы синхронны приемных распределителей подсоедине ы ко входам соответствующих форми рователей си.гнала запроса Г. Недостатком данного устройства дл  передачи и при.ема информации также  вл етс  неэффективное использование пропускной способности телег-г рафного канала св зи: за счет разде лени  и жесткой св зи каждого .канала с источником С приемником) дискретных , сигналов исключаетс  воз.можность использовани  пропускной способности свободного канала дл  передачи (.приема J информации от источника другого канала. Целью изс бретени   вл етс  повышение пропускной способности. Цель достигаетс  тем, что в устройство дл  передачи и приема информации , содержащее на передаче два канала, каждый из которых содержит последовательно соединенные источник дискретных сигналов, кодопреобразователь и накопитель, а также датчик сигнала ошибки и синхронный передак ций распределитель, на приеме - два канала, каждый из которых содержит синхронный приемный распределитель и последовательно соединенные формирователь сигнала запроса, повторитель, кодопреобразователь, накопитель, стартстопный распределитель и приемники дискретных сигналов , при этом управл ющий выход повторител  каждого канала на приеме подключен ко входу датчика сигнала ошибки и .второму входу накопител  соответствунвдего кангша на передаче, а сигнальный выход подключен ко вхо-i ду источника дискретных сигналов соответствующего канала на передаче,: а также заданвдий генератор, первый выход которого подключен к. первым входам синхронных передакадих распре-; делителей, а второй выход подключен./ к первым входам синхронных приемных распределителей, причем выхода синхронных передак цих распределителей объединены и подключены к объединенным входам синхронных приемныхраспределителей , введены на передаче последове тельно соединенные блок де- : шифраторов, блок инверторов, блок / элементов И и блок элементов ИЛИ, выходы которых подключены ко входам синкронных передающих распределителей соответственно, при этс«« выходы блока дешифраторов подключены к соответствующим входам блока элементов И, другие входы которого подсоединены к выходу датчиков си-г-налов ошибки и первому выходу накопителей соответствующегй канала на передаче,вторь вккоды которых.подключены ко входам блока дешифраторов,, а на приеме последовательно соеди:нен11ые анализатор блок элементов И блок элементов : ИЛИ, выходы ко .troporo подключены к дополнительнЬму входу кодопреобразовател  и входуформировател  сигналов запроса соответствующего канала, при этом выходы (синхронных приемных распределителей подключены к соответствующим входам . анализатора. На чертеже представлена структурно-электрическа  .схема устройства дл  передачи и приема информации. I : Устройство дл  передачи и приема . информации содержит на передаче: источник 1 дискретных сигналов, кодо . преобразователь 2, накопитель 3, дат чик сигналов ошибки 4, блок 5 дешкфраторов , блок 6 инверторов, блок 7 элементов И, блок 8 элементов ИЛИ, . синхронный передающий распределитель 9, и задаквдий генератор 10; на приеме: синхронный приемный распределитель 11, анализатор 12, блок 13 злементоЕ -И, блок 14 элементов ИЛИ, формирователь 15 сигналов запроса, повторитель 16, кодопреобразователь 17, накопитель 18, стартстопный распределитель 19 и приемник дискретных сигналов 20, при этом блок дешифратора 5 содержит дешифраторы 21 и 21, блок инверторов 6 содержит инверторы 22 и-23, блок элементов , И 7 содержит элементы И 24-27, блок I элементов ИЛИ 8 содержит элементы ИЛИ 28 и 29, анализатор 12 содержит регистр сдвига 30 и дешифраторы 31. и 32/ блок .элементов И 13- содержит элементы.И 33-36, блок элементов ИЛИ 14 содержит элементы ИЛИ 37 и 38 Устройство дл . передачи и приема информации работает следующим обраЗОМ .. .- . . . :При одновременной передаче информсщи  от источников 1 поступает в накопитель 3 соответствукицего канаг. ла Через кодопреобразователь 2, где она. перекодируетс  и ей присваиваетс  защитный итог и признак канала, . Далее информаци  поступает через : элемент И 24. и э.лемент И 27 блока 7г так как на вторые входы эТ1:х элементов поступают разрешающие импульсы от дешифраторов 2l и 21 блока 5, .а также через элементы ИЛИ 28 и 29 соответственно на первый и второй синхронные передай цие распределители 9, откуда информаци  поочередно считываетс  в канал св зи тактовой частотой .задающего генератора 10. I При отсутствии информации в.на;копи;теле 3 второго канала с выхода )ИНвертора 23 блока 6 на второй вход элемента И 26 ёлокЪ 7 поступает pasрешающий импульс,, в результате чего: выход накопител  3 первого каналс1 (Дополнительно подключаетс  через элемент И 26 блока 7 и элемент :блока 8 ко второму-синхронному hefter датацему распределителю 9. При этом ;элементы И 27 и 25 блока 7 блокиру:ю .тс  импульсами соответственно от дешифратора 21 блока 5 и инвертора 22 блока 6. При отсутствии информации в накопителе 3 первого канала с выхода инвертора 22 блока 6 на второй вход .элемента И 25 блока 7 поступает раэрешающий импульс, в результате -чего выход Накопител  3 второго канала дополнительно подключаетс  через элемент И 25 блока 7 и элемент ИЛИ ,28 блока 8 к первому синхронному передагадему распределителю 9. При этом элеме«ты И 24 и 26 блока 7 . блокируютс  импульсами соответственно от дешифратора ,20 блока 5 и инвертора 23 блока 6. Таким образом, при отсутствии информации знака в трм или ином накопителе 3 на передаче считываетс  информаци  в канал св зи из (рабочего ) накопител  3по обоим синхронным передающим распределител м 9. . Принимаема  из канала св зи информаци  поочередно поступает через первый и второй синхронный приемные распределители 11 на регистры сдвига 30 и дешифраторы 31 и 32 йалиэатора 12, в котором определ етс  принадлежность информации каналу .- . . Если прин та  информаци  принадлежит первому и второму каналам, то на выходе дешифраторов 31 и 32 поочередно по вл ютс управл ющие импульЬы , воздействуюдие на вторые входы элементов И . и 36 блока 13 соответственно. Информаци  первого канала через элементы И 33 и ИЛИ 37, а второго канала - через элементы И 36 и ИЛИ 38, кодопреобразователь 17, накопитель 18 и стартстопный распределитель 19 поступает на приемник- 20 соответственно первогЬ и второго канала. ЕсЬи информаци  принадлежит только первому каналу, то на выходе дешифраторов 31 поочередно по вл ютс  управл ющие импульсы, воэдействующие на вторые входы элементов И 33 и- 34 блока 13, через которые информаци  поступает на элемент ИЛИ 37 блока 14 и далее через кодопреобразователь 17, накопитель 18 и стартстопный распределитель .19 на приемник 20 первого канала. . Если же информаци  принадлежит только второму каналу, то на выходе. дешифраторов 32 поочередно по вл ютс  управл ющие импульсы, воздействующие на вторые входы элементов И 35 и 36 блока 13, через которые информаци  поступает на элементы ИЛИ 38 бло,ка 14 и дгшее через кодопреобразователь 17, накопитель 18 и стартстопный распределитель 19 на приемник 20 второго канала. При обкаружении с дибки в прин той информации срабатывает формирователь .
15 первого и второго каналов, который через соответствуквдий повторитель 16 блокирует кодопрербразователь 17. В результате, искаженные знаки не поступают на вход приемника 20. Одновременно с этим блокируетс  источник 1 и запускаетс  датчик сиг1 налов ошибки 4, который формирует и посылает сигнал запроси с признаком канала.
Сигнал запроса выдел етс  формиро вателем 15 соответствующего канала
на передаче и по его команде из накопител  3 соответствующего канала повторно считываетс  информаци , в которой была обнаружена ошибка на приеме.
Технико-экономическа  эффектив-ность данного устройства дл  передачи и приема заключаетс  в.повышении пропускной способности за счет поступлени  информации одного источника по двум каналам при отсутствии ин- . формации от другого источника.

Claims (1)

  1. (57-) УСТРОЙСТВО ДОЯ ПЕРЕДАЧИ 'И ПРИЕМА ИНФОРМАЦИИ, содержащее на передаче два канала, каждый из которых содержит последовательно соединенные источник дискретных сигналов, кодопреобразователь и накопитель, а также датчик сигнала ошибки и синхронный передающий распределитель, на приеме - два канала, каждый из которых содержит синхронный приемный распределитель и последовательно соединенные формирователь сигнала запроса, повторитель> кодопреобразователь, накопитель, стартстопный распределитель и приемники дискретных сигналов, при этом управляющий выход повторителя каждого канала на приеме подключен ко входу датчика сигнала ошибки и второму входу накопителя соответствующего канала на передаче, а сигнальный выход подключен ко входу источника дискретныхсигналов соответствующего канала на передаче, а /также задающий генератор, первый вын ход которого подключен к первым входам синхронных передающих распределителей, а второй выход подключен к первым входам синхронных приемных распределителей, причем .выходы синхронных передающих распределителей объединены и подключены к объединенным входам синхронных приемных распределителей, о т л и ч а ю щ е е с я тем, что, с целью повышения пропускной способности, введены на передаче последовательно соединенные блок дешифраторов, блок инверторов, блок элементов И и блок элементов ИЛИ, выходы которых подключены ко вторым входам синхронных передающих распределителей соответственно, при этом выхода блока дешифраторов подключены к соответствующим входам блока элементов И, другие входы которого подсоединены.к выходу датчиков сигналов ошибки и первому выходу накопителей соответствующего канала на передаче, вторые выхода которых подключены ко входам блока дешифраторов, а на приеме последовательно соединённые анализатор, блок элементов Ии блок элементов ИЛИ, выходы которого (подключены к дополнительному входу кодопреобразователя и входу формирователя сигналов запроса соответствующего канала, при этом выходы синхронных приемных распределителей подключены к соответствующим входам анализатора.
SU823431212A 1982-04-30 1982-04-30 Устройство дл передачи и приема информации SU1048580A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823431212A SU1048580A1 (ru) 1982-04-30 1982-04-30 Устройство дл передачи и приема информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823431212A SU1048580A1 (ru) 1982-04-30 1982-04-30 Устройство дл передачи и приема информации

Publications (1)

Publication Number Publication Date
SU1048580A1 true SU1048580A1 (ru) 1983-10-15

Family

ID=21009437

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823431212A SU1048580A1 (ru) 1982-04-30 1982-04-30 Устройство дл передачи и приема информации

Country Status (1)

Country Link
SU (1) SU1048580A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Лередача дискретной информации и телеграфи . Под ред. B.C.Гурова.М.,Св зь,19б9,с.452,рис.9.11. 2. Томашевский Б.А. и др. Курс телеграфии, м., Госиздат/ 1963, с. ,рис.7,43 (прототипГ. *

Similar Documents

Publication Publication Date Title
SE337404B (ru)
ES8507267A1 (es) Sistema para transmision de datos para rastreador sismico
US3634628A (en) Method and apparatus for forming tdm signal bursts for a time division multiple access satellite communication system
SU1048580A1 (ru) Устройство дл передачи и приема информации
SU558658A3 (ru) Устройство дл передачи цифровой информации
GB1398607A (en) Speech interpolation systems for time-division multiplexed signals
SU1305747A1 (ru) Устройство приема информации с временным разделением каналов
SU1325545A1 (ru) Устройство дл приема и передачи информации
RU1837348C (ru) Устройство дл передачи и приема информации
SU1520571A1 (ru) Устройство дл передачи и приема информации
SU1140144A1 (ru) Устройство дл приема и передачи информации
SU959131A1 (ru) Устройство дл приема и передачи цифровой информации
SU915259A1 (ru) Устройство статистического уплотнения каналов 1
SU1601619A1 (ru) Система передачи и приема дискретной информации с решающей обратной св зью
SU1196934A1 (ru) Устройство дл приема телеметрической информации
SU1372347A1 (ru) Устройство дл приема и передачи информации
SU438036A1 (ru) Устройство дл обнаружени ошибок в системах передачи дискретной информации с решающей обратной св зью
SU1702409A1 (ru) Устройство дл приема и передачи информации
SU1124279A1 (ru) Устройство дл вывода информации
SU1083384A1 (ru) Устройство дл многоканальной передачи и приема дискретной информации
SU1753603A2 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
RU2072634C1 (ru) Спутниковая система связи с многостанционным доступом
SU1251149A2 (ru) Устройство дл приема и передачи информации
SU563731A1 (ru) Многоканальное устройство дл передачи и приема двоичной информации
SU419946A1 (ru) Адаптивное телеизмерительное устройство