Изобретение относитс к электросв зи и может использоватьс в телеграфии . ... . Известна стартстопна система св зи, содержаща на передаче последовательно соединенные входной накопитель ,. кодирующий блок, буферный накопитель и ключ, а на приеме последовательно соединенные блокиратор декодируквдий блок и приемный накопитель , при этом второй выходдекодируквдего блока подсоединен к первому, входу блока управлени , ко второму входу которого подсоединен выход дешифратора служебной комбинации, вход которого подключен к выходу блокиратора, при этом первый выход блока управлени .подсоединен ко второму входу приемного накопител , второй выход через датчик служебной комбинации подсоединен ко входу буферного накопител на передаче, а третий выход подсоединен ко второму входу ключа tl. Недостаток этой системы заключаетс в том, что пропускна способ. ность не используетс , дл передачи информации от другого-источника. Наиболее близким техническим решением к изобретению вл етс устрой ство дл передачи и приема информации , содержащее на передачке два канала , каждый из которых содержит пос ,, ледовательно соединенные источник .дискретных сигналов, кодопреобразователь и накопитель, а также датчик сигнала ошибки и синхронный передаю щий распределитель, на приеме - два канала, каждый из которых содержит синхронный приемный распределитель и последов.ательно соединенные форми рователь сигнала запроса, повторитель , кодопреобразователь, накопи-, тель, стартстопный распределитель и приемник дискретных сигналов, при этом управл ющий выход повторител каждого канала на приеме подключен ко входу датчика сигнала ошибки и второму входу накопител соответствующего канала на передаче, а сигна ный выход подключен ко входу источн ка дискретных сигналов соответствую щего канала на передаче, а также за дающий генератор, первый выход кото рого подключен к первым входам синхронных передапщих распределителей, а второй ыход подключен к первым входс1М синхронных приекшых распреде лителей, причем выходы синхронных передающих распределителей объедине йы и подключены к объединенным входам синхронных приемных распределителей , при этом выходы датчиков cilr Нала ошибки подключены ковторым входам соответствующих передающих распределителейг и выходы синхронны приемных распределителей подсоедине ы ко входам соответствующих форми рователей си.гнала запроса Г. Недостатком данного устройства дл передачи и при.ема информации также вл етс неэффективное использование пропускной способности телег-г рафного канала св зи: за счет разде лени и жесткой св зи каждого .канала с источником С приемником) дискретных , сигналов исключаетс воз.можность использовани пропускной способности свободного канала дл передачи (.приема J информации от источника другого канала. Целью изс бретени вл етс повышение пропускной способности. Цель достигаетс тем, что в устройство дл передачи и приема информации , содержащее на передаче два канала, каждый из которых содержит последовательно соединенные источник дискретных сигналов, кодопреобразователь и накопитель, а также датчик сигнала ошибки и синхронный передак ций распределитель, на приеме - два канала, каждый из которых содержит синхронный приемный распределитель и последовательно соединенные формирователь сигнала запроса, повторитель, кодопреобразователь, накопитель, стартстопный распределитель и приемники дискретных сигналов , при этом управл ющий выход повторител каждого канала на приеме подключен ко входу датчика сигнала ошибки и .второму входу накопител соответствунвдего кангша на передаче, а сигнальный выход подключен ко вхо-i ду источника дискретных сигналов соответствующего канала на передаче,: а также заданвдий генератор, первый выход которого подключен к. первым входам синхронных передакадих распре-; делителей, а второй выход подключен./ к первым входам синхронных приемных распределителей, причем выхода синхронных передак цих распределителей объединены и подключены к объединенным входам синхронных приемныхраспределителей , введены на передаче последове тельно соединенные блок де- : шифраторов, блок инверторов, блок / элементов И и блок элементов ИЛИ, выходы которых подключены ко входам синкронных передающих распределителей соответственно, при этс«« выходы блока дешифраторов подключены к соответствующим входам блока элементов И, другие входы которого подсоединены к выходу датчиков си-г-налов ошибки и первому выходу накопителей соответствующегй канала на передаче,вторь вккоды которых.подключены ко входам блока дешифраторов,, а на приеме последовательно соеди:нен11ые анализатор блок элементов И блок элементов : ИЛИ, выходы ко .troporo подключены к дополнительнЬму входу кодопреобразовател и входуформировател сигналов запроса соответствующего канала, при этом выходы (синхронных приемных распределителей подключены к соответствующим входам . анализатора. На чертеже представлена структурно-электрическа .схема устройства дл передачи и приема информации. I : Устройство дл передачи и приема . информации содержит на передаче: источник 1 дискретных сигналов, кодо . преобразователь 2, накопитель 3, дат чик сигналов ошибки 4, блок 5 дешкфраторов , блок 6 инверторов, блок 7 элементов И, блок 8 элементов ИЛИ, . синхронный передающий распределитель 9, и задаквдий генератор 10; на приеме: синхронный приемный распределитель 11, анализатор 12, блок 13 злементоЕ -И, блок 14 элементов ИЛИ, формирователь 15 сигналов запроса, повторитель 16, кодопреобразователь 17, накопитель 18, стартстопный распределитель 19 и приемник дискретных сигналов 20, при этом блок дешифратора 5 содержит дешифраторы 21 и 21, блок инверторов 6 содержит инверторы 22 и-23, блок элементов , И 7 содержит элементы И 24-27, блок I элементов ИЛИ 8 содержит элементы ИЛИ 28 и 29, анализатор 12 содержит регистр сдвига 30 и дешифраторы 31. и 32/ блок .элементов И 13- содержит элементы.И 33-36, блок элементов ИЛИ 14 содержит элементы ИЛИ 37 и 38 Устройство дл . передачи и приема информации работает следующим обраЗОМ .. .- . . . :При одновременной передаче информсщи от источников 1 поступает в накопитель 3 соответствукицего канаг. ла Через кодопреобразователь 2, где она. перекодируетс и ей присваиваетс защитный итог и признак канала, . Далее информаци поступает через : элемент И 24. и э.лемент И 27 блока 7г так как на вторые входы эТ1:х элементов поступают разрешающие импульсы от дешифраторов 2l и 21 блока 5, .а также через элементы ИЛИ 28 и 29 соответственно на первый и второй синхронные передай цие распределители 9, откуда информаци поочередно считываетс в канал св зи тактовой частотой .задающего генератора 10. I При отсутствии информации в.на;копи;теле 3 второго канала с выхода )ИНвертора 23 блока 6 на второй вход элемента И 26 ёлокЪ 7 поступает pasрешающий импульс,, в результате чего: выход накопител 3 первого каналс1 (Дополнительно подключаетс через элемент И 26 блока 7 и элемент :блока 8 ко второму-синхронному hefter датацему распределителю 9. При этом ;элементы И 27 и 25 блока 7 блокиру:ю .тс импульсами соответственно от дешифратора 21 блока 5 и инвертора 22 блока 6. При отсутствии информации в накопителе 3 первого канала с выхода инвертора 22 блока 6 на второй вход .элемента И 25 блока 7 поступает раэрешающий импульс, в результате -чего выход Накопител 3 второго канала дополнительно подключаетс через элемент И 25 блока 7 и элемент ИЛИ ,28 блока 8 к первому синхронному передагадему распределителю 9. При этом элеме«ты И 24 и 26 блока 7 . блокируютс импульсами соответственно от дешифратора ,20 блока 5 и инвертора 23 блока 6. Таким образом, при отсутствии информации знака в трм или ином накопителе 3 на передаче считываетс информаци в канал св зи из (рабочего ) накопител 3по обоим синхронным передающим распределител м 9. . Принимаема из канала св зи информаци поочередно поступает через первый и второй синхронный приемные распределители 11 на регистры сдвига 30 и дешифраторы 31 и 32 йалиэатора 12, в котором определ етс принадлежность информации каналу .- . . Если прин та информаци принадлежит первому и второму каналам, то на выходе дешифраторов 31 и 32 поочередно по вл ютс управл ющие импульЬы , воздействуюдие на вторые входы элементов И . и 36 блока 13 соответственно. Информаци первого канала через элементы И 33 и ИЛИ 37, а второго канала - через элементы И 36 и ИЛИ 38, кодопреобразователь 17, накопитель 18 и стартстопный распределитель 19 поступает на приемник- 20 соответственно первогЬ и второго канала. ЕсЬи информаци принадлежит только первому каналу, то на выходе дешифраторов 31 поочередно по вл ютс управл ющие импульсы, воэдействующие на вторые входы элементов И 33 и- 34 блока 13, через которые информаци поступает на элемент ИЛИ 37 блока 14 и далее через кодопреобразователь 17, накопитель 18 и стартстопный распределитель .19 на приемник 20 первого канала. . Если же информаци принадлежит только второму каналу, то на выходе. дешифраторов 32 поочередно по вл ютс управл ющие импульсы, воздействующие на вторые входы элементов И 35 и 36 блока 13, через которые информаци поступает на элементы ИЛИ 38 бло,ка 14 и дгшее через кодопреобразователь 17, накопитель 18 и стартстопный распределитель 19 на приемник 20 второго канала. При обкаружении с дибки в прин той информации срабатывает формирователь .
15 первого и второго каналов, который через соответствуквдий повторитель 16 блокирует кодопрербразователь 17. В результате, искаженные знаки не поступают на вход приемника 20. Одновременно с этим блокируетс источник 1 и запускаетс датчик сиг1 налов ошибки 4, который формирует и посылает сигнал запроси с признаком канала.
Сигнал запроса выдел етс формиро вателем 15 соответствующего канала
на передаче и по его команде из накопител 3 соответствующего канала повторно считываетс информаци , в которой была обнаружена ошибка на приеме.
Технико-экономическа эффектив-ность данного устройства дл передачи и приема заключаетс в.повышении пропускной способности за счет поступлени информации одного источника по двум каналам при отсутствии ин- . формации от другого источника.