SU1046961A1 - Устройство дл приема разнопол рных двоичных сигналов - Google Patents
Устройство дл приема разнопол рных двоичных сигналов Download PDFInfo
- Publication number
- SU1046961A1 SU1046961A1 SU823448804A SU3448804A SU1046961A1 SU 1046961 A1 SU1046961 A1 SU 1046961A1 SU 823448804 A SU823448804 A SU 823448804A SU 3448804 A SU3448804 A SU 3448804A SU 1046961 A1 SU1046961 A1 SU 1046961A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- blocks
- threshold
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
- Manipulation Of Pulses (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ПРИЕМА РАЗНОПОЛЯРНЫХ двоичных СИГНАЛОВ, содержащее . выпр митель, генератор тактовых импульсов, выход которого через инвертор соединен с первым входом первого блока совпадени , выход которого соединен с первыми входами первого и второго элементов ИЛИ, выход первого элемента ИЛИ вл етс одним выходом устройства, а выход второго элемента ИЛИ соединен с входом блокинг-генератора, выход которого вл етс другим выходом устройства , второй и третий блоки совпадени , вход генератора тактовых импульсов / вл етс входом устройства, о т. л ичающеес- тем, что, с целью повышени помехоустойчивости, в него введены дифференцирующий блок, интегратор , два пороговых блока и три триггера, причем один вход интегрАтора объединен с входом генератора тактовых импульсов, выход которого через последовательно соединенные дифференцирующий блок и выпр митель соединен с другим входом интегратора , выход которого соединен с входами пороговых блоков, выход первого порогового блока соединен с первыми входами первого и второго триггеров, первый вход третьего триггера соединен с выходом второго порогового блока, выход генератора тактовых импульсов соединен с вторыми входами первого и третьего триггеров, выход (Л инвертора соединен с вторым входом второго триггера, выход которого соединен с вторым входом первого блока совпадени , выход инвертора соединен с первыми входами второго и третьего блоков совпадени , вторые входы которых соединены соответственно с выходами первого и третьего триг35 . геров, выход второго блока совпадени соединен с вторым входом второго элемента ИЛИ, выход третьего блока X совпадени соединен с вторым входом первого элемента ИЛИ.
Description
Изобретение относитс к радиотехнике и может использоватьс в системах передачи дискретной информации. Известно устройство дл передачи и приема разнопол рных двоичных сигналов , содержащее детекторы импульсов , входы которых объединены 1 1 j . Однако в известном устройстве сформированный линейный сигнал содер жит значительную посто нную составл ющую , что обусловливает низкую помехоустойчивость , Наиболее близким к предлага-i емому. вл етс устройство дл . приема разнопол рных двоичных сигналов, содержащее выпр митель, (генератор тактовых импульсов, выход которого через инвертор соединен с первым входом первого блока совпадени , выход которого соединен с первы ми входами первого и второго элементон RTH, выход первого элементА HTIIi вл етс одним выходом устройства, а выход второго элемента ИЛИ соедине с входом блокинг-гёнератора, выход которого вл етс другим выходом уст ройства, второй и третий блоки совпа дени , вход генератора тактовых импульсов , вл етс входом устройства 2J. Однако в известном устройстве недостаточна помехоустойчивость. Цель изобретени - повышение помехоустойчивости . Поставленна цепь достигаетс тем что в устройство дл приема разнопол рных двоичных сигналов, содержащее выпр митель, генератор тактовых импульсов , выход которого через инвертор соединен с первым входом первого блока совпадени , выход которого соединен с первыми входами первого и второго элементов ИЛИ, выход первого элемента ИЛИ вл етс одним выходом устройства, а выход второго элемента ИЛИ соединен с входом блокинг-генератора , выход которого вл етс другим выходом устройства, второй и третий блоки совпадени вхо генератора тактовых импульсов вл ет с входом устройства, введены дифференцирующий блок, интегратор, два пороговых блока и три триггера, причем один вход интегратора объединен с входом генератора тактовых импульсов , выход которого через последовательно соединенные дифференцирующий блок и выпр митель соединен с другим входом интегратора, выход которого соединен с входами пороговых блоков, выход первого порогового блока соединен с первыми входами первого и второго триггеров, первый вход третьего триггера соединен с выходом второго порогового блока, выход генератора тактовых импульсов соединен с вторыми входами первого и третьего триггеров, выход инвертора соединен с вторым входом второго триггера, выход которого соединен с вторым входом первого блока совпадени , выход инвертора соединен с первыми входами второго и третьего блоков совпадени , вторые входы которых соединены соответственно с выходйми первого и третьего триггеров, выход второго блока совпадени соединен с вторым входом второго элемента ИШ, зыход третьего блока совйадени соединен с вторым входом первого элемента ИЛИ. На чертеже изображена структурна электрическа схема предлагаемого устройства. Устройство содержит генератор 1 тактовых импульсов, интегратор 2, дифференцирующий блок 3, выпр митель 4, инвертор 5, пороговые блоки 6 и 7, триггеры 8-10, блоки 11-13 совпадени , элементы ИЛИ 14 и 15, блокинггенератор 16. Устройство работает следующим образом . Сигнал, представл ющий собой суму полезного сигнала и щума, подаетс на вход инвертора 2. Последний обнул етс вначале каждого полутакта короткими импульсами, получаемьми путем диф(})еренцировани и выпр млени сигналов с выхода генератора I с помощью соответственно дифференцирующего блока 3 и выпр мител 4. Полезный сйгнЗл представл ет собой двухпол рную последовательность импульсов , котора принимает в течение полупериода одно из значений мноества . Сигнал аддитивной помехи представ ет -собой щум с плотностью веро тности значений в каждый момент времени , близкой к ayccoвcкoй, т.е. равой / 4/1 где .X - значение сигнала; У дисперси гаума. Известно, что дл такого сигнала справедлива зависимость UeWat-o. . Таким образом, если частота несущей не очень велика, что справедливо дл систем передачи данных по телеграфным и телефонным лини м св зи, то по окончании полупериода на выходе интегратора 2.по витс сигнал. где К - коэффициент равный К, и передачи интегратора. Этот сигнал попадает на входь блока 6 и порогового блока 7, положительного и отрицательного. Сигнал на выходе порогового блока 6 равен логическому нулю, если сигнал входа меньше ее порога срабатывани , и равен логической единице, если сигнал входа больше порога срабатывани , причем порог срабатывани (ji, 7 О, Сигнал на выходе порогового блока 7 равен дорическому нулю, если сигнал входа меньгае порога срабатывани причем порог срабатьшани Ucp OПередними фронтами импульсов с выхода генератора 1 логический ноль или единица записываютс с выходом пороговых блоков 6 и 7 соответственно в триггеры 8 и 9 (О-триггеры), причем запись эта производитс в кон це нечетного полутакта и информаци сохран етс в триггерах 8 .и 9 в тече ние такта. Задним фронтом импульсов с выхода генератора 1 (через инвертор 5) логический ноль или единица записываютс с выхода порогового блока 6 в триггер 10 (О-триггер). Эта запись производитс в конце четного полутакта , и информаци сохран етс в триггере 10 в течение такта, В течение нечетного полутакта cTfrналы с выходов триггеров 8-10 стробируютс на блоках 11-13 соответственно , причем на выходе первого элемента ИЛИ 14 сигнал равен единице, если входной полезный сигнал равн лс и, в течение предыдущего нечетного полутакта или предьщущего четного полутакта, а сигнал с выхода второго элемента ИЛИ 15 равен единице , если входной полезный сигнал равн лс и в течение предыдущего нечетного полутакта. Блокинг-генератор 16 формирует отрицательную последовательность импульсов на втором выходе устройства. Таким образом, на выходах устрой-, ства возникают в нечетные полутакты сигналы, соответствующие формам сигнала за предыдущий такт. Использование предлагаемого устройства позвол ет существенно повысить помехоустойчивость приема за счет сглаживани сигнала помехи, вне СИМОЙ линией св зи, интегратором в течение полутакта.
Claims (1)
- УСТРОЙСТВО ДЛЯ ПРИЕМА разнополярных ДВОИЧНЫХ СИГНАЛОВ, содержащее выпрямитель, генератор тактовых импульсов, выход которого через инвертор соединен с первым входом первого блока совпадения, выход которого соединен с первыми входами первого и второго элементов ИЛИ, выход первого элемента ИЛИ является одним выходом устройства, а выход второго элемента ИЛИ соединен с входом блокинг-генератора, выход которого является другим выходом устройства, второй и третий блоки совпадения, вход генератора тактовых импульсов / . является входом устройства, о т, л ичающеес-я тем, что, с целью повышения помехоустойчивости, в него введены дифференцирующий блок, интегратор, два пороговых блока и три триггера, причем один вход интегратора объединен с входом генератора тактовых импульсов, выход которого через последовательно соединенные дифференцирующий блок и выпрямитель соединен с другим входом интегратора, выход которого соединен с входами пороговых блоков, выход первого порогового блока соединен с первыми входами первого и второго триггеров, первый вход третьего триггера соединен с выходом второго порогового блока, выход генератора тактовых импульсов соединен с вторыми входами § первого и третьего триггеров, выход инвертора соединен с вторым входом второго триггера, выход которого соединен с вторым входом первого блока совпадения, выход инвертора соединен с первыми входами второго и третьего блоков совпадения, вторые входа которых соединены соответственно с выходами первого и третьего триггеров, выход второго блока совпадения соединен с вторым входом второго элемента ИЛИ, выход третьего блока совпадения соединен с вторым входом первого элемента ИЛИ.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823448804A SU1046961A1 (ru) | 1982-06-04 | 1982-06-04 | Устройство дл приема разнопол рных двоичных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823448804A SU1046961A1 (ru) | 1982-06-04 | 1982-06-04 | Устройство дл приема разнопол рных двоичных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1046961A1 true SU1046961A1 (ru) | 1983-10-07 |
Family
ID=21015301
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823448804A SU1046961A1 (ru) | 1982-06-04 | 1982-06-04 | Устройство дл приема разнопол рных двоичных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1046961A1 (ru) |
-
1982
- 1982-06-04 SU SU823448804A patent/SU1046961A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4287596A (en) | Data recovery system for use with a high speed serial link between two subsystems in a data processing system | |
GB1275446A (en) | Data transmission apparatus | |
US3464018A (en) | Digitally controlled frequency synthesizer | |
US4347617A (en) | Asynchronous transmission system for binary-coded information | |
US3614639A (en) | Fsk digital demodulator with majority decision filtering | |
US4292626A (en) | Manchester decoder | |
US3247491A (en) | Synchronizing pulse generator | |
SU1046961A1 (ru) | Устройство дл приема разнопол рных двоичных сигналов | |
US4658399A (en) | Circuit arrangement designed to pick up the error rate in numerical transmission systems | |
EP0064590A1 (en) | High speed binary counter | |
EP0356487A1 (en) | Data bit detector for fiber optic system | |
US3898647A (en) | Data transmission by division of digital data into microwords with binary equivalents | |
US3478267A (en) | Reception of pulses transmitted at n times the nyquist rate | |
US4788605A (en) | Receive Manchester clock circuit | |
US3377560A (en) | Direct data sample single tone receiver | |
US3587086A (en) | Code translator controlled by the most significant digit of a code group | |
CA1305258C (en) | Bipolar with eight-zeros substitution and bipolar with six-zeros substitution coding circuit | |
SU1088144A1 (ru) | Приемник биимпульсного сигнала | |
SU1591189A1 (ru) | Устройство для декодирования сигналов | |
US3564213A (en) | Arrangement for reducing errors in dounting line segments of a zigzag line diagram | |
SU720779A1 (ru) | Цифровой частотный детектор | |
SU1075437A1 (ru) | Приемо-передающа система двоичного кода фазоманипулированными сигналами | |
SU1665526A1 (ru) | Устройство дл приема дискретной информации | |
SU1385318A1 (ru) | Устройство дл приема частотно-манипулированных сигналов | |
SU574860A1 (ru) | Устройство контрол числа ошибок в каналах передачи дискретной информации |