SU1037296A1 - Graphic data reading device - Google Patents

Graphic data reading device Download PDF

Info

Publication number
SU1037296A1
SU1037296A1 SU823437892A SU3437892A SU1037296A1 SU 1037296 A1 SU1037296 A1 SU 1037296A1 SU 823437892 A SU823437892 A SU 823437892A SU 3437892 A SU3437892 A SU 3437892A SU 1037296 A1 SU1037296 A1 SU 1037296A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
trigger
counter
Prior art date
Application number
SU823437892A
Other languages
Russian (ru)
Inventor
Михаил Александрович Самошкин
Original Assignee
Институт Технической Кибернетики Ан Бсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Технической Кибернетики Ан Бсср filed Critical Институт Технической Кибернетики Ан Бсср
Priority to SU823437892A priority Critical patent/SU1037296A1/en
Application granted granted Critical
Publication of SU1037296A1 publication Critical patent/SU1037296A1/en

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СЧИТЫВАНИЯ ГРАФИЧЕСКОЙ ИНФОРМАЦИИ, содержащее первый элемент ИЛИ, один вход которого  вл етс  первым вх.одом устройства, а выход подключен к одному входу первого триггера, другой вход которого  вл етс  вторым входом устройства, а.выход соединен с входом первого элемента И, другой вход которого подключен к генератору тактовых импульсов , дешифратор, соединенный с.выходами первого и второго счетчиков, с одним входом третьего элемента ИЛИ, другой вход которого подключен к выходу второго элемента ИЛИ, а выход подключен к одному входу второго триггера, и с входами второго элемен та ИЛИ, выход которого подключен к первому и второму счетчикам и к одному входу блока пам ти, другие входы которого соединены с третьим и четвертым счетчиками, а выход  вл етс  первым выходом устройства, второй элемент И, входы которого подключены к третьему и четвертому счетчикам , а выход соединен с другим входом первого элемента ИЛИ и с входами третьего и четвертого счетчиков., четвертый элемент ИЛИ, вход которого подключен к третьему счетчику, а выход соединен с первым элементом задержки , подключенным к одному входу п того элемента ИЛИ, к другому входу которого подключен второй элемент задержки , и с одним входом шестого элемента ИЛИ, другой вход которого подключен к первому формирователю сигналов , а выход соединен с одним вхо-дом третьего триггера и с одним входом электронно-лучевой трубки, другие входы которой подключены к блокам отклонени  луча по координатам X и Ux, соединённым с третьим и четвертым счетчиками соответственно, и четвертый триггер, при э,том вход первого формировател  сигналов, второго счетчика и шестого элемента ИЛИ  вл етс  третьим входом устройства/ о тл и чают е ее   тем, что, с це- I лью повьгшени  точности устройства, (Л оно содержит первую группу элементов И, одни входы которых подключены к четвертому триггеру, первый селектор импульсов, соединенный с генератором тактовых импульсоч и с выходом чёт- S вертого триггера, элемент НЕ, подклю-i ченный к выходу четвертого триггера. и к третьему входу первого элемента И, третий элемент задержки, соединенный с первым селектором импульсов, седьмой элемент ИЛИ, первый и второй входы которого подключены к первым селектору импульсов и элементу Н соответственно , а вьлход соединен с первым счетчиком и с вторым элементом задержки, второй селектор импульсов, подключенный к выходу первого селектора импульсов -и к третьему входу седьмого элемента ИЛИ/ восьмой элемент ИЛИ, входы которого соединены с третьим элементом задержки и с первым элементом И, коммутатор, входы которого подключены к выходам восьмого элемента ИЛИ и второго триггера, а выходы подключены к соответствующим элементам И первой группы, вторую группу элементов И/ входы которых соединены с другим выходом четвертого триггера и с коммутатором.A DEVICE FOR READING GRAPHIC INFORMATION containing the first OR element, one input of which is the first input of the device, and the output is connected to one input of the first trigger, the other input of which is the second input of the device, and the output connected to the input of the first element AND, another input of which is connected to a clock pulse generator, a decoder connected to the outputs of the first and second counters, with one input of the third OR element, the other input of which is connected to the output of the second OR element, and the output is connected to one input of the second trigger, and to the inputs of the second element OR, the output of which is connected to the first and second counters and to one input of the memory unit, the other inputs of which are connected to the third and fourth counters, and the output is the first output of the device, the second element And, the inputs of which are connected to the third and fourth counters, and the output is connected to another input of the first element OR and to the inputs of the third and fourth counters., The fourth element OR whose input is connected to the third counter, and the output connected to the first el a delay element connected to one input of the fifth OR element, to the other input of which a second delay element is connected, and with one input of the sixth OR element, the other input of which is connected to the first driver and the output is connected to one input of the third trigger and one input of the cathode ray tube, the other inputs of which are connected to the beam deflection units in the X and Ux coordinates connected to the third and fourth counters, respectively, and the fourth trigger, with this, the input of the first signal conditioner, the second the second counter of the sixth element OR is the third input of the device / ОТ and is effected by the fact that, in order to increase the accuracy of the device, (L it contains the first group of AND elements, one of which inputs are connected to the fourth trigger, the first selector pulses connected to a clock pulse generator and to the output of an even-S true trigger, an element NOT connected to the output of the fourth trigger. and to the third input of the first element AND, the third delay element connected to the first pulse selector, the seventh OR element, the first and second inputs of which are connected to the first pulse selector and element H, respectively, and the drive connected to the first counter and the second delay element, the second pulse selector connected to the output of the first pulse selector - and to the third input of the seventh OR element / the eighth OR element, whose inputs are connected to the third delay element and the first AND element, switch, cat inputs cerned connected to the outputs of the eighth OR gate and the second flip-flop, and the outputs are connected to corresponding elements of the first group, the second group of elements and / inputs of which are connected to the other output of the fourth latch and a switch.

Description

а выходы подключены к третьему счетЧ чику, четвертый элемент задержки, соединенный с дешифратором и с другим входом второго триггера, дев тый: элемент ИЛИ, входы которого подключены к дешифратору и к третьему элемен7-у ИЛИ, а выход соединен с одним входом четвертого триггера, п тый элемент задержки, подключенный к другому входу четвертого триггера, дес тый элемент ИЛИ, входы которого соединены с дешифратором, а выходы подключены к п тому элементу задержки , третий элемент И, входы которого соединены с третьим счетчиком и с выходом четвертого триггера, одиннадцатый элемент ИЛИ, входы которого подгand the outputs are connected to the third counter, the fourth delay element connected to the decoder and to the other input of the second trigger, the ninth: OR element, whose inputs are connected to the decoder and to the third element OR, and the output is connected to one input of the fourth trigger, the fifth delay element connected to another input of the fourth trigger, the tenth OR element, whose inputs are connected to the decoder, and the outputs are connected to the fifth delay element, the third And element, whose inputs are connected to the third counter and to the fourth output trigger, eleventh OR, whose inputs are

ключены н выходу одного элемента И первой группы и к выходу третьего , элемента И, а выход соединен с вторым входом четвертого счетчика, третий вход которого подключен к выходу другого элемента И первой группы, и последовательно соединенные шестой элемент задержки, подключенный к выходу седьмого элемента ИЛИ, регистр, один вход которого  вл етс  третьим входом устройства, другой подключен к выходу второго элемента ИЛИ, а выход  вл етс  вторым выходом устройства и подключен к блоку пам ти, и цифроаналоговый преобразователь, выход которого  вл етс  третьим выходом устройства.They are connected to the output of one element of the first group and to the output of the third element, AND, and the output is connected to the second input of the fourth counter, the third input of which is connected to the output of another element AND of the first group, and the sixth delay element connected in series to the output of the seventh element OR A register, one input of which is the third input of the device, the other is connected to the output of the second OR element, and the output is the second output of the device and connected to the memory block, and a D / A converter, the output of which is th is the third output device.

1. .one. .

Изобретение относитс  к автоматике и вычислительной технике и может найти применение в информационно-поисковых системах и в системах автоматизированного np(j,eK тиров ани , управлени , обучени  в качестве средст считывани  графической информации  л   ввода ее в ЭВМ, передачи на устройство отображени  или в систему хранени .The invention relates to automation and computing and can be used in information retrieval systems and in automated np systems (j, eK tirovi, control, training as a means of reading graphic information to enter it into a computer, transfer to a display device or system storage.

Известно устройство дл  считьшани  графической информации, содержащее первый элемент И, входы которого соединены с генератором импульсов и с-первым триггером, подключенным к первому элементу ИЛИ, а выход соедийен с вторым элементом ИЛИ, подключенным к первому элементу задержки, электронно-лучевую трубку, отклон юща  система которой соединена со счетчиком строк и счетчиком кадров, подключенными к блоку пам ти к к второму элементу И, соединенному с первым элементом ИЛИ, коммутатор, соединенный с вторым элементом ИЛИ, с вторым триггером и со счетчиком строк, выход которого подключен к счетчику кадров и к второму элементу задержки, дешифратор, соединенный со счетчиком тактов и с третьим элементом И, вйход которого подключен к блоку пам ти, второй формирователь сигналов, соединенный с электронно .лучевой трубкой, и третий триггер, четвертый элемент ИЛИ, выход которого соединены с дешифратором и с трет им элементом ИЛИ, а выход подключен к второму и к третьему триггерам и к счетчику тактов, счетчик видеосигналов , соединенный с четвертым .элементом ИЛИ и с дешифратором, элемент НЕ, подключенный к первому элементу Ник третьему триггеру, п тый элемент ИЛИ, входы которого подключены к счетчику строк и к первому формирователю сигналов, и последовательно соединенные первый селектор, подключенный к генератору импульсов, к третьему триггеру и к первому элементу задержки, второй селектор, подключенный к счетчику тактов, к, второму. триггеру и к первому формирователю сигналов, шестой элемент ИЛИ, подключенный к четвертому, элементу ИЛИ и к третьему элементу задержки, седьмой элемент ИЛИ, подключенный к второму элементу задержки, и четвертый триггер , вход которого подключен к п тому и седьмому элементам ИЛИ, а выход соединен с вторым формирователем сигналов.A device for reading graphic information containing the first AND element, whose inputs are connected to a pulse generator and a first trigger connected to the first OR element, and the output connected to the second OR element connected to the first delay element, the cathode ray tube, is known. whose system is connected to a row counter and a frame counter connected to a memory unit to the second element AND connected to the first element OR, a switch connected to the second element OR to the second trigger and with a row counter, the output of which is connected to the frame counter and to the second delay element, a decoder connected to the clock counter and a third And element whose input is connected to the memory unit, a second signal conditioner connected to the electron tube, and a third trigger , the fourth OR element, the output of which is connected to the decoder and the third element OR, and the output is connected to the second and third triggers and to the clock counter, a video counter connected to the fourth OR element and to the decoder, the elements t is NOT connected to the first element Nick to the third trigger, the fifth element OR, whose inputs are connected to the row counter and to the first signal conditioner, and the first selector connected in series to the pulse generator, to the third trigger and to the first delay element, the second selector connected to the clock counter, to, the second. trigger and to the first signal conditioner, the sixth OR element connected to the fourth, the OR element and the third delay element, the seventh OR element connected to the second delay element, and the fourth trigger, whose input is connected to the fifth and seventh OR elements, and the output connected to the second driver signals.

В этом устройстве считывание осуществл етс  следующим образом. Каждый видеосигнал, соответствующий выходу луча на точку графической информации , записывает состо ние счетчиков строк и кадров в блок пам ти и осуществл ет гашение луча. Затем луч. выводитс  в соседнюю точку растра по направлению сканировани , возвращаетс  на считанную позицию и засвечиваетс . Если по вл етс  второй видеосигнал , то происходит выдача записанных в блоке пам ти координат на выход устройства. Если же видеосигнала нет, то погашенный луч выводитс  в другую соседнюю точку, возвращаетс  на считанную йозицию и подсвечиваетс . Если по вл етс  второй видеосигнал , то производитс  выдача кооринат из блока пам ти. Если же видеосигнала нет. то координаты считанной точки не выдаютс , а устройство проблжает сканирование Кадра. При новом поступлении видеосигнала описанный процесс повтор етс . Устройство заканчивает считьшание при полном заполнении счетчиков строк и кадров 1.In this device, the reading is carried out as follows. Each video signal corresponding to the beam output to a point of graphic information records the status of the line and frame counters in a memory block and performs beam blanking. Then a ray. is output to the next raster point in the scanning direction, returns to the read position and lights up. If a second video signal appears, then the coordinates recorded in the memory block are output to the device output. If there is no video signal, then the extinguished beam is output to another neighboring point, returns to the read position and is highlighted. If a second video signal appears, a coorinate is issued from the memory block. If there is no video signal. then the coordinates of the read point are not output, and the device is scanning the Frame. With new video input, the described process is repeated. The device finishes matching when the row and frame counters are full 1.

Недостатком данного устройства считьшани   вл етс  низка  точность считьтани  и больша  избыточность передаваемой информации при считьшании т.е. недостаточна  информативность.The disadvantage of this pairing device is the low accuracy of the balance and the large redundancy of the transmitted information when mixing. insufficient information content.

Наиболее близким к изобретению по технической сущности  вл етс  устройство , содержащее первый элемент И, входы соединены с первым генератором тактовых импульсов и с первым триггером управлени  считыванием, подключенным к второму входу устройства и к первому элементу ИЛИ, входы которо .го соединены с первым входом устройства выходом второго элемента И, входы которого соединены с первым счетчиком формировани  строк и с первым счетчиком формировани  кадров. Выходы второго элемента И подключены к первому счетчику формировани  строк и к первому счетчику формировани  кадров, выходы последнего соединены с блоком отклонени  луча по координате il и с блоком пам ти. Выходы первого счётчика формировани  строк подключенык первому счетчику формировани  кадров, к блоку пам ти и к блоку отклонени  луча по координате X, соединенного с электронно-лучевой трубкой, входы которой подключены к блоку отклонени  луча по координате V и к второму формирователю сигналов Выход триггера гашени  подключен к второму формирователю сигналов, а вход - к второму и к третьему элемен там ИЛИ, входы которого соединены с. первым и вторым элементами задержки, вход последнего подключен к четвертому элементу ИЛИ. Выход первого генератора тактовых импульсов соединен со счетчиком тактов, четвертым элементом ИЛИ и первым формирователем сигналов. Третий вход устройства подключен к блоку пам ти, первому формирователю сигналов и второму элементу ИЛИ, соединенному с первым формирователем сигналов, и к счетчику видеосигналов. Вход п того элемента ИЛИ подключен к дешифратору, а выход - к четвертому элементу ИЛИ, к второму и к третьему триггеру.управлени , к счетчику видеосигналов и к счетчику тактов, входы дешифратора соединены со счетчиками тактов и видеосигналов , а выходы - с шестым элементом ИЛИ, ВЕзКоды которого подключены к. п тому элементу ИЛИ и к блоку пам ти, а блок пам ти - к выходу устройства . Выходы третьего элемента И соединены.с вторым генератором тактовых импульсов, с первым и вторым триггерами управлени  считыванием, а выходы с четвертым элементом И и с вторым счетчиком формировани  стро выходы которого подключены к блоку пам ти, седьмому элементу ИЛИ, к блоу отклонени  луча по координате л и к третьему триггеру управлени  .считыванием , соединенному с четвертым элементом..И. Выходы первого элемента И св заны с первым элементом задержи , подк.гаоченн1лм к п тому элементу И, с вторым счетчиком формировани  строк и вторым счетчиком формировани  кадров, входы которого соедине ц с четвертым элементом И, .а выходы с блоком отклонени  луча по координате V , блоком пам ти и седьмым элементом ИЛИ. Входы элемента НЕ св -эаны с третьим входом устройства, а ыходы - с п тым элементом И, подключенным к второму триггеру управлени , ыход первого счетчика формировани  строк соединен с седьмым элементом ИЛИ 2.The closest to the invention to the technical essence is a device containing the first element AND, the inputs are connected to the first clock pulse generator and to the first read control trigger connected to the second input of the device and to the first OR element whose inputs are connected to the first input of the device. the output of the second element And, the inputs of which are connected to the first row forming counter and the first framing counter. The outputs of the second element I are connected to the first row forming counter and to the first frame forming counter, the outputs of the latter are connected to the beam deflection unit along the coordinate il and to the memory unit. The outputs of the first row shaping counter are connected to the first frame shaping counter, to the memory unit and to the beam deflection unit along the X coordinate connected to the cathode ray tube, whose inputs are connected to the V deflection unit along the second coordinate generator and the Extinguishing Trigger output is connected to the second signal conditioner, and the input to the second and third elements OR, whose inputs are connected to. the first and second delay elements, the last input is connected to the fourth element OR. The output of the first clock pulse generator is connected to a clock counter, the fourth OR element, and the first driver of signals. The third input of the device is connected to the memory unit, the first signal conditioner and the second OR element connected to the first signal conditioner, and to the video counter. The input of the fifth element OR is connected to the decoder, and the output to the fourth element OR, to the second and third control trigger, to the video counter and to the clock counter, the decoder inputs are connected to the clock and video counters, and the outputs are from the sixth OR element The VES codes of which are connected to the OR element and to the memory block, and the memory block are connected to the output of the device. The outputs of the third element And are connected with the second clock generator, with the first and second read control triggers, and the outputs with the fourth element And with the second formation counter whose outputs are connected to the memory unit, the seventh element OR, to the beam of the beam deflection along the coordinate l and to the third reading control trigger, connected to the fourth element .. AND. The outputs of the first element AND are associated with the first delay element, the subcomponent of the first element AND, the second row formation counter and the second frame formation counter, whose inputs are connected with the fourth AND element, and outputs with the beam deflection unit along the V coordinate , memory block and the seventh element OR. The inputs of the element are NOT St.-enans with the third input of the device, and the outputs are with the fifth AND element connected to the second control trigger, the output of the first row generation counter is connected to the seventh OR 2 element.

Недостатком известного устройства  вл етс  низка  точность..A disadvantage of the known device is low accuracy.

Цель изобретени  - повышение точности считьшани .The purpose of the invention is to improve the accuracy of the connection.

Поставленна  цель достигаетс  тем, что в устройство, содержащее первый элемент ИЛИ, один вход которого  в- . л етс  первым входом устройства, а выход подключен к одному входу первого триггера, другой вход которого  вл етс  вторым входом устройства, а выход соединен с одним входом пер- вого элемента И, другой вход которого подключен к генератору тактовых импульсов, дешифратор, соединенный с выходами первого и второго счетчиков, с одним входом третьего элемента ИЛИ, другой вход которого подключен к выходу второго элемента ИЛИ, а выход подключен к одному входу триггера,. и с входами второго элемента ИЛИ, выход которого подключен к первому и второму счетчикам и к одному входу блока пам ти, другие входы которого соединены с третьим и четвертым счетчиками , а выход. вл етс  первым выходом устройства, второй элемент К, входы которого подк.шочены к третьему и четвертому счетчикам, а выход соединен с другим входом первого элемента ИЛИ и с входами третьего и четвертого счетчиков, четвертый элемент ИЛИ, вход которого подключен к третьему счетчику, а выход соединен с первым элементом згщержки, подключенным к одному входу п того элемента ИЛИ, к другому входу которого подк.лючен второй элемент задержки, и с одним входом, шестого элемента ИЛИ, другой вход которого подключен к первому формирователю сигналов, а выход соединен с одним входом третьего триггера и с одним входом электронно-лучевой трубки, другие входы которой подключены к блокам отклонени  луча по координатам )- и У , соединенным с третьим и четвертым счетчиками соответственно , и четвертый триггер, при ЭТОМ вход первого формировател  сигиалов , второго счетчика /шестого элемента ИЛИ  вл етс  третьим входом устройства, введены перва  группа элементов И, одни входы которых поД ключенн к четвертому триггеру, первый салектор импульсов, соединенный с генератором тактовых импульсов и с выходом четвертого триггера, -Элемент НЕ, подключенный к выходу четвертого триггера и к третьему входу первого элемента. И, третий элемент задержки, соединенный с первым селектором импульсов, седьмой элемент ИЛИ первый и второй входы которого подключены к первым селектору, импульсов и элементу И соответственно, а выход соединан с первым счетчиком И с вторым элементом задержки, второй селектор импульсов, подключенный к выходу пер ого селектора и к третьему входу се.лсмого элемента ИЛИ, восьмой элеiviP-г /Tij, входы которого соединеныThe goal is achieved by the fact that the device containing the first OR element, one input of which is in -. It is the first input of the device, and the output is connected to one input of the first trigger, the other input of which is the second input of the device, and the output is connected to one input of the first And element, the other input of which is connected to the clock generator, the decoder connected to the outputs the first and second counters, with one input of the third OR element, the other input of which is connected to the output of the second OR element, and the output is connected to one trigger input ,. and with the inputs of the second OR element, the output of which is connected to the first and second counters and to one input of the memory block, the other inputs of which are connected to the third and fourth counters, and the output. is the first output of the device, the second element K, whose inputs are connected to the third and fourth counters, and the output connected to another input of the first OR element and to the inputs of the third and fourth counters, the fourth OR element whose input is connected to the third counter, and the output is connected to the first buckle element connected to one input of the fifth OR element, to the other input of which the second delay element is connected, and to one input of the sixth OR element, the other input of which is connected to the first driver of signals , and the output is connected to one input of the third trigger and one input of the cathode ray tube, the other inputs of which are connected to the beam deflection units by coordinates) and Y, connected to the third and fourth counters, respectively, and the fourth trigger, with THIS the first driver The second counter / sixth element OR is the third input of the device, the first group of AND elements are entered, one inputs of which are connected to the fourth trigger, the first pulse selector connected to the clock generator a fourth flip-flop output, NOT-element connected to the output of the fourth flip-flop and to the third input of the first element. And, the third delay element connected to the first pulse selector, the seventh element OR the first and second inputs of which are connected to the first selector, pulses and element And, respectively, and the output connected to the first counter And the second delay element, the second pulse selector connected to the output the first selector and to the third input of the element OR, the eighth element P-g / Tij, whose inputs are connected

0vprjTbHf.: элементом задержки и с перBt .jN --iKe-ieHTCM И, коммутатор, входы КО ( подключены к выходам восьмоГ; jJiGi.ieirra ИЛИ и второго триггера, га .11.1хс)ды подключены к соответству оiji (i 3;io.teHToM И первой группы, .г.угтпу элементов И, входы которык соединемы с дйугим выходом четвертого тр; ТТера и с коммутатором, а i: ыходы подключены к третьему счет .чп.су, гетвврт лй элемент задержки, соединенный с дешифратором и с другим нходом второго триггера, дев тый зламент ИЛИ, входы которого подключены к д шифратору и к третьему эле .магту ИЛИ, а выход соединен с одним зхолд , четвертого триггера, п тый элемент задержки, подключенный к другому входу четвертого триггера, дэс тый элемент ИЛИ, входы которого соединены с дешифратором, а выходы подкллочены к п тому элементу задержки , третий элемент И, входы которого соединены с третьим счетчиком и с выходом четвертого триггера, одиннадцг ,тый элемент ИЛИ, .входы которого подключены к выходу одного элеглента И первой группы и к выходу третьего злемента И, а выходсоединен с вторым входом четвертого счетчика, третий вход которого подключен к выходу другого эле мента .И первой группы, и последовательно соединенные шестой элемент задержки, подключенный к выходу седьмого элемента ИЛИ, регистр, один вход которого  вл етс  третьим .входом устройства, другой подключен к выходу второго элемента ИЛИ, а выход  вл етс  вторым выходом устройства и поцхлючен к блоку пам ти, и цифроаналоговый преобраэ.ователь, выход которою  вл етс  третьим выходом устройства0vprjTbHf .: delay element and from the first Bt .jN --iKe-ieHTCM I, switch, CO inputs (connected to the outputs of the eighth; jJiGi.ieirra OR of the second trigger, he .11.1хс) are connected to the corresponding oiji (i 3; io .teHToM And the first group, .gutpu elements And, the inputs of which are connected to the dynamic output of the fourth tr; Tter and the switch, and i: the outputs are connected to the third account. chip, the gateway is a delay element connected to the decoder and another way of the second flip-flop, the ninth OR, the inputs of which are connected to the d encoder and to the third element OR, and the output is connected to one the fourth trigger, the fifth delay element connected to the other input of the fourth trigger, the des element OR, whose inputs are connected to the decoder, and the outputs are connected to the fifth delay element, the third And element, whose inputs are connected to the third counter and to the output the fourth flip-flop, eleven, or th element, whose inputs are connected to the output of one element I of the first group and to the output of the third element I, and the output connected to the second input of the fourth counter, the third input of which is connected to the output of another the first group, and the sixth delay element connected in series, connected to the output of the seventh OR element, a register whose one input is the third input of the device, the other connected to the output of the second OR element, and the output is the second output of the device memory unit and a digital-to-analog converter. The output of which is the third output of the device

На чертеже приведена блок-схема.The drawing shows a block diagram.

Блок-схема включает первый элементThe block diagram includes the first element

1ИЛИ, генератор 2 тактовых импульсов , первый счетчик 3 (тактов), второй счетчик 4 (видеосигналов), первый .триггер 5,, -первый элемент И 6, дешифратор 7, второй триггер 8, третий триггер 9, второй элемент ИЛИ 10 трет.ий элемент ИЛИ II, третий счетчик 12 (формировани  строк), второй элемент И 13, четвертый счетчик 14 (формировани  кадров), блок 15 пам ти , четвертый элемент ИЛИ 16, первый элемент 17 задержки, первый формирователь 18 сигналов, блок 19 отклонени  луча по координате Jl , блок 20 отклонени  луча по координате X, второй элемент 21. задержки, п тый элемент ИЛИ 22, шестой элемент ИЛИ 23, второй формирователь 24 сигналов, триггер 25 гашени , электронно-лучевую трубку 26, первый селектор 27 импульсов, НЕ 28 третий элемент 29 задержки, второй селектор 30 импульсов, седьмой элемент ИЛИ 31, восьмой элемент ИЛИ 32, четвертый элемент 33 задержки, коммутатор 34, дев тый элемент ИЛИ. 35, первую группу элементов 1,36 и 37 и вторую группу элементов И 38 и 39, п тый элемент 40 задержки, дес тый элемент ИЛИ 41, третий элемент И 42, регистр 43, шестой элемент 44 задержки, одиннадцатый элемент ИЛИ1OR, generator 2 clock pulses, the first counter 3 (cycles), the second counter 4 (video), the first .Trigger 5 ,, -the first element And 6, the decoder 7, the second trigger 8, the third trigger 9, the second element OR 10 tert. Element OR II, third counter 12 (line forming), second AND 13 element, fourth counter 14 (framing), memory block 15, fourth OR element 16, first delay element 17, first signal generator 18, beam deflection unit 19 on coordinate Jl, ray deflection block 20 on coordinate X, second delay element 21. delay, fifth element LI 22, sixth element OR 23, second shaper 24 signals, trigger 25 quench, cathode ray tube 26, first pulse selector 27, NOT 28 third delay element 29, second pulse selector 30, seventh element OR 31, eighth element OR 32, the fourth delay element 33, the switch 34, the ninth OR element. 35, the first group of elements 1.36 and 37 and the second group of elements AND 38 and 39, the fifth delay element 40, the tenth element OR 41, the third element AND 42, the register 43, the sixth element 44 of the delay, the eleventh element OR

45,цифроаналоговый преобразователь45, digital-to-analog converter

46,первый вход 47, второй вход 49, первый выход 50, второй выход 51 и третий выход 52.46, first inlet 47, second inlet 49, first outlet 50, second outlet 51 and third outlet 52.

Устройство работает следующим обра э ом.The device works as follows.

Сигнал включени , по вившийс  на втором входе 48 устройства, устанавливает триггер 5 в состо ние Ч, Импульсы с генератора 2 поступают на вход элемента И б. Так как в исходном состо нии триггеры 8 и 25 наход тс  в нулевом состо нии, то на выходе элемента НЕ 8 имеетс  сигнал разрешени  прохождени  импульга через элемент И .6. Этот импульс поступает на элемент ИЛИ 31 и записываетс  в счетчик 3. Кроме того, импульс с выхода элемента И 6 поступает через элемент ИЛИ 32 на вход коммутатора 34, Поскольку второй триггер находитс  в состо нии О, то с коммутатора поступает единичный импульс через элемент И 38 в счетчик 12, Импульсы с элемента ИЛИ 31 через формирователь 18 сигналов, элемент ИЛИ 23 устанавливают триггер 9 в состо ние , который через второй формирователь 24.гасит луч. Импульс с выхода элемента ИЛИ 31, через элемент 21 задержки, элемент ИЛИ 22 устанавливает триггер 9 в состо ние . Луч оп ть засвечиваетс . Таким образом осуществл етс  гашение луча на врем  переходных процессов в устройстве при прохоходении сигнала. При наличии видеосигнала на входе 49 устройства он записьшаетс  в ресистр 43 и задержанным импульсом с выхода элемента 4.4 задержки -сдвигает с  вправо на один разр д. При отсутствии видеосигнала содержимое регист ра 43 импульсом с шестого элемента 44 задержки сдвигаетс  также вправо. Таким образом, независимо от наличи  видеосигнала содержимое регистра 43 импульсами с шестого элемента 44 задержки сдвигаетс  на одну одиночную единицу вправо, при этом в зависимос ти от наличи  или отсутстви  видеосигнала записываетс  в регистр 43 двоичный код О или L и, таКИМ образом, формируетс  двоичный код., который далее преобразовываетс  цифроаналоговым преобразователем 46 в аналоговый сигнал  ркости луча. В процессе считывани  графической информации воз11астающие коды с выхода счетчиков 12 и 14 поступают соответственно в блок 20 отклонени  луча по координате X и в блок 19 отклонени  луча покоординате V , которые осуществл ют развертку луча ЭЛТ 26 в направлении X и . Первый импульс с селектора 27, предназначенного дл  выделени  трех импульсов, через элемент ИЛИ 31 поступит в счетчик 3, с выхода которого сигналы поступ т в дешифратор 7.Сиг нал с первого выхода дешифратора 7 через элемент ИЛИ 41, элемент 40 задержки , необходимой дл  задержки на врем  переключени  коммутатора 34, установит в единичное состо ние триг гер 9, который подключит выходы коммутатора 34 через элемент И 36, элемент И 37 и элемент ИЛИ 45 к входу счетчика 14. Задержанный на врем  пе реключени  первый импульс с выхода селектора 27 через элемент 29 задерж ки, элемент ИЛИ 32 поступит на вход коммутатора 34. Поскольку триггер 8 находитс  в состо нии О, то импульс с выхода коммутатора 34 поступает на вход счетчика 14 через элемент И 36 и элемент ИЛИ 45. Аналогич но, как и по первому такту, первый импульс с выхода селектора 27 поступит через элемент ИЛИ 31, формирователь 18 сигналов, элемент ИЛИ 23 на триггера Э, и луч установку в гаситс , а згщержанный импульс с эле мента ИЛИ 31 через элемент 21 задерж ки, элемент ИЛИ 22 установит в О триггер 9, и луч засветитс . При наличии видеосигнала на треть ем входе 49 устройства он поступит на запись в счетчик 4, на запись и сдвиг на единицу вправо в регистре 43. Запись и сдвиг кода производитс  в регистре 43 задержанным импульсом с выхода элемента 44 задер ки. При этом через элемент ИЛИ 23 производитс  гашение луча установкой в единичное состо ние триггера 9. Таким образом, производитс  отклонение луча ЭЛТ по координате на один растр-элемент в сторону увеличени  координаты с соответствующим подсветом в данной точке. Второй импульс с селектора 27 поступает через элемент ИЛИ 31, счетчик 3, дешифратор 7-, элемент-ИЛИ 35 и устанавливает в 0 триггер 25. Второй импульс с селектора 27 поступает через элемент 29 задержки, элемент ИЛИ 32 , коммутатор 34 элемент ,И 38 на вход счетчика 12, При.этом второй импульс с выхода элемента ИЛИ 31 через формирователь 18 сигна лов , элемент ИЛИ 23 поступит на триггера 9. установку в Импульс с выхода элемента ИЛИ 31 через . элемент 21 задержки, п тый элемент ИЛИ 22 устанавливает триггер 9 в О. В результате луч гаситс  на. врем  переходных процессов и подсвечиваетс  при выводе луча в считываемую точку. Таким образом, производитс  отклонение луча ЭЛТ по координате X на один растр-элемент в сторону увеличени  координаты с.соответствующим подсветом. Если луч вышел на линию, то на третьем входе 49 устройства по витс  видеосигнал, который запишетс  в регистр 43, и содержимое регистра 43 задержанным импульсом с элемента 44 з.адержки сдвигаетс  вправо на единицу без передачи на цифроаналоговый преобразователь 46 и выход 51 устройства. Третий импульс с селектора 27 аналогично установит в триггер 25, а коммутатор 34 устанавливаетс  на вычитание координаты. Выходы коммутатора 34 подключаютс  через элемент И 42, элемент ИЛИ 45 на вход счетчика 14. Луч засвечиваетс  как и в предьщущих случа х, и при выходе луча на линию он записьтаетс  в ре1ист.р 43 и в счетчик, 4. По окончании третьего импульса с селектора 27 Селектор 30, предназначенный дл  выделени  двух импуль.сов, вьздает еще два импульса. Первый импульс через элемент ИЛИ 31 поступи.т на счетчик 3, выходы которого подключены к дешифратору 7. Сигнал с выхода дешифратора 7 через элемент ИЛИ 11 устанавливает в О триггеры 8 и 25. . Второй импульс через элемент ИЛИ 31 поступает в счетчик 3, вцходы которого подключены к дешифратору 7, Сигнал с выхода дешифратора 7 через элемент ИЛИ 10 разрешает выдачу кодов координат X , из блока 15 пам ти и кодов из регистра 43, которые преобразуютс  цифроаналоговым преобразователем 46 в аналоговый сигнал. Выдача кодов координат У. и V из блока 15 пам ти и кодов из регистра 43The turn-on signal, detected at the second input 48 of the device, sets the trigger 5 to the state H, The pulses from the generator 2 are fed to the input of the element b. Since in the initial state the triggers 8 and 25 are in the zero state, the output of the element HE 8 has a signal for allowing the passage of a pulse through the element AND. 6. This impulse arrives at the element OR 31 and is recorded in counter 3. In addition, the impulse from the output of element AND 6 enters through the element OR 32 at the input of switch 34. Since the second trigger is in the state O, a single impulse comes from the switch through the element 38 into the counter 12, impulses from the OR element 31 through the signal conditioner 18, the OR element 23 sets the trigger 9 to the state that extinguishes the beam through the second imager 24. The pulse from the output of the element OR 31, through the element 21 of the delay, the element OR 22 sets the trigger 9 to the state. The beam is again illuminated. In this way, the beam is extinguished during the transient processes in the device when the signal is passed. If there is a video signal at the input 49 of the device, it is written to the resistor 43 and the delayed pulse from the output of the delay element 4.4 shifts from the right by one bit. In the absence of a video signal, the contents of the register 43 from the sixth delay element 44 are also shifted to the right. Thus, regardless of the presence of a video signal, the contents of register 43 pulses from the sixth delay element 44 are shifted by one single unit to the right, and depending on the presence or absence of a video signal, a binary code O or L is written to register 43 and, in this way, a binary code is generated ., which is further converted by a digital-to-analog converter 46 to an analog beam strength signal. In the process of reading the graphic information, the output codes from the output of the counters 12 and 14 enter, respectively, the beam deflection unit 20 along the X coordinate and the beam deflection unit 19 of the coordinate V, which sweep the CRT beam 26 in the X direction and. The first pulse from the selector 27, intended to extract three pulses, through the OR element 31 will go to counter 3, from the output of which signals will go to the decoder 7. The signal from the first output of the decoder 7 through the OR element 41, the delay element 40 necessary for delay for the switching time of the switch 34, sets trigger one 9, which connects the outputs of the switch 34 through AND 36, AND 37 and OR 45 to the input of counter 14. The first pulse delayed by switching from the output of selector 27 through switching 29 h the OR element 32 arrives at the input of the switch 34. Since the trigger 8 is in the state O, the pulse from the output of the switch 34 arrives at the input of the counter 14 through the AND 36 element and the OR 45 element. Similarly, as in the first clock cycle, the first pulse from the output of the selector 27 will go through the element OR 31, the shaper 18 signals, the element OR 23 on the trigger E, and the beam is set to damping, and the crimped pulse from the element OR 31 through the delay element 21, the element OR 22 will set to О the trigger 9, and the beam will flash. If there is a video signal at the third input 49 of the device, it will go to the recording in counter 4, to record and shift by one to the right in register 43. The code is written and shifted in register 43 by a delayed pulse from the output of the delay element 44. At the same time, through the OR 23 element, the beam is extinguished by setting the trigger state 9 in one state. Thus, the CRT beam is deflected along the coordinate one raster element in the direction of the coordinate increase with the corresponding illumination at this point. The second pulse from the selector 27 comes through the element OR 31, the counter 3, the decoder 7-, the element-OR 35 and sets to 0 the trigger 25. The second pulse from the selector 27 comes through the delay element 29, the element OR 32, the switch 34 element, AND 38 to the input of the counter 12, At this second pulse from the output of the element OR 31 through the shaper 18 signals, the element OR 23 will go to the trigger 9. installation in the Pulse from the output of the element OR 31 through. delay element 21, fifth element OR 22 sets trigger 9 to O. As a result, the beam is damped to. transient time and is highlighted when the beam is at the readable point. Thus, the CRT beam is deviated along the X coordinate by one raster element in the direction of increasing the coordinate with the corresponding illumination. If the beam is on the line, then at the third input 49 of the device, a video signal is written to register 43, and the contents of register 43 are delayed by a pulse from element 44 of the delayed signal to the right by one without being transmitted to the digital-to-analog converter 46 and output 51 of the device. The third pulse from the selector 27 will similarly set to the trigger 25, and the switch 34 is set to subtract the coordinates. The outputs of the switch 34 are connected through the element AND 42, the element OR 45 to the input of the counter 14. The beam is illuminated as in the previous cases, and when the beam reaches the line, it records into the stream 43 and the counter, 4. At the end of the third pulse c selector 27 Selector 30, designed to separate two pulse ss, produces two more pulses. The first pulse through the element OR 31 enters the counter 3, the outputs of which are connected to the decoder 7. The signal from the output of the decoder 7 through the element OR 11 sets to О the triggers 8 and 25.. The second pulse through the element OR 31 enters the counter 3, the inputs of which are connected to the decoder 7, the signal from the output of the decoder 7 through the element OR 10 allows the issuance of coordinate codes X from the memory block 15 and the codes from the register 43, which are converted by the digital-to-analog converter 46 to analog signal. Issuance of coordinate codes Y. and V from memory block 15 and codes from register 43

производитс  при наличии в счетчике 4 видеосигналов от одного и более. При отсутствии видеосигналов в рассматриваемом цикле с регистра 43 не вьвдаетс  сигнал разрешени  вьщачи значений кодов координат Х- и il из блока 15 пам ти. Далее цикл считьша-produced when there are 4 video signals from one or more in the counter. In the absence of video signals in the cycle in question, the register 43 does not receive a signal for resolving the values of the coordinate codes X- and il from memory block 15. Further cycle

ни  повтор етс . Устройство может прекратить считывание в любой момент времени при по влении сигнала на первом входе 47 устройства.nor is it repeated. The device can stop reading at any time when a signal is detected at the first input 47 of the device.

Введение новых узлов и элементов позволило существенно повысить точность устройства.The introduction of new components and elements has significantly improved the accuracy of the device.

Claims (1)

УСТРОЙСТВО ДЛЯ СЧИТЫВАНИЯ ГРАФИЧЕСКОЙ ИНФОРМАЦИИ, содержащее первый элемент ИЛИ, один вход которого является первым входом устройства, а выход подключен к одному входу первого триггера, другой вход которого является вторым входом устройства, а выход соединен с входом первого элемента И, другой вход которого подключен к генератору тактовых импульсов, дешифратор, соединенный с выходами первого и второго счетчиков, с одним входом третьего элемента ИЛИ, другой вход которого подключен к выходу второго элемента ИЛИ, а выход подключен к одному входу второго триггера, и с входами второго элемента ИЛИ, выход которого подключен к первому и второму счетчикам и к одному входу блока памяти, другие входы которого соединены с третьим и четвертым счетчиками, а выход является первым выходом устройства, второй элемент И, входы которого подключены к третьему и четвертому счетчикам, а выход соединен с другим входом первого элемента ИЛИ и с входами третьего и четвертого счетчиков, четвертый элемент ИЛИ, вход которого подключен к третьему счетчику, а выход соединен с первым элементом задержки, подключенным к одному входу пятого элемента ИЛИ, к другому входу которого подключен второй элемент задержки, и с одним входом шестого элемента ИЛИ, другой вход которого подключен к первому формирователю сигналов, а выход соединен с одним входом третьего триггера и с одним входом электронно-лучевой трубки, другие входы которой подключены к блокам отклонения луча по координатам 2Си ty, соединенным с третьим и четвертым счетчиками соответственно, и четвертый триггер, при этом вход первого формирователя сигналов, второго счетчика и шестого элемента ИЛИ является третьим входом устройства, отлйчающеес я тем, что, с це- § лью повышения точности устройства, оно содержит первую группу элементов И, одни входы которых подключены к четвертому триггеру, первый селектор импульсов, соединенный с генератором тактовых импульсов и с выходом четвертого триггера, элемент НЕ, подключенный к выходу четвертого триггера, и к третьему входу первого элемента И, третий элемент задержки, соединенный с первым селектором импульсов, седьмой элемент ИЛИ, первый и второй входы которого подключены к первым селектору импульсов и элементу И соответственно, а выход соединен с первым счетчиком и с вторым элементом задержки, второй селектор импульсов, подключенный к выходу первого селектора импульсов и к третьему входу седьмого элемента ИЛИ, восьмой элемент ИЛИ, входы которого соединены с третьим элементом задержки и с первым’ элементом И, коммутатор, входы которого подключены к выходам восьмого элемента ИЛИ и второго триггера, а выходы подключены к соответствующим элементам и первой группы, вторую группу элементов И, входы которых соединены с другим выходом четвертого триггера и с коммутатором, а выходы подключены к третьему счет-1 чику, четвертый элемент задержки, соединенный с дешифратором и с другим входом второго триггера, девятый: элемент ИЛИ, входы которого подключены к дешифратору и к третьему элементу ИЛИ, а выход соединен с одним входом четвертого триггера, пятый элемент задержки, подключенный к другому входу четвертого триггера, десятый элемент ИЛИ, входы которого соединены с дешифратором, а выходы подключены к пятому элементу задержки, третий элемент И, входы которого соединены с третьим счетчиком и с выходом четвертого триггера, одиннадцатый элемент ИЛИ, входы которого подг ключены к выходу одного элемента И первой группы и к выходу третьего , элемента И, а выход соединен с вторым входом четвертого счетчика, третий вход которого подключен к выходу другого элемента И первой группы, и последовательно соединенные шестой элемент задержки, подключенный к выходу седьмого элемента ИЛИ, регистр, один вход которого является третьим входом устройства, другой подключен к выходу второго элемента ИЛИ, а выход является вторым выходом устройства и подключен к блоку памяти, и цифроаналоговый преобразователь, выход которого является третьим выходом устройства.DEVICE FOR READING GRAPHIC INFORMATION, containing the first OR element, one input of which is the first input of the device, and the output is connected to one input of the first trigger, the other input of which is the second input of the device, and the output is connected to the input of the first element And, the other input of which is connected to clock generator, a decoder connected to the outputs of the first and second counters, with one input of the third OR element, the other input of which is connected to the output of the second OR element, and the output is connected to one the input of the second trigger, and with the inputs of the second OR element, the output of which is connected to the first and second counters and to one input of the memory block, the other inputs of which are connected to the third and fourth counters, and the output is the first output of the device, the second AND element, the inputs of which are connected to the third and fourth counters, and the output is connected to another input of the first OR element and to the inputs of the third and fourth counters, the fourth OR element, the input of which is connected to the third counter, and the output is connected to the first delay element, connected to one input of the fifth OR element, to the other input of which the second delay element is connected, and with one input of the sixth OR element, the other input of which is connected to the first signal conditioner, and the output is connected to one input of the third trigger and one input of the cathode ray tube , the other inputs of which are connected to the beam deflection blocks at the coordinates 2Си ty, connected to the third and fourth counters, respectively, and the fourth trigger, while the input of the first signal conditioner, second counter and sixth electric OR is the third input of the device, which, in order to increase the accuracy of the device, contains the first group of AND elements, one of which inputs are connected to the fourth trigger, the first pulse selector connected to the clock generator and the output of the fourth trigger, element NOT connected to the output of the fourth trigger, and to the third input of the first element And, the third delay element connected to the first pulse selector, the seventh OR element, the first and second inputs of which are connected to the first pulse selector and AND element, respectively, and the output is connected to the first counter and to the second delay element, the second pulse selector connected to the output of the first pulse selector and to the third input of the seventh OR element, the eighth OR element, the inputs of which are connected to the third delay element and the first AND element, a switch whose inputs are connected to the outputs of the eighth OR element and the second trigger, and the outputs are connected to the corresponding elements of the first group, the second group of AND elements, the inputs of which are connected to another output of the fourth trigger and with a switch, and the outputs are connected to the third counter-1, the fourth delay element connected to the decoder and to the other input of the second trigger, the ninth: the OR element, the inputs of which are connected to the decoder and the third OR element, and the output connected to one input of the fourth trigger, the fifth delay element connected to another input of the fourth trigger, the tenth OR element, the inputs of which are connected to the decoder, and the outputs are connected to the fifth delay element, the third element And, the inputs of which connected to the third counter and to the output of the fourth trigger, the eleventh OR element, the inputs of which are connected to the output of one AND element of the first group and to the output of the third, AND element, and the output is connected to the second input of the fourth counter, the third input of which is connected to the output of another element Both the first group and the sixth delay element connected in series to the output of the seventh OR element are connected in series, a register, one input of which is the third input of the device, the other is connected to the output of the second OR element, and the output is etsya second output device and connected to the memory unit, and a digital to analog converter whose output is a third output device.
SU823437892A 1982-05-14 1982-05-14 Graphic data reading device SU1037296A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823437892A SU1037296A1 (en) 1982-05-14 1982-05-14 Graphic data reading device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823437892A SU1037296A1 (en) 1982-05-14 1982-05-14 Graphic data reading device

Publications (1)

Publication Number Publication Date
SU1037296A1 true SU1037296A1 (en) 1983-08-23

Family

ID=21011680

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823437892A SU1037296A1 (en) 1982-05-14 1982-05-14 Graphic data reading device

Country Status (1)

Country Link
SU (1) SU1037296A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР по за вке 2883038/18-24, кл. G 0 *

Similar Documents

Publication Publication Date Title
SU1037296A1 (en) Graphic data reading device
GB1059805A (en) Digital display
SU1552207A1 (en) Device for control of reading graphical information
SU1163343A1 (en) Device for reading graphic information
SU1290378A1 (en) Device for reading graphic information
SU1038955A2 (en) Graphic data reading device
SU886020A1 (en) Device for reading graphic data
SU1168979A1 (en) Device for reading graphic information
SU1725241A1 (en) Device for controlling graphic data read operations
SU892466A1 (en) Device for displaying information on crt screen
SU1019485A1 (en) Device for information display on television indicator
SU1164752A1 (en) Device for reading graphic information
SU1034054A2 (en) Graphic data reading device
SU1322156A1 (en) Multichannel registering device
SU1072073A1 (en) Device for graphic information readout
RU1807518C (en) Graphic information output unit
SU1411811A1 (en) Device for displaying information
SU1439639A1 (en) Device for controlling reading-out of graphic information
SU1149304A1 (en) Device for displaying graphic information on television indication unit
SU1191926A1 (en) Device for generating raster scanning in case of reading graphic information
SU532866A1 (en) Character reader
SU1160452A1 (en) Device for reading graphic information
SU1156124A1 (en) Indication device with digital form of presentation
SU463125A1 (en) Device for displaying information on the screen of a cathode-ray tube
SU450206A1 (en) Device for displaying information on the screen of a cathode ray tube