SU1034028A1 - Цифровой генератор - Google Patents

Цифровой генератор Download PDF

Info

Publication number
SU1034028A1
SU1034028A1 SU752125987A SU2125987A SU1034028A1 SU 1034028 A1 SU1034028 A1 SU 1034028A1 SU 752125987 A SU752125987 A SU 752125987A SU 2125987 A SU2125987 A SU 2125987A SU 1034028 A1 SU1034028 A1 SU 1034028A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
output
outputs
inputs
comparison circuit
Prior art date
Application number
SU752125987A
Other languages
English (en)
Inventor
Виктор Павлович Кузнеченков
Анатолий Николаевич Мирошников
Валерий Яковлевич Бродский
Original Assignee
Предприятие П/Я Р-6292
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6292 filed Critical Предприятие П/Я Р-6292
Priority to SU752125987A priority Critical patent/SU1034028A1/ru
Application granted granted Critical
Publication of SU1034028A1 publication Critical patent/SU1034028A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

ЦИФРОВОЙ ГЕНЕРАТОР, содержащий эадагецйй генератор импульсов, счетчик, блок задани  частоты, схемы сравнени  кодов, причем первые входы первой схемы сравнени  поразр дно .соединены с выходами первого счетчиг:ка , BTojMae входы первой скемы сравнени  - с выходами блока задани  частоты, первые входы второй схемы сравнени  - с выходами второго счетчика , вторые входы второй схемы сравнени  - с выходами блока задание частоты, выход п|0рвой схемы сравнени  соединен с установочным входом первого,,а выход второй схемы сравнени  - с установочньм входом второго счетчика, отличающийс   тем, что, с целью повьшени  точности формировани  периода следовани  выходнЕлх импульсов, он содержим два синхронизируемых по фазе генераторов импульсов, и блок управлени  выход первого синхронизируемого по фазе генератора - со счетным входом второго счетчика, выходы схем сравнени  соединены с соответствутадими § входами блока управлени , выходы (/) которого соединены с управл ющими входами соответствующих синхронизируюпщх по фазе генераторов, выход задающего генератора импульсов соединен с входе блока задани  частоты.

Description

Изобретение относитс  к устройст вам вычислительной и измерительной техники и может быть использовано дл  построени  точных и стабильных генераторов переменной частоты. Известен цифровой генератор, содержащий счетчик импульсов и схему сравнени  кодов 1. Импульсы такто вой частоты поступают на счетный вх одного счетчика, состо ние которого при помощи схемы сравнени  сравнива етс  с состо нием второго счетчика. При совпадении состо ний счетчиков на выходе схемы сравнени  кодов, ко торый одновременно  вл етс  выходом устройства, вырабатываетс  импульс, возвращающий первый счетчик в исход ное состо ние, после чего процесс повтор етс . Частота следовани  вы ходных импульсов зависит от состо ни  второго счетчика, котррое измен етс  с помощью импульсов второй Тактовой частоты. Период следование выходных импульсов определ етс  из выражени  Vix., (V, , где t, - период повторени  тактовых импульсов на входе первого счетчика; KQ ИСХОДНЫЙ код во втором счет чике; . К() - переменна  часть кода второ го счетчика fl . Недостатком известного устройства  вл етс  низка  точность аппроксимации заданного закона изменени  часто ты выходных импульсов, ограниченна  периодом тактовых импульсов, Наиболее близким по технической сущности к предлагаемому  вл етс  Цифровый генератор, содержащий задакхций генератор импульсов, счетчик, блок задани  частоты, схемы сравнени кодов, причем первые входы первой схемы сравнени  поразр дно соединены с выходами первого счетчика, вторые входы первой схемы сравнени  - с выходами блока задани  частоты, первые входы второй схемы сравнени  - с вы ходами второго счетчика, вторые входы второй схемы сравнени  - с вых дами блока задани  частоты, выход первой схемы сравнени  соединен с установочным входом первого, а выход йторой схемы сравнени  - с установоч ным входом второго счетчика. Приращение периода формируемого сигнала осуществл етс  ступен ми, кратными периоду задагадего генератоЕ а , и определ ет точность арпрокси .мации заданного периода (чacтoты выходных импульсов С 2 1. Недостатком данного устройства  вл етс  низка  точность аппроксимации . . Цель изобретени  - повыщение точ .нести формировани  периода следовани  выходных импульсов. Поставленна  цель достигаетс  тем, что цифровой генератор содержит два синхронизируемых по фазе генератора импульсов и блок управлени , выход первого синхронизирунвдего по фазе генератора соединен со счетным входом первого счетчика, выход второго синхронизируемого по фазе генератора со счетным входом второго счетчика, выходы .схем сравнени  соединены с соответствующими входами блока управлени , выходы которого соединены с управл ющими входами соответствующих синхронизирующих по фазе генераторов , ВЫХОД задающего генератора импульсов соединен с входом блока задани  частоты. На чертеже изображен цифровой генератор. Генератор содержит задающий генератор 1 импульсов, блок 2 задани  частоты схемы 3 и 4 сравнени  кедов, счетчики 5 и 6.импульсов, блок 7 управлени , синхронизируемые по фазе генераторы 8 и 9 импульсов. Генератор работает следующим образом . Пусть блок 2 задани  частоты, счет чики 5, б и блок 7 управлени  наход тр  в некотором исходном состо нии, причем в блоке 2 занесено начальное кодовое число, а комбинаци  выходных сигналов блока 7 управлени  разрешает .работу генератора 8 к запрещает работу генератора 9. Выходные импульсы генераторев 8 частоты .змен ют состо ние счетчика 5, При равенстве кедов счетчика 5 блока 2 схемы .3 сравнени  кодов своим выходным импульсом сбрасывает счетчик 5 в исходное состо ние и переводит блок 7 управлени  в состо ние , запрещающее работу генератора 8 и разрешающее работу генератора 9. Под воздействием импульсов генератора 9 частоты fo измен ютс  состо ние счетчика б, При равенстве пр мого хода счетчика б с инверсным кодом блока 2, схема 4 сравнени  кодов своим выходным импульсом устанавливает счетчик б и. блок 7 управлени  в исходное состо ние, после чего весь описанный цикл повтор етс . Состо нле блока 2 измен етс  под воздействием импульсов задаккдего генератора 1 частоты ( (i). Благодар  использованию синхронизируемых по фазе генераторов 8 и 9 импульсы частот и поступают на счетчики 5 и 6 с момента подачи разрешающего сигнала с блока 7 управлени  с посто нной начальной фазой. Таким образом, на выходах блока 7 управлени  имеет место импульсна  последовательность с переменным периодом следовани . Дл  примера рассмотрим работу цифрового генератора при использовании В качестве блока 2 задани  частоты вычитак цего счетчика, пр мой код ко торого используетс  дл  формировани периода Т счетчика 5, а обратный код дл  формировани  периода Т сче чика 6. Дл  произвольного момента времен можио з.аписать вьфажени  Ti S(%-f3t) (2«) T2 2(-%)f. где t и С - периоды следовани  им пульсов генераторов, соответственно 8 и 9; N - емкость блока 2. Отношение между периодами следов ВИЯ импульсов двух генераторов В и 9 можно записать выражением (3) : 2 Суммиру  Т и Т|, находим выраже ние дл  Tg,. ,т2 ТгК-/ о- з / - о) «дм-/зп э ; . слагаемое выражени  в скобках /Jfjt характеризует переменную часть мен ющегос  кодового числа. Прирааде ние периода следовани  выходных импульсов имеет вид Сомножитель fjt определ етс  уменьше нием кода блока 2 и может принимать только целочисленные значени . Выра .жение, характеризующее близость (Значений частот f и f генераторов ,8 и 9, может принимать произвольные значени . Таким образом, измене .ние кода блока 2 на одну единицу будет вызывать изменение периода следовани  выходных импульсов на величину pfj- Следовательно, при fb 1 подстройка периода следовани  выходных импульсов производитьс  с дискретностью, меньшейперйода следовани  тактовых импульсов генератора 9. , При сохранении параметров Армируемого сигнала предлагаемое устройство позвол ет осуществл тв формирование точнее в I раз по Сравненюо с вестнъми устройствами, так как ЗА счет уменьшени  дискретности подстройки , число ступеней подстройки может быть соответственно увеличено в 1 раз. |5 , Из ВЕфажени  (4) вкцно, что дл  данной схемы цифрового генератора период следовани  выходных импульсов устройства мен етс  по линейному закону . Дл  частоты f, ,получаем Как видно из (5) схема цифрового генератора представл ет собой генератор импульсов с гиперболической частотой модул цией. Примен   в качестве блока 2 системы св занных между собой счетчиков, регистров и т.д., можно получить другие законы изменени  частоты, точность формировани  которых будет подчин тьс  рассмотренным выше соотношени м .: Использование дополнительных генй раторов импульсов и блока Управлени  выгодно отличает предлагаемый цифровой генератор от известных схем, так как изменение значени  периода выходного сигнала определ етс  не значе- нием величины периода импульсов за- . дающего генератора, а значением разности периодов дополнительных генераторов. Эта величина может быть сколь-угодно малбй и не зависит от быстродействи  пересчетных схем, в результате повышаетс  точность аппроксимации закона выходной частоты , .расшир етс  область применени  так как требуемые точностные характеристики могут быть получеиы при малых значени х девиации выходной частоты, т.е. при .

Claims (1)

  1. <54) ЦИФРОВОЙ ГЕНЕРАТОР, содержащий задающий генератор импульсов, счетчик, блок задания частоты, схемы сравнения кодов, причем первые входы первой схемы сравнения поразрядно соединены с выходами первого счетчика, вторые входы первой схемы сравнения -с выходами блока задания частоты, первые входы второй схемы сравнения -* с выходами второго счёт·' чика, вторые входы второй схемы сравнения - с выходами блока задание частоты, выход первой схемы сравне-‘ ния соединен с установочным входом первого,,а выход второй схемы сравнения - с уставовочньм входом второго счетчика, отличающийс я тем, что, с целью повыиения точности формирования периода следования выходных импульсов, он содержим два синхронизируемых по фазе генераторов импульсов, и блок управления, выход первого синхронизируемого по фазе генератора - со счетным входом второго счетчика, выходы схем сравнения соединены с соответствующими входами блока управления, выходы ι которого соединены с управляющими входами соответствующих синхронизирующих по фазе генераторов, выход задающего генератора импульсов соединен! с входе»! блока задания частоты. . §
SU752125987A 1975-04-17 1975-04-17 Цифровой генератор SU1034028A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752125987A SU1034028A1 (ru) 1975-04-17 1975-04-17 Цифровой генератор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752125987A SU1034028A1 (ru) 1975-04-17 1975-04-17 Цифровой генератор

Publications (1)

Publication Number Publication Date
SU1034028A1 true SU1034028A1 (ru) 1983-08-07

Family

ID=20616780

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752125987A SU1034028A1 (ru) 1975-04-17 1975-04-17 Цифровой генератор

Country Status (1)

Country Link
SU (1) SU1034028A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1 Партала О.Н. Замкнутые цифровые генераторы. Вестник КПИ. Радиотехника и электроакустика ., вып.7, 1970, с. 184-187, рис.2. 2. Авторское свидетельство СССР 450155, кл. G, Об Р 1/02, 1973 (прототип) . *

Similar Documents

Publication Publication Date Title
US3096483A (en) Frequency divider system with preset means to select countdown cycle
US3515997A (en) Circuit serving for detecting the synchronism between two frequencies
US4754163A (en) Pulse generator with adjustable pulse frequency, pulse width and pulse delay
US4242639A (en) Digital phase lock circuit
US3137818A (en) Signal generator with external start pulse phase control
US3370252A (en) Digital automatic frequency control system
US3840815A (en) Programmable pulse width generator
SU1034028A1 (ru) Цифровой генератор
US4224574A (en) Digital frequency quadrupler
US4001726A (en) High accuracy sweep oscillator system
US3138761A (en) Electronic memory circuit utilizing feedback
SU577672A1 (ru) Преобразователь периода и частоты следовани импульсов в напр жение
SU403044A1 (ru) Цифровой широтно-импульсный модулятор
SU552685A1 (ru) Формирователь импульсов
SU1034145A1 (ru) Управл емый умножитель частоты следовани импульсов
SU482898A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1083330A1 (ru) Умножитель частоты
SU1127097A1 (ru) Делитель частоты с переменным коэффициентом делени
SU450155A1 (ru) Цифровой генератор
SU1019615A1 (ru) Удвоитель частоты следовани импульсов
SU424291A1 (ru) Устройство для перестройки частоты
SU446883A1 (ru) Умножитель частоты
SU450186A2 (ru) Умножитель частоты следовани импульсов
SU372675A1 (ru) Генератор импульсов
SU472470A1 (ru) Устройство дл генеррировани тактовых импульсов