2. Устройство дл преобразовани переменного напр жени в посто нное/ содержащее первый операционный усилитель с цепью обратной св зи, два- ключевых элемента и два интегратора , отличающеес .тем, что, .с целью улучшени качест,ва выходного напр жени путем снижени уровн пульсаций, ключевые элементы выполнены на двух полевых транзисторах различной проводимости, каждый из которых шунтирует соответствующий конденсатор интегратора, причем затворы обоих транзисторов объединены и подключены к средней точке цепи из введенных конденсатора и резистора, соединенных последовательно, при этом указанна цепь подключена к выходу дополнительно введенного второго операционного усилител , а входы интеграторов соединены с инвертирующим входом второго операционного усилител и образуют входные выводы, а выходы интеграторов подключены к входам первого операционного усилител , выход которого образует выходные выводы
Изобретение относитс к электротехнике , в частности к преобразовательной технике, и может быть испол зовано в качестве измерительного преобразовател переменного напр же ни в посто нноеИзвестен способ преобразовани переменного напр жени в посто нное согласно которому исходное переменное напр жение приводит к желаемому уровню путем делени или усилени , формируют его модуль и подавл ют пульсации Щ. Недостаток указанного способа состоит в том, что не достигаетс высокое качество выходного напр жени , которое имеет повышенный урове пульсаций. Известно устройство дл преобразовани переменного напр жени в посто нное, содержащее операционный усилитель с цепью обратной св зи, два ключевых элемента и два интегратора 2 . Устройство не обеспечивает высокое качество выходного напр жени . Целью изобретени вл етс улучшение качества выходного напр жени путем снижени уровн пульсаций. Эта цель достигаетс тем, что согласно способу преобразовани пер менного напр жени в посто нное Исходное переменное напр жение привод т к желаемому уровню путем делени или усилени , затем формируют его модуль и подавл ют пульсации полученного напр жени , при этом модуль переменного напр жени формируют интегрированием исходного напр жени с начала любого полупери ода основной гармоники исходного напр жени , а также интегрированием с начала следующего за ним полупери да, пульсации же подавл ют, вычита полученные значени интегралов Друг из друга. В устройстве дл преобразовани переменного напр жени в посто нное, содержащем первый операционный усилитель с цепью обратной св зи, два ключевых элемента и два интегратора, ключевые элементы выполнены на двух полевых транзисторах различной проводимости , каждый из которых шунтирует- соответствующий конденсатор интегратора , причем затворы обоих транзисторов объединены и подключены к средней точке цепи из введенных конденсатора и резистора, соединенных последовательно, при этом указанна цепь подключена к выходу дополнительно введенного второго операционного усилител , а входы интеграторов соединены с инвертирующим входом второго операционного усилител и образуют входные выводы, а выходы интеграторов подключены к входам первого операционного усилител , выход которого образует выходные выводы. На фиг. 1 приведена принципиальна схема преобразовател ; на фиг. 2 кривые , по сн ющие сущность способа. Преобразователь содержит первый Операционный усилитель с цепью обратной св зи (вычитающее устройство) 1, ключевые элементы на полевых транзисторах 2 и 3 различной проводимости . Транз 1стор 2 шунтирует конденсатор интегратора 4, а транзистор 3 конденсатор интегратора 5. Затворы транзисторов 2 и 3 объединены и подключены к средней точке цепи последовательно соединенных конденсатора 6 и резистора 7. Цепь указанных элементов подключена к выходу второго операционного усилител (усилител ограничител ) 8. Входы интеграторов 4 и 5 соединены с инвертирующим входом усилител -ограничител 8 и образуют вход преобразовател , а выходы интеграторов 4 и 5 подключены к входам вычитающего устройства 1, вы ход которого вл етс выходом преобразовател ., . Способ снижени уровн Г пульсаций преобразователем состоит в том, что модуль исходного сигнала формируют путем интегрировани его одновременно двум интеграторами, один из кото рых начинает работать в начале любого полупериода основной гармоники преобразуемого напр жени , а другой на полпериода позже, В этом случае полученные интегралы содержат посто ные составл ющие разных знаков, а переменные составл юище у них одинаковы . Вычита эти интегралы друг из друга, получают посто нное напр жение , пропорциональное средневыпр мленному значению исходного сигнала при полном отсутствии пульсаций. Ине ционность преобразовани в этом случае получаетс наименьшей (дл однофазного сигнала) и представл ет собой чистое запаздывание на половину периода. Пусть после делени или усилени исходный сигнал имеё.т вид 4 ® Ч о t-т ,G Цц и qi|j - соответственно амплитуда и фаза k-ой гармоники сигнала; СО - углова частота; t - врем ., Пусть первый интегратор начинает работать при , его выходное напр жение Г UK . Ur-A,j Udx A,(J,-cos(kx.q,), где Л, - коэффициент передачи первого интегратора. Пусть второй интегратор н ачинает работать при. ,1416 ..., тогда его выходное напр жение 11 Udx Ajl- YhslW + qi j-cosfkx+cp) где Ag - коэффициент передачи второго интегратора. Вычита полученные выражени получим ередневыпр мленное значение исходного сигнала, полага , U,2Ai:%.cosc itM kn 41U-4) Выражение не содержит составл ющие , завис щие от времени, т.е. пуль сации в полученном напр жении отсутствуют . Также видно что четные rap МОНИКИ сигнала не вли ют на средневыпр мленное значение, что согласуетс с физикой процесса. Кроме того, модуль средневыпр мленного значени основной гармоники () имеет максимум при if 0 или Я . Следовательно, интегрирование лучше всего начинать в начале полупериода напр жени основной гармоники. Работа устройства в соответствии с описанным способом по сн етс кривыми на фиг. 2. Синусоидальный входной сигнал 9 поступает на входы интеграторов 4 и 5 и усилител -ограничител 8, напр жение на выходе которого представлено кривой 10, т.е. усилитель-ограничитель 8 превращает входной сигнал 9 в кривую 10 практически пр моугольной формы. Цепь из конденсатора 6 и резистора 7 выдел ет фронты из кривой 10, поэтому на затворы транзисторов 2 и 3 поступают разнрпол рные импульсы 11 напр жени . Транзистор 2 открываетс только отрицательНЕЛми импульсами, а транзистор 3 только положительными. Открыва сь, они разр жают емкость своего интегратора , т.е. обнул ют его. Таким образом, интегратор 4 обнул етс отрицательными импульсами, образованными положительным фронтом входного сигнала 9, т.е. в начале положителБного полупериода, а интегратор 5 - в начале отрицательного полупериода положительными импульсами . Таким образом, в нулевой момент времени интегратор 4 обнул етс , а интегратор 5 - нет, при этом оба интегратора начинают интегрировать входной сигнал, но на выходе интегратора 5 в начале работы присутствует некоторое, например положительное, напр жение дрейфа, а у интегратора 4 оно практически равно нулю.. Соответственно выходное напр жение 12 интегратора 4 показано на фиг. 2 с нул , а выходное напр жение 13 интегратора 5 имеет положительное значение дрейфа. При одинаковых коэффициентах передачи интеграторов в первые полпериода их выходные напр жени различаютс только на величину напр жени дрейфа интегратора 5. В начале второго (отрица Тельного ) полу периода интегратор 5 обН1Ь л етс ,и напр жение на его выходе становитс положительным в процессе интегрировани . Таким образом, переходный процесс в интеграторах заканчиваетс в первые полпериода, а далее выходные напр жени интеграторов различаютс только посто нной составл ющей: у интегратора- 4 она отрицательна , а у интегратора 5 - положительна . Tax продолжаетс до тех пор, лок.а не изменитс входное напр же