SU1023589A1 - Способ преобразовани переменного напр жени в посто нное и устройство дл его осуществлени - Google Patents

Способ преобразовани переменного напр жени в посто нное и устройство дл его осуществлени Download PDF

Info

Publication number
SU1023589A1
SU1023589A1 SU813242492A SU3242492A SU1023589A1 SU 1023589 A1 SU1023589 A1 SU 1023589A1 SU 813242492 A SU813242492 A SU 813242492A SU 3242492 A SU3242492 A SU 3242492A SU 1023589 A1 SU1023589 A1 SU 1023589A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
output
operational amplifier
integrators
integrator
Prior art date
Application number
SU813242492A
Other languages
English (en)
Inventor
Владимир Давыдович Гительсон
Original Assignee
Gitelson Vladimir D
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gitelson Vladimir D filed Critical Gitelson Vladimir D
Priority to SU813242492A priority Critical patent/SU1023589A1/ru
Application granted granted Critical
Publication of SU1023589A1 publication Critical patent/SU1023589A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

2. Устройство дл  преобразовани  переменного напр жени  в посто нное/ содержащее первый операционный усилитель с цепью обратной св зи, два- ключевых элемента и два интегратора , отличающеес  .тем, что, .с целью улучшени  качест,ва выходного напр жени  путем снижени  уровн  пульсаций, ключевые элементы выполнены на двух полевых транзисторах различной проводимости, каждый из которых шунтирует соответствующий конденсатор интегратора, причем затворы обоих транзисторов объединены и подключены к средней точке цепи из введенных конденсатора и резистора, соединенных последовательно, при этом указанна  цепь подключена к выходу дополнительно введенного второго операционного усилител , а входы интеграторов соединены с инвертирующим входом второго операционного усилител  и образуют входные выводы, а выходы интеграторов подключены к входам первого операционного усилител , выход которого образует выходные выводы
Изобретение относитс  к электротехнике , в частности к преобразовательной технике, и может быть испол зовано в качестве измерительного преобразовател  переменного напр же ни  в посто нноеИзвестен способ преобразовани  переменного напр жени  в посто нное согласно которому исходное переменное напр жение приводит к желаемому уровню путем делени  или усилени , формируют его модуль и подавл ют пульсации Щ. Недостаток указанного способа состоит в том, что не достигаетс  высокое качество выходного напр жени , которое имеет повышенный урове пульсаций. Известно устройство дл  преобразовани  переменного напр жени  в посто нное, содержащее операционный усилитель с цепью обратной св зи, два ключевых элемента и два интегратора 2 . Устройство не обеспечивает высокое качество выходного напр жени . Целью изобретени   вл етс  улучшение качества выходного напр жени  путем снижени  уровн  пульсаций. Эта цель достигаетс  тем, что согласно способу преобразовани  пер менного напр жени  в посто нное Исходное переменное напр жение привод т к желаемому уровню путем делени  или усилени , затем формируют его модуль и подавл ют пульсации полученного напр жени , при этом модуль переменного напр жени  формируют интегрированием исходного напр жени  с начала любого полупери ода основной гармоники исходного напр жени , а также интегрированием с начала следующего за ним полупери да, пульсации же подавл ют, вычита  полученные значени  интегралов Друг из друга. В устройстве дл  преобразовани  переменного напр жени  в посто нное, содержащем первый операционный усилитель с цепью обратной св зи, два ключевых элемента и два интегратора, ключевые элементы выполнены на двух полевых транзисторах различной проводимости , каждый из которых шунтирует- соответствующий конденсатор интегратора , причем затворы обоих транзисторов объединены и подключены к средней точке цепи из введенных конденсатора и резистора, соединенных последовательно, при этом указанна  цепь подключена к выходу дополнительно введенного второго операционного усилител , а входы интеграторов соединены с инвертирующим входом второго операционного усилител  и образуют входные выводы, а выходы интеграторов подключены к входам первого операционного усилител , выход которого образует выходные выводы. На фиг. 1 приведена принципиальна  схема преобразовател ; на фиг. 2 кривые , по сн ющие сущность способа. Преобразователь содержит первый Операционный усилитель с цепью обратной св зи (вычитающее устройство) 1, ключевые элементы на полевых транзисторах 2 и 3 различной проводимости . Транз 1стор 2 шунтирует конденсатор интегратора 4, а транзистор 3 конденсатор интегратора 5. Затворы транзисторов 2 и 3 объединены и подключены к средней точке цепи последовательно соединенных конденсатора 6 и резистора 7. Цепь указанных элементов подключена к выходу второго операционного усилител  (усилител ограничител ) 8. Входы интеграторов 4 и 5 соединены с инвертирующим входом усилител -ограничител  8 и образуют вход преобразовател , а выходы интеграторов 4 и 5 подключены к входам вычитающего устройства 1, вы ход которого  вл етс  выходом преобразовател ., . Способ снижени  уровн Г пульсаций преобразователем состоит в том, что модуль исходного сигнала формируют путем интегрировани  его одновременно двум  интеграторами, один из кото рых начинает работать в начале любого полупериода основной гармоники преобразуемого напр жени , а другой на полпериода позже, В этом случае полученные интегралы содержат посто  ные составл ющие разных знаков, а переменные составл юище у них одинаковы . Вычита  эти интегралы друг из друга, получают посто нное напр жение , пропорциональное средневыпр мленному значению исходного сигнала при полном отсутствии пульсаций. Ине ционность преобразовани  в этом случае получаетс  наименьшей (дл  однофазного сигнала) и представл ет собой чистое запаздывание на половину периода. Пусть после делени  или усилени  исходный сигнал имеё.т вид 4 ® Ч о t-т ,G Цц и qi|j - соответственно амплитуда и фаза k-ой гармоники сигнала; СО - углова  частота; t - врем ., Пусть первый интегратор начинает работать при , его выходное напр  жение Г UK . Ur-A,j Udx A,(J,-cos(kx.q,), где Л, - коэффициент передачи первого интегратора. Пусть второй интегратор н ачинает работать при. ,1416 ..., тогда его выходное напр жение 11 Udx Ajl- YhslW + qi j-cosfkx+cp) где Ag - коэффициент передачи второго интегратора. Вычита  полученные выражени  получим ередневыпр мленное значение исходного сигнала, полага  , U,2Ai:%.cosc itM kn 41U-4) Выражение не содержит составл ющие , завис щие от времени, т.е. пуль сации в полученном напр жении отсутствуют . Также видно что четные rap МОНИКИ сигнала не вли ют на средневыпр мленное значение, что согласуетс  с физикой процесса. Кроме того, модуль средневыпр мленного значени  основной гармоники () имеет максимум при if 0 или Я . Следовательно, интегрирование лучше всего начинать в начале полупериода напр жени  основной гармоники. Работа устройства в соответствии с описанным способом по сн етс  кривыми на фиг. 2. Синусоидальный входной сигнал 9 поступает на входы интеграторов 4 и 5 и усилител -ограничител  8, напр жение на выходе которого представлено кривой 10, т.е. усилитель-ограничитель 8 превращает входной сигнал 9 в кривую 10 практически пр моугольной формы. Цепь из конденсатора 6 и резистора 7 выдел ет фронты из кривой 10, поэтому на затворы транзисторов 2 и 3 поступают разнрпол рные импульсы 11 напр жени . Транзистор 2 открываетс  только отрицательНЕЛми импульсами, а транзистор 3 только положительными. Открыва сь, они разр жают емкость своего интегратора , т.е. обнул ют его. Таким образом, интегратор 4 обнул етс  отрицательными импульсами, образованными положительным фронтом входного сигнала 9, т.е. в начале положителБного полупериода, а интегратор 5 - в начале отрицательного полупериода положительными импульсами . Таким образом, в нулевой момент времени интегратор 4 обнул етс , а интегратор 5 - нет, при этом оба интегратора начинают интегрировать входной сигнал, но на выходе интегратора 5 в начале работы присутствует некоторое, например положительное, напр жение дрейфа, а у интегратора 4 оно практически равно нулю.. Соответственно выходное напр жение 12 интегратора 4 показано на фиг. 2 с нул , а выходное напр жение 13 интегратора 5 имеет положительное значение дрейфа. При одинаковых коэффициентах передачи интеграторов в первые полпериода их выходные напр жени  различаютс  только на величину напр жени  дрейфа интегратора 5. В начале второго (отрица Тельного ) полу периода интегратор 5 обН1Ь л етс ,и напр жение на его выходе становитс  положительным в процессе интегрировани . Таким образом, переходный процесс в интеграторах заканчиваетс  в первые полпериода, а далее выходные напр жени  интеграторов различаютс  только посто нной составл ющей: у интегратора- 4 она отрицательна , а у интегратора 5 - положительна . Tax продолжаетс  до тех пор, лок.а не изменитс  входное напр же

Claims (2)

1. Способ преобразования переменного напряжения в постоянное котором исходное переменное напря'! жение приводят к желаемому уровню путем деления или усиления, затем формируют его модуль и подавляют пульсации полученного напряжения, отличающийся тем, что., с целью улучшения качества выходного напряжения путем снижения уровня пульсаций, модуль переменного напряжения формируют интегрированием исходного напряжения с начала любого полупериода основной гармоники исходного напряжения, а также интегри-i рованием с начала следующего за ним ’ полупериода, пульсации же подавляют, вычитая полученные значения интегралов друг из друга.
SU „1023589
2. Устройство для преобразования переменного напряжения в постоянное, содержащее первый операционный усилитель с цепью обратной связи, два· ключевых элемента и два интегратора, отличающееся тем, что,. с целью улучшения качества выходного напряжения путем снижения уровня пульсаций, ключевые элементы выполнены на двух полевых транзисторах различной проводимости, каждый из которых шунтирует соответствующий конденсатор интегратора, причем зат воры обоих транзисторов объединены и подключены к средней точке цепи из введенных конденсатора и резистора, соединенных последовательно, при этом указанная цепь подключена к выходу дополнительно введенного второго операционного усилителя, а входы интеграторов соединены с инвертирующим входом второго операционного усилителя и образуют входные выводы, а выходы интеграторов подключены к входам первого операционного усилителя, выход которого образует выходные выводы.
SU813242492A 1981-01-29 1981-01-29 Способ преобразовани переменного напр жени в посто нное и устройство дл его осуществлени SU1023589A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813242492A SU1023589A1 (ru) 1981-01-29 1981-01-29 Способ преобразовани переменного напр жени в посто нное и устройство дл его осуществлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813242492A SU1023589A1 (ru) 1981-01-29 1981-01-29 Способ преобразовани переменного напр жени в посто нное и устройство дл его осуществлени

Publications (1)

Publication Number Publication Date
SU1023589A1 true SU1023589A1 (ru) 1983-06-15

Family

ID=20941070

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813242492A SU1023589A1 (ru) 1981-01-29 1981-01-29 Способ преобразовани переменного напр жени в посто нное и устройство дл его осуществлени

Country Status (1)

Country Link
SU (1) SU1023589A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Волгин Л.И. Измерительные преобразователи переменногонапр жени в посто нное. М., Советское радио, 1977,.с. 27. 2. Там же, с. 48. *

Similar Documents

Publication Publication Date Title
US4275453A (en) Smoothing filter for digital to analog conversion
SU1023589A1 (ru) Способ преобразовани переменного напр жени в посто нное и устройство дл его осуществлени
KR860006903A (ko) 디지탈 비데오 신호 피킹회로
US3113274A (en) Analog squaring device
Chang et al. Realization of series impedance functions using one CCII+
US4017812A (en) Method of processing a signal, and corresponding devices
CA1056062A (en) Analog mathematical root extractor
US4523109A (en) Differential amplifier filter circuit having equal RC products in the feedback and output loops
SU892424A2 (ru) Источник опорного напр жени
US3922593A (en) Circuit for producing odd frequency multiple of an input signal
US3436643A (en) Solid-state d-c to a-c converter
SU945815A1 (ru) Линейный преобразователь среднеквадратических значений переменного напр жени
SU451070A1 (ru) Устройство дл регулировани посто нного тока и напр жени
SU433415A1 (ru) КОРРЕКТИРУЮЩИЙ ПРЮБРАЗОВАТЕЛЬ^.-ии,.-НАПРЯЖЕНИЯ
SU731581A1 (ru) Функциональный преобразователь напр жение- частота
SU954976A2 (ru) Компенсационно-параметрический импульсный стабилизатор посто нного напр жени
SU433419A1 (ru) Устройство лениашзащи передаточных характеристик элжтщшжих преобразователей
SU902230A2 (ru) Преобразователь амплитуды импульсов в посто нное напр жение
SU832701A1 (ru) Преобразователь переменногоНАпР жЕНи B пОСТО ННОЕ
SU598216A1 (ru) Активный -фильтр
SU449348A1 (ru) Функциональный преобразователь
SU1359758A1 (ru) Фильтр симметричных составл ющих
SU1092530A1 (ru) Устройство дл решени интегральных уравнений
SU1197046A2 (ru) Двухфазный генератор гармонических сигналов
SU1536403A1 (ru) Функциональный преобразователь