SE516177C2 - Anordning, system och förfarande för att omkoppla plesiokrona,hierarkiska digitala trafiksignaler - Google Patents

Anordning, system och förfarande för att omkoppla plesiokrona,hierarkiska digitala trafiksignaler

Info

Publication number
SE516177C2
SE516177C2 SE9903222A SE9903222A SE516177C2 SE 516177 C2 SE516177 C2 SE 516177C2 SE 9903222 A SE9903222 A SE 9903222A SE 9903222 A SE9903222 A SE 9903222A SE 516177 C2 SE516177 C2 SE 516177C2
Authority
SE
Sweden
Prior art keywords
signals
switching
hierarchical
switching matrix
traffic
Prior art date
Application number
SE9903222A
Other languages
English (en)
Other versions
SE9903222D0 (sv
SE9903222L (sv
Inventor
Lars-Goeran Davidsson
Johan Mellgren
Original Assignee
Ericsson Telefon Ab L M
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ericsson Telefon Ab L M filed Critical Ericsson Telefon Ab L M
Priority to SE9903222A priority Critical patent/SE516177C2/sv
Publication of SE9903222D0 publication Critical patent/SE9903222D0/sv
Priority to PCT/SE2000/001697 priority patent/WO2001020830A1/en
Priority to AU74639/00A priority patent/AU7463900A/en
Priority to US09/658,556 priority patent/US6826199B1/en
Publication of SE9903222L publication Critical patent/SE9903222L/sv
Publication of SE516177C2 publication Critical patent/SE516177C2/sv

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/64Hybrid switching systems
    • H04L12/6418Hybrid transport

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Radio Relay Systems (AREA)

Description

20 25 30 516 177 ai; q; ';== med en första, exempelvis El, bithastighet liksom ett flertal kanaler med signaler som transporteras med en andra bithastighet, exempelvis E2-signaler, på ett flexibelt sätt så att nya kanaler eller nya signaler bildas. Givetvis är behovet detsamma för de tidigare nämnda Tl-, och T2-signalerna, eller mera generellt vilka hierarkiskt olika signaler som helst.
Såsom ett exempel, kan det finnas ett behov av att switcha fyra El-kanaler till en multiplexor i vilken de multiplexeras till att bilda en E2-kanal. att Ett annat exempel kan det finnas ett behov av switcha en E2-kanal till en demultiplexor där den demultiplexeras till att bilda fyra El-kanaler. I återigen ett annat exempel kan det finnas ett behov av att kunna switcha tre El-kanaler till en multiplexor, i vilken de multiplexeras till en E2-kanal, varvid i det fallet en resterande, fjärde El-kanal representeras av en syntetiserad kanal som inte transporterar någon användbar information.
Ovan nämnda exempel illustrerar bara några kombinationer som kan vara önskvärda och ofta finns det ett behov av andra kombinationer av multiplexering och demultiplexering av trafikkanaler på olika hierarkiska nivåer.
Eftersom en switchning som är så flexibel som möjligt behövs, har att flexibla Ett av de viktigaste kriterierna vad det flera försök gjorts skapa enkla och omkopplingsmatriser. gäller en omkopplingsmatris, är dess förmåga att kunna låta den multiplexerade trafiken vara ostörd. Således är det speciellt viktigt att klockan i en plesiokron bitström förblir opåverkad av varje omkoppling. Detta problem har åtminstone två sidor. För det första, beroende på det faktum att de olika bitströmmarna kan ta olika vägar genom omkopplingsmatrisen, kan de fördröjas olika mycket i. en synkron design. Detta betyder att synkroniseringen 10 15 20 25 30 516 177 mellan de olika bitströmmarna kommer att gå förlorad. För det det faktum bitström kan enligt CEPT- andra kommer, beroende pà att en representeras av två pulser (N-puls och P-puls standarden är exempel därpå) och det faktum att de två pulserna kan. ta olika vägar genonx omkopplingsmatrisen, kan de fördröjas olika mycket och följaktligen kommer den inre, plesiokrona klockan att störas. Ett flertal försök har gjorts för att tillhandahålla en omkopplingsmatris som hanterar plesiokron trafik, antingen genom implementering av asynkrona tekniker eller genom tillämpning av synkrona tekniker. Design av en stor omkopplingsmatris med användning av en asynkron teknik är behäftad med allvarliga problem beroende på timingtoleranser för använda komponenter vid framställning och toleranser i löptidsfördröjning i olika ledningsvägar genom omkopplingsmatrisen. Eftersom det inte finns något sätt att synkronisera sådana fördröjningar i omkopplingsmatrisen, kommer alla sämsta möjliga fördröjningar att adderas till varandra. Detta kommer att kräva oskäligt hög prestanda hos de individuella komponenterna, och likaledes oskäligt exakt matchning av olika ledningsvägar genom omkopplingsmatrisen. Dessa problem kommer att bli ännu svårare att hantera om storleken på omkopplingsmatrisen ökar, dvs ju större omkopplingsmatrisen behöver vara, desto mer komplex blir den och problemen kommer att öka på nwtsvarande sätt. Situationen blir ännu mera problematisk om trafikkanalen går igenom en kedja av omkopplingsmatrisenheter på sin väg till slutkundens gränssnitt.
Således är det i det närmaste omöjligt att bygga större och mera komplicerade omkopplingsmatriser med användning av en asynkron teknik.
Därför har försök gjorts med att använda den synkrona tekniken för byggande av omkopplingsmatriser. Det är känt att synkronisera alla inkommande plesiokrona trafikkanaler med hjälp av buffertar före och därpå återskapa ursprungsklockan omkopplingsmatrisen, igen 10 15 20 25 30 516 177 4 efter omkopplingsmatrisen. På ett sådant sätt kan omkopplingsmatrisen klockas med en klocka som svarar emot trafikhastigheten. skrift används inkommande till Efter omkopplingsmatrisen är buffertar anordnade för att anpassa klockan till trafiktakten. Alla designade för en specifik trafiktakt.
Ett exempel därpå visas i EP-A-0 226 054. I denna buffertar för att trafiktakt anpassa omkopplingsmatrisens klockningstakt. den utgående buffertkomponenter är Dessutom måste det finnas trafikberoende PLL:er (Phase Locked Loop) för varje trafiktakt för återskapande av den ursprungliga, plesiosynkrona klockan. I systemet finns det en massa små omkopplingsmatriser och buffertar, dvs det innehåller en stor mängd av komponenter, vilket gör systemet inflexibelt och mycket invariabelt.
REDOGÖRELSE FÖR UPPFINNINGEN Vad som behövs är därför en omkopplingsanordning som kan hantera plesiokron, hierarkisk trafik. Speciellt behövs en omkopplingsanordning genonn vilken det undviks att mulitplexerad trafik förvränges. Speciellt behövs en omkopplingsanordning genom vilken en plesiokron bitström ej påverkas av omkopplingen.
Dessutom behövs en omkopplingsanordning genom vilken olika bitströmmar inte fördröjs olika genom att de tar olika väger genom omkopplingsanordningen, dvs att synkroniseringen mellan olika bitströmmar bibehàlles. Dessutom behövs en anordning genom vilken bitströmmar som representeras av två olika pulser, exempelvis N- pulsen respektive P-pulsen såsom i CEPT standarden, kan hanteras på ett effektivt sätt utan att de blir olika mycket fördröjda. behövs det en anordning vilken den inre, Dessutom genom plesiokrona klockan ej kommer att förvrängas. Dessutom behövs en anordning som är flexibel, enkel och lätt att framställa. 10 15 20 25 30 516 177 n n. - o u o nu nu n Ett system som innefattar ett antal omkopplingsanordningar och ett antal nmltiplexerings-/demultiplexeringsmedel behövs också genom vilken ovan nämnda mål kan uppnås.
Därför anges en omkopplingsanordning för att switcha plesiokrona, hierarkiska digitala trafiksignaler som transporterar data i kanaler med olika datahastighet, som innefattar en synkron omkopplingsmatris med ett antal ingàngsportar och ett antal utgångsportar, där var och en av ingångsportarna kan kopplas till vilken som helst av utgångsportarna. Anordningen innefattar vidare en gemensam referensklocka med en hög frekvens för att synkronisera och klocka signaler på ett sådant sätt att signaler i åtminstone två olika hierarkiska nivåer kan switchas. Speciellt består inmatningssignalerna av första signaler som transporterar data med en hastighet på ungefärligen 2 Mbps, andra signaler i en hierarkiskt högre nivå som transporterar data med ungefärligen 8 Mbps. Speciellt består de första signalerna av så kallade CEPT El- signaler, medan de andra signalerna består av CEPT E2-signaler.
Det kan också sägas att ett antal El-kanaler och ett antal E2- kanaler inmatas. Speciellt har den gemensamma referensklockan en klockningsfrekvens som är åtminstone så hög som 32 gånger bitraten för sagda andra signaler, dvs de signaler som transporteras med den högsta bithastigheten. Speciellt innefattar anordningen också separata, asynkrona omkopplingsmedel för att switcha tredje signaler av en högre hierarkisk ordning än sagda andra signaler.
Speciellt består sagda tredje signaler av CEPT E3-signaler. I en referensklockan en speciell implementering har den gemensamma samplingsfrekvens på 270 MHz. I ett alternativt utförande medger den synkrona omkopplingsmatrisen omkoppling av signaler i tre olika hierarkiska nivåer, såsom El, E2 och E3 eller alternativt Tl, T2 och T3. Den samplingsfrekvens som väsentligt överstiger E3-, referensklockan har då en (T3) gemensamma signalernas frekvens. 10 15 20 25 30 516 177 Därför anges också ett system för att routa plesiokrona trafiksignaler som. transporterar data i kanaler på hierarkiskt olika datahastighetsnivåer i en telekommunikationsnod i ett radionät. Den innefattar' ett antal synkrona omkopplingsmatriser med ett antal icke blockerande in- och utgångsportar för vardera av vilka en gemensam referensklocka är anordnad som har en hög klockfrekvens, där sagda omkopplingsmatriser routar/switchar åtminstone första och andra signaler som transporterar data med en första och en andra bithastighet, och således skiljer sig en hierarkisk nivå ifrån varandra, och dessutom ett antal multiplexerings-/demultiplexeringsmedel för att multiplexera första signaler till andra signaler och/eller demultiplexera andra signaler till första signaler på vilket önskat sätt som helst.
Speciellt är, åtminstone för ett antal synkrona omkopplingsmatriser, asynkrona omkopplingsmedel anordnade separat för att hantera tredje signaler som transporterar data på en hierarkisk högre nivå än sagda första och andra signaler.
Speciellt är vidare ett antal multiplexerings-/demultiplexerings- medel anordnade för att multiplexera/demultiplexera mellan andra och tredje signaler anordnade. I en speciell implementering är de första signalerna CEPT El-signaler, de andra signalerna är CEPT E2-signaler. Ännu mera speciellt, kan omkopplingsmatrisen klockas med en så hög frekvens att också signaler på en hierarkiskt högre nivå kan switchas, där sagda signaler exempelvis består av E3- signaler. Alternativt består, när separata omkopplingsmedel är anordnade för högre bitratsignaler, sagda signaler av E3-signaler.
I en speciell implementering har den eller de gemensamma referensklockan (klockorna) en klockningsfrekvens på 270 MHz eller mera. I en speciell implementering är en processor anordnad för åtminstone en företrädesvis ett till att att hantera inställningarna för synkron omkopplingsmatris, och asynkront bilda en I en alternativ implementering finns det en omkopplingsmedel associerat därmed, omkopplingsanordning. 10 15 20 25 30 516 177 v u nu - u ø o o u n n processor som hanterar fler än en synkron omkopplingsmatris och fler än ett asynkront omkopplingsmedel.
Därför anges också ett förfarande för att switcha plesiokrona, hierarkiska digitala trafiksignaler som transporterar data i kanaler på hierarkiskt olika dataratsnivåer. Förfarandet innefatttar stegen att mata in signaler på två olika hierarkiska nivåer till en synkron omkopplingsmatris utnyttjande en gemensam referensklocka med en samplingsfrekvens som väsentligt överstiger frekvensen för den. hierarkiskt högsta nivån. av' sagda signaler, tillhandahålla andra signaler av en ännu högre hierarkisk ordning till ett separat, asynkront omkopplingsmedel, så att signaler av åtminstone de två lägsta hierarkiska ordningarna switchas synkront medan signaler av högre ordningar switchas asynkront. Speciellt innefattar förfarandet stegen att switcha El/E2-signaler synkront och switcha E3-signaler asynkront. Dessutom innefattar förfarandet, fördelaktigt, steget att klocka de till den synkrona omkopplingsmatrisen inmatade signalerna med en frekvens som är väsentligen 32 gånger högre än bithastigheten för den andra nivåns signaler, speciellt E2-signalerna (eller T2- signalerna).
Speciellt är den gemensamma referensklockans samplingsfrekvens 270 MHz eller högre. Dessutom inkluderar förfarandet stegen att multiplexera/demultiplexera signaler med användning av multiplexorer/demultiplexorer, som är direkt förbundna med den synkrona omkopplingsmatrisen som är icke blockerande, dvs vilken ingång som helst kan kopplas till vilken utgång som helst, på vilket önskat sätt som helst.
Enligt uppfinningen anges en omkopplingsmatris soul kan hantera plesiokron trafik med en gemensam systemklocka, och mera speciellt kan den hantera både El-, och E2-signaler på alla trafikvägar. Enligt uppfinningen används en gemensam systemklocka för att med en hög frekvens synkronisera omkopplingsmatrisen. 10 15 20 25 30 u nu ~ - n a o u u n . 516 177 Klockfrekvensen är företrädesvis vald baserat på kriteriet att samplingshastigheten för den inkommande El-, och E2-trafiken måste vara åtminstone 32 gånger den högsta trafikhastigheten, som är E2.
(Det Tl-, T2-trafik och det motsvarande gäller också för andra bithastigheter, samma gäller för respektive generellt de två lägsta hierarkiska ordningarna). Klockfrekvensen sätter en övre gränsen för de trafikhastigheter som det är möjligt att applicera på den synkrona omkopplingsmatrisen enligt uppfinningen.
Med en sådan hög samplingshastighet är det möjligt att hålla jitter och pulsdistorsion inom acceptabla gränser. Vägarna genom omkopplingsmatrisen är oberoende av hastigheten på den inkommande trafiken beroende på att det synkrona systemet successivt kan synkronisera möjlig timingdistorsion. Såsom hänvisats till ovan är omkopplingsmatrisen icke-blockerande, vilket betyder att varje ingàngsport kan anslutas till vilken utgångsport som helst utan några begränsningar.
Det är en fördel med föreliggande uppfinning att genom det uppfinningsmässiga konceptet kan de implementeringsproblem som är associerade med asynkrona omkopplingsmatriser som byggs för att vara trafikoberoende dvs det svårt att undvikas, är mycket uppfylla timingkraven med sådana synkrona designer. Därutöver är det en fördel med uppfinningen att det är' mycket lättare att hantera en synkron design vid layout och det kommer inte att bli några långa signalvägar genom designen som är kritiska vad det gäller timing, och det är också en fördel med uppfinningen att den anger en rättfram lösning jämfört med de anordningar som utnyttjar hastighetskompensationsbuffertar före en synkron omkopplingsmatris som körs med en systemklocka i samma takt som trafiken såsom visat i ovan nämnda EP-A-0 226 054. Dessutom är det en fördel med uppfinningen att det inte finns något behov av att återskapa en korrekt klocka med användning av PLL:er efter omkopplingsmatrisen. 10 15 20 25 30 516 177 nu om o v n u u u n n n KORTFATTAD FIGURBESKRIVNING Uppfinningen kommer i det följande att ytterligare beskrivas på ett icke begränsande sätt under hänvisning till bifogade figurer, i vilka: Fig. 1 schematiskt illustrerar en bitström som innehåller två olika pulser såsom kodade till HDB3 pulser, Fig. 2 visar ett exempel på ett system enligt uppfinningen som innefattar en synkron omkopplingsmatris och asynkrona omkopplingsmedel och ytterligare komponenter, Fig. 3 illustrerar schematiskt ett första trafikfall i vilket 16 El signaler matas in, och där ett antal E2-signaler och några El-signaler matas ut, Fig. 4 illustrerar schematiskt ett andra trafikfall enligt vilket 16 El-signaler' matas ut som, en E3-signal och vice versa, Fig. 5A schematiskt illustrerar tillhandahållandet av en synkron omkopplingsmatris enligt uppfinningen såsom anordnad i ett radionät, Fig. 5B är det tredje trafikfallet som i Fig. 5A och visar mera i detalj omkopplingsmatrisen och multiplexeringsmedel, Fig. 6A mycket schematiskt visar en fjärde implementering av ett system enligt uppfinningen, Fig. 6B visar systemet i Fig. 6A mera i detalj för ett fjärde trafikfall, 10 15 20 25 30 516 177 10 Fig. 7A är ett flödesdiagram som schematiskt beskriver trafikfallet i Fig. 6A, 6B i mottagningsriktningen, och Fig. 7B är ett schematiskt illustrerar flödesdiagram som sändningsriktningen för ett fjärde trafikfall.
DETALJERAD BESKRIVNING AV UPPFINNINGEN I den detaljerade beskrivningen som följer kommer ett flertal utföringsformer att beskrivas huvudsakligen under hänvisning till (CEPT), där trafiken bygger pà El-signaler med en bitrat på 2048 kbps, E2 med en bitrat på 8448 kbps och E3 med en bitrat 34368 kbps. För att fortsätta har E4 en bitrat på 139264 kbps. Det ska emellertid European Standard for Plesiochronous Hierarchical Traffic vara klart att det uppfinningsmässiga konceptet likvärdigt är tillämpligt på de amerikanska hierarkiska signalformatet likväl som det är tillämpligt på vilka plesiokrona hierarkiska signaler som helst.
En bitström som innehåller sådan trafik representeras av två olika pulser, nämligen N-pulsen och P-pulsen enligt CEPT standarden. I Fig. l illustreras en trafikkanal som innefattar två signaler, P och N, som är avkodade via gränssnittet G.703 (G.703 standard av ITU-T) och kodade till HDB3 pulser.
I Fig. 2 illustreras ett system enligt uppfinningen vilket innefattar en omkopplingsanordning med en synkron El-, alla ett asynkront omkopplingsmedel för att hantera E3 omkopplingsmatris som hanterar och E2-signaler pà trafikvägar, signaler, multiplexeringmedel och andra grannblock. Det antas att det finns ett antal ingångar (Line Interface, LIC) för inmatning till systemet 100 i föreliggande uppfinning, där kundgränssnittet har anpassats till P-, och N-pulserna såsom diskuterats ovan. Här används 31 av LIC:arna för El-, eller E2-trafik inmatad till den 10 15 20 25 30 516 177 ---------- ~ 11 SMXS 10A. används gemensamt med den asynkrona omkopplingsmatrisen SMXA lOB, synkrona omkopplingsmatrisen Några av ingångarna i vilken E3-trafik hanteras, båda och det dvs fyra av dem är gemensamma för finns också en separat för SMXA 10B. Alla inställningar i SMXS 10A och SMXA 10B hanteras av ett processor- gränssnitt 13 som styrs av NCC 14.
En 67 MHz klocka används för att, via PLL 16, generera en 270 MHz klocksignal, och en CLK 16 används för processorkommunikation med andra processorer osv på vilket konventionellt sätt som helst.
Klockfrekvensen på 270 MHz är vald till att åtminstone överskrida samplingshastigheten för den inkommande E2-trafiken med 32 gånger och den används för att synkronisera SMXS 10A. Således används en gemensam referensklocka.
Ett antal El-, och E2-signaler inkommer på olika kanaler till SMXS 10A, där de till lämpliga demultiplexeringsmedel DMX 11A, llB, l1C, multiplexering/demultiplexering mellan El-, routas multiplexerings-/ l1D som tillhandahåller och E2-trafik. I de illustrerade utföringsexemplen antas att 16 inkommande E1- signaler nmltiplexeras till fyra E2-signaler i en av DMX:erna, medan fyra E2-signaler demultiplexeras till 16 El-signaler, också De 16 E1- signalerna och de fyra E2-signalerna routas därpå tillbaka till Det ska i en utvald DMX. Detta val hanteras av processorn 13.
SMXS 10A genom vilken de routas till rätt utgångsport. noteras att detta äger rum kontinuerligt, och att E3-signaler dirigeras, också kontinuerligt, till de asynkrona omkopplingsmedlen SMXA 1OB, där inkommande El-, E3-signaler dirigeras genom omkopplaren till lämpligt multiplexerings/demultiplexeringsmedel för multiplexering/ demultiplexering mellan E2 respektive E3, 12, dvs här routas en E2-signal till DMX 12 där den multiplexeras till att bilda en E3- m 15 20 25 30 516 177 u nu ao ø o I u n v I 12 signal, eftersom E2-signaler också inmatas ifrån SMXS 10A till DMX 12, och åter inmatas till SMXA lOB, varifrån den dirigeras till en utgångsport. Från SMXA 10B dirigeras 8 E2-signaler till en utgángsport. 10A, Bitfelsgenereringsmedel 15 är också Fràn DMX 12 dirigeras fyra E2-signaler till SMXS till SMXA lOB. anordnade. Fungerandet av medan en E3-signal returneras dessa är detsamma som i andra, kända system, och de inkluderas bara av illustrativa skäl. (38 till SMXS 10A) tillgängliga utgångsportar ifrån SMXS 10A.
Det finns 39 tillgängliga ingångsportar och 45 Denna figur visar ett exemplifierande utförande av ett system 100 som innefattar en inkluderande SMXS 10A och SMXA lOB samt ett antal skulle det anordning multiplexerings-/demultiplexeringsmedel. Givetvis fler synkron omkopplingsmatris och möjligtvis också också kunna finnas omkopplingsanordningar vardera innefattande en ett asynkront omkopplingsmedel och ytterligare multiplexeringsmedel osv; ett system enligt uppfinningen kan byggas på vilket sätt som helst.
Uppfinningen kommer i det följande att ytterligare beskrivas under hänvisning till ett antal trafikfall.
Fig. 3 första trafikfall I, illustrerar schematiskt ett system 200 använt för ett i vilket 16 El-signaler inmatas och av vilka några skall multiplexeras till E2-signaler, medan de återstående skall förbli illustrerade i El-signaler. Mjukvaran i processmedlen (ej denna figur) avgör vilka ingångar som ska användas. I detta fall används 26 av 38 tillgängliga ingångar, 16 El-signaler inmatas över en av ingångarna, 8 El-signaler matas in över en annan ingång och två in över SMXS 20 dirigeras 8 av de 16 El- E2-signaler matas återigen en annan ingång. I signalerna inmatade till den första ingångsporten genom SMXS 20 till DMX 21, där de multiplexeras till två E2-signaler som matas 10 15 20 25 30 516 177 " 13 tillbaka till SMXS 20. De återstående 8 El-signalerna dirigeras genom SMXS 20 tillsammans med två E2-signaler returnerade ifrån DMX 21 till 10 av 45 valfritt De 8 El-signalerna inmatade till SMXS 20 uppsatta utgångar av 45 tillgängliga utgångar. över en annan port dirigeras till en annan utgång tillsammans med de två E2-signalerna inmatade till SMXS 20, DMX 21 där de multiplexeras tillbaka till SMS 20, kanaler matas ut på 16 andra av de 45 tillgängliga och dirigeras till till 8 El-signaler, och matas vilket således resulterar i att 16 E1- utgångarna.
För återkoppling av de två E2-signalerna från DMX 21, används två av fyra tillgängliga E2-kanaler.
I Fig. 4 illustreras ett andra trafikfall II i vilket 16 E1- signaler skall matas ut som en E3-signal och vice versa. Systemet 300 innefattar här en synkron omkopplingsmatris SMXS 30A, asynkrona omkopplingsmedel SMXA 30B och multiplexerings- /demultiplexeringsmedel DMX 31 för multiplexering/demultiplexering mellan El-, respektive E2- signaler och multiplexering/demultiplexeringsmedel DMX 32 för E2-, och E3- av 31 tillgängliga ingångar till SMXS 30A. De dirigeras genom SMXS 30A multiplexering/demultiplexering mellan mellan signaler. Således matas här 16 El-signaler in på en till DMX 31 där de multiplexeras till fyra E2-signaler som matas tillbaka till SMXS 30A och dirigeras därigenom till DMX 32, där de multiplexeras till en E3-signal, som vidarebefordras till SMXA 30B, tillgängliga utgångar. routas därigenom, och. matas ut på en valfri utgång av 8 För det motsatta fallet, när en E3-signal ska matas ut som 16 E1- signaler, illustreras här hur en E3-signal matas in till SMXA 30B på en av fem tillgängliga ingångar. till DMX 32, routas till SMXS 30A, Den routas genom SMXA 30B där den demultiplexeras till fyra E2-signaler som varifrån de routas till DMX 31, där de fyra 10 15 20 25 30 S16 117 ~ 14 till som matas tillbaka till SMXS 30A och dirigeras därigenom till en av 45 E2-signalerna demultiplexeras 16 El-signaler, tillgängliga utgångar, på vilken således 16 El-signaler matas ut.
I ett ytterligare trafikfall, fall III, signaler resultera i två utgående E2-kanaler, medan en El-signal skall två inkommande E2- skall släppas. Detta kommer att beskrivas under hänvisning till Fig. SB. Emellertid illustreras i Fig. 5A mycket schematiskt ett system 400 för att tillhandahålla detta såsom anordnat i ett radionät som, tar emot signaler eller trafik över luften genom hopp 1-3 med släppning av en El-kanal.
I Fig. 5B illustreras systemet 400 mera i detalj. Det innefattar SMXS 40, 4lB och dessutom multiplexerings- 42A, 42B. signalanordning AIS vilken en synkron omkopplingsmatris 41A, DMX multiplexerings-/ demultiplexeringsmedel /demultiplexeringsmedel Dessutom visas en El- signal. Fem av 38 tillgängliga ingângskanaler kommer att användas larmindikerande genererar en för inmatning av signaler i sändnings-, respektive mottagningsriktningen, medan fem av 45 tillgängliga utgångskanaler kommer att användas i mottagnings-, respektive sändningsriktningen.
I sändningsriktningen antas att hopp l bestående av en E2-signal inmatas till SMXS 40 varifrån den routas till DMX 42A där den multiplexeras till fyra El-signaler som matas tillbaka till den SMXS 40, i routas till en av utgångarna och tappas av, medan de återstående synkrona omkopplingsmatrisen vilken en El-signal tre El-signalerna dirigeras genom SMXS 40 till DMX 4lB där de till som matas multiplexeras en E2-signal (tillsammans ifrån AIS), tillbaka till SMXS 40 därigenom till en utgångskanal tillsammans med den inmatade E2- med El-signalen och dirigeras 10 15 20 25 30 un.
Q o c o nu a 516 177 15 signalen ifrån hopp 2 och matas ut som två E2 signaler bildande hopp 3.
I den andra riktningen mottagningsriktningen, inmatas en El-signal till SMXS 40, till DMX 41A, där den multiplexeras med tre El-signaler härrörande ifrån två inmatade routas därigenom E2-signaler svarande mot hopp 3, till en E2-signal som matas tillbaka till SMXS 40 genom. vilken den routas till en av de (hopp 1). De två E2- signalerna som kommer ifrån hopp 3 inmatas till SMXS 40 på en tillgängliga utgàngarna son1 en E2-signal annan av de fem tillgängliga ingångarna, dirigeras genom SMXS 40, så att en av de två E2-signalerna går direkt genom SMXS 40 till till där den en av utgàngarna som hopp 2, medan den andra routas multiplexerings-/demultiplexeringsmedlen 42B demultiplexeras till fyra El-signaler som. matas tillbaka till SMXS 40, routas genom den till DMX 41A, och multiplexeras till en tillbaka till SMXS 40 därigenom och matas ut som en E2-signal, hopp 1. Den fjärde El- E2-signal, som matas igen, dirigeras signalen (av de fyra El-signalerna ifrån DMX 42B) visas inte eftersom den inte innehåller någon information och i själva verket originerar ifrån AIS.
Ytterligare ett annat trafikfall IV visas i figurerna 6A, 6B. I Fig. 6A illustreras mycket schematiskt anordnandet av systemet 500 för inmatning av en E3-signal, avtappning av fyra El-signaler och utmatning av tre E2-signaler och vice versa. Systemet illustreras mera detaljerat i Fig. 6B enligt vilken det består av omkopplingsmatris SMXS 50A, ett SMXA 5OB, /demultiplexeringsmedel DMX 51 för hantering av El/E2 trafik och en synkron asynkront omkopplingsmedel multiplexerings- dessutom multiplexerings-/demultiplexeringsmedel DMX 52 för hantering av E2/E3 trafik. För inmatningen av fyra El-signaler och tre E2-signaler, används sju av 31 tillgängliga 10 15 20 25 30 on ' . _ Q nu . o 516 177 16 till omkopplingsmatrisen 50A, medan för inmatning av en E3-signal ett ingångskanaler för inmatning den synkrona asynkront omkopplingsmedel 5OB behövs för inmatningen av E3- signalen, varvid en av fem möjliga ingångskanaler används. För utmatningen av fyra El-signaler och tre E2-signaler, används sju av 45 omkopplingsmatrisen 50A, tillgängliga utmatningskanaler från den synkrona medan för utmatning av en E3-signal används en av det asynkrona omkopplingsmedlets 5OB åtta tillgängliga utmatningskanaler. Förfarandena i mottagningsriktningen respektive sändningsriktningen kommer att beskrivas mera noggrant i trafikflödesdiagrammen 7A, 7B.
I Fig. 7A illustreras schematiskt hur de fyra El-signalerna inmatas till SMXS 50A, 1l0A. En väg sätts därvid upp till ett utvalt multiplexerings-/demultiplexeringsmedel DMX 51 för hantering av El/E2 trafik, vilken sköts av SMXS 50A för de fyra El-signalerna, 120. De fyra El-signalerna multiplexeras DMX 51, 130. tillbaka till SMXS 50A, 140. rum kontinuerligt liksom att tre E2-signaler kontinuerligt matas in till SMXS 50A, llOB, och således tas en E2-signal och tre E2- signaler emot i SMXS 50A, 150. 50A till utvalda multiplexerings-/demultiplexeringsmedel SMX 52, och E3-trafik, 160, och i 170, genom SMXA till en (av åtta tillgängliga) utgång, 180. därpå till en E2-signal i En E2-signal routas därpå Det ska vara klart att detta äger Signalerna routas därpå genom SMXS som hanterar E2-, vilka fyra E2- signaler multiplexeras till en E3-signal, som därpå routas När E3-trafik tas emot i en av fem tillgängliga ingångar i det asynkrona 210, 7B), signalen genom SMX 5OB till en lämplig DMX för E2/E3 trafik, 220.
I detta fall är det DMX 52 i vilken E3-signalen demultiplexeras till fyra 230, till den omkopplingsmatrisen SMXS 50A, 240. Av de fyra omkopplingsmedlet 5OB, (Fig. routas E3- E2-signaler, vilka routas synkrona E2-signalerna, 10 15 20 25 30 no . _ v . nu . 516 177 17 routas en E2-signal genonx SMXS 50A till DMX 51, 241, där E2- 242, som routas matas de fyra El~ 250A. andra E2-signalerna som inmatades till SMXS 50A enligt steg 240, SMXS 50A till 250B. För utmatningen av' de fyra El-signalerna och. de tre E2-signalerna, signalen demultiplexeras till fyra El-signaler, tillbaka till SMXS 5OB, 243, signalerna genom SMXS 5OB till en utvald utgång, och därpå De tre routas utvalda genom utgångar, används sju av 45 tillgängliga utgångskanaler, medan för utmatning av E3-signalen, används den ena av de åtta tillgängliga utgångskanalerna. Processmedlen (ej illustrerade i. denna figur) innehåller styrmjukvara som indikerar vilken av utgångarna som skall användas.
Det ska vara klart att de fyra trafikfallen endast utgör några exempel på hur ett system/en Trafikfall IV är ett mycket vanligt anordning enligt föreliggande uppfinning kan användas. trafikfall, men det finns ingen begränsning på hur systemet kan användas, och synkrona, asynkrona, multiplexerings- /demultiplexeringsmedel kan vara anordnade på vilket lämpligt sätt som helst eller användas på ett lämpligt sätt för att routa trafik på olika sätt.
Också i andra avseenden är uppfinningen inte begränsad till de explicit illustrerade utföringsexemplen, utan den kan varieras på ett antal sätt inom ramen för vidhängande patentkrav.

Claims (22)

10 15 20 25 30 516 177 PATENTKRAV
1. l. En omkopplingsanordning för att switcha plesiokrona, hierarkiska digitala trafiksignaler som transporterar data i kanaler med olika datahastigheter, k ä n n e t e c k n a d d ä r a v att den (10A;20;30A;40;5OA) utgångsportar, där varje ingångsport kan anslutas till vilken som innefattar en synkron omkopplingsmatris med ett antal ingångsportar och ett antal helst av sagda utgångsportar, en gemensam referensklocka med hög samplingsfrekvens för synkronisering och klockning av signaler, där sagda samplingsfrekvens väsentligt överstiger bithastigheten för den högsta hierarkiska nivåns signaler så att signaler i åtminstone två olika hierarkiska nivåer kan switchas synkront.
2. En anordning enligt patentkrav 1, k ä n n e t e c k n a d d ä r a v att ingångssignalerna innefattar första signaler som transporterar data med ungefärligen 2 Mbps, andra signaler på en hierarkiskt högre nivå som transporterar data med ungefärligen 8 Mbps.
3. En anordning enligt patentkrav 2, k ä n n e t e c k n a d d ä r a v att sagda första signaler består av CEPT El-signaler, och att de andra signalerna består av CEPT E2-signaler, som transporteras i ett antal El-kanaler respektive ett antal EZ-kanaler.
4. En anordning enligt patentkrav 2 eller 3, k ä n n e t e c k n a d d ä r a v 10 15 20 25 30 516 177 19 att den gemensamma systemklockan har en klockningsfrekvens som är åtminstone 32 gånger bithastigheten för de signaler som har den högsta bithastigheten, tex sagda andra signaler.
5. En anordning enligt patentkrav 4, k ä n n e t e c k n a d d ä r a v att den gemensamma systemklockan har en samplingsfrekvens på 270 MHz.
6. En anordning enligt patentkrav 4, k ä n n e t e c k n a d d ä r a v att den innefattar (l0B;3OB;50B) för att hierarkisk ordning än sagda andra signaler. separata asynkrona omkopplingsmedel switcha tredje signaler av en högre
7. En anordning enligt patentkrav 6, k ä n n e t e c k n a d d ä r a v att sagda tredje signaler är CEPT E3-signaler.
8. En anordning enligt patentkrav 1, k ä n n e t e c k n a d d ä r a v att den synkrona omkopplingsmatrisen switchar signaler i tre olika hierarkiska nivåer (El/E2/E3;Tl,T2,T3). (l0O;200;300;400;500) trafiksignaler som transporterar data i. kanaler med hierarkiskt
9. Ett system för att routa plesiokrona olika datahastighetsnivàer i en telekommunikationsnod i ett radionät, k ä n n e t e c k n a t d ä r a v att det (1OA;20;3OA;40;5OA), utgångsportar, där för varje synkron omkopplingsmatris en gemensam antal med ett innefattar ett synkrona omkopplingsmatriser antal icke blockerande in-, och referensklocka med en hög klockningsfrekvens är anordnad, där 10 15 20 25 30 nu ø u n u .v . ZC) sagda klockningsfrekvens väsentligt överstiger bithastigheten för respektive högsta hierarkiska nivås signaler, så att sagda synkrona omkopplingsmatriser (l0A;20;30A;40;50A) kan routa/switcha åtminstone första och andra signaler som transporterar data med en första och en andra bithastighet (som skiljer sig en hierarkisk nivå ifrån varandra) synkront.
10. Ett system enligt patentkrav 9, k ä n n e t e c k n a t d ä r a v (lOB;30B;50B) hantera tredje signaler som transporterar data på en hierarkiskt att asynkrona omkopplingsmedel är anordnade för att högre nivå än sagda första och andra signaler.
11. Ett system enligt patentkrav 10, k ä n n e t e c k n a t d ä r a v att för åtminstone ett antal synkrona omkopplingsmatriser är asynkrona omkopplingsmedel (lOB;3OB;50B) anordnade för att hantera tredje signaler som transporterar data på en hierarkiskt högre nivå än sagda första och andra signaler.
12. Ett system enligt patentkrav 10, k ä n n e t e c k n a t d ä r a v att ett llD;21;3l;4lA,4lB,42A,42B;51) för signaler till andra signaler och/eller demultiplexering av andra antal (11A- första multiplexerings-/demultiplexeringsmedel multiplexering av signaler till första signaler på vilket önskat sätt som helst och dessutom ett antal multiplexerings-/demultiplexeringsmedel (12;32;52) för multiplexering/demultiplexering mellan första/andra och tredje signaler är anordnade.
13. Ett system enligt patentkrav 10, 11 eller 12, k ä n n e t e c k n a t d ä r a v 10 15 20 25 30 516 177 o o n ø n v Zl att sagda första signaler är CEPT E1-signaler och att sagda andra signaler är CEPT E2-signaler.
14. Ett system enligt patentkrav 11, k ä n n e t e c k n a t d ä r a v att sagda tredje signaler är CEPT E3-signaler.
15. Ett system enligt något av patentkraven 11-14, k ä n n e t e c k n a t d ä r a v att den (de) klockningsfrekvens på 270 MHz. gemensamma referensklockan (klockorna) har en
16. Ett system enligt något av patentkraven 10-15, k ä n n e t e c k n a t d ä r a v att en processor (13) är anordnad för hantering av inställningarna i åtminstone en synkron omkopplingsmatris (10A), och företrädesvis ett asynkront omkopplingsmedel (10B).
17. Ett förfarande för att switcha plesiokrona, hierarkiska digitala trafiksignaler som transporterar data i kanaler med hierarkiskt olika datahastighetsnivàer, k ä n n e t e c k a t d ä r a v att det innefattar steget att: - mata in signaler av åtminstone två hierarkiskt olika nivåer som följer på varandra till en synkron omkopplingsmatris som använder en gemensam referensklocka med en samplingsfrekvens som väsentligt överstiger bithastigheten för den högsta nivåns signaler så att sagda signaler i åtminstone två hierarkiskt olika nivåer kan switchas synkront.
18. Förfarandet enligt patentkrav 17, k ä n n e t e c k n a t d ä r a v att det innefattar steget att: 10 15 20 25 30
19. k ä att och
20. k ä att
21. k ä att
22. k ä att u v ø | - - 0 516 177 22 tillhandahålla hierarkiskt högre signaler till separata, asynkrona switchningsmedel, så att de lägre nivåernas signaler switchas synkront, medan signaler på högre nivå switchas asynkront. Förfarandet enligt patentkrav 17 eller 18, n n e t e c k n a t d ä r a v de lägre nivåernas signaler består av E1/E2 (Tl/T2)-signaler att signaler av den högre nivån är E3 (T3)-signaler. Förfarandet enligt patentkrav 19, n n e t e c k n a t d ä r a v det innefattar steget att: klocka de till den synkrona omkopplingsmatrisen inmatade signalerna med en frekvens som är väsentligen 32 gånger högre än E2-signalens bithastighet. Förfarandet enligt patentkrav 20, n n e t e c k n a t d ä r a v den gemensamma referensklockans samplingsfrekvens är 270 MHz. Förfarandet enligt något av patentkraven 17-21, n n e t e c k n a t d ä r a v det innefattar stegen att: multiplexera/demultiplexera med signaler användning av multiplexorer/demultiplexorer som är direkt anslutna till den synkrona omkopplingsmatrisen, som är icke blockerande.
SE9903222A 1999-09-10 1999-09-10 Anordning, system och förfarande för att omkoppla plesiokrona,hierarkiska digitala trafiksignaler SE516177C2 (sv)

Priority Applications (4)

Application Number Priority Date Filing Date Title
SE9903222A SE516177C2 (sv) 1999-09-10 1999-09-10 Anordning, system och förfarande för att omkoppla plesiokrona,hierarkiska digitala trafiksignaler
PCT/SE2000/001697 WO2001020830A1 (en) 1999-09-10 2000-09-05 Arrangement, system and method for switching plesiochronous, hierarchical digital traffic signals
AU74639/00A AU7463900A (en) 1999-09-10 2000-09-05 Arrangement, system and method for switching plesiochronous, hierarchical digital traffic signals
US09/658,556 US6826199B1 (en) 1999-09-10 2000-09-08 Arrangement, system and method relating to switching

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SE9903222A SE516177C2 (sv) 1999-09-10 1999-09-10 Anordning, system och förfarande för att omkoppla plesiokrona,hierarkiska digitala trafiksignaler

Publications (3)

Publication Number Publication Date
SE9903222D0 SE9903222D0 (sv) 1999-09-10
SE9903222L SE9903222L (sv) 2001-03-11
SE516177C2 true SE516177C2 (sv) 2001-11-26

Family

ID=20416936

Family Applications (1)

Application Number Title Priority Date Filing Date
SE9903222A SE516177C2 (sv) 1999-09-10 1999-09-10 Anordning, system och förfarande för att omkoppla plesiokrona,hierarkiska digitala trafiksignaler

Country Status (4)

Country Link
US (1) US6826199B1 (sv)
AU (1) AU7463900A (sv)
SE (1) SE516177C2 (sv)
WO (1) WO2001020830A1 (sv)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7340558B2 (en) * 2000-11-22 2008-03-04 Silicon Image, Inc. Multisection memory bank system

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4905228A (en) * 1985-08-26 1990-02-27 American Telephone And Telegraph Company Digital transmission channel framing
DE3668740D1 (de) * 1985-11-18 1990-03-08 Siemens Ag Digitalsignalverteiler.
EP0309763B1 (en) * 1987-09-03 1995-03-15 Nec Corporation Multiplexer and demultiplexer apparatus adaptable for two kinds of transmission rates
US4855999A (en) * 1987-11-10 1989-08-08 Bell Communications Research, Inc. DTDM multiplexer with cross-point switch
DE3901868C1 (en) * 1989-01-23 1990-03-22 Siemens Ag, 1000 Berlin Und 8000 Muenchen, De Channel distributor for plesiochronous signals
US5940456A (en) * 1996-06-20 1999-08-17 Ut Starcom, Inc. Synchronous plesiochronous digital hierarchy transmission systems

Also Published As

Publication number Publication date
US6826199B1 (en) 2004-11-30
AU7463900A (en) 2001-04-17
SE9903222D0 (sv) 1999-09-10
SE9903222L (sv) 2001-03-11
WO2001020830A1 (en) 2001-03-22

Similar Documents

Publication Publication Date Title
US7139277B2 (en) Multi-terabit SONET switching with common time reference
US7170906B2 (en) Time-based grooming and degrooming methods with common time reference for optical networks
US4912706A (en) Frame synchronization in a network of time multiplexed optical space switches
US4855999A (en) DTDM multiplexer with cross-point switch
US7110669B2 (en) Time driven wavelength conversion-based switching with common time reference
WO2002028139A1 (en) Switching methods with a plurality of time intervals
US4833673A (en) Time division multiplexer for DTDM bit streams
EP2337372B1 (en) High capacity switching system
US20100220749A1 (en) Method and arrangement for local sychronization in master-slave distributed communication systems
US7948975B2 (en) Transparent switching fabric for multi-gigabit transport
US6718080B2 (en) Optical programmable delay system
EP2200200B1 (en) Scalable network element with Segmentation and Reassembly (SAR) functionality for switching time division multiplex signals
US4819226A (en) Framer circuit for use in a DTDM network
US4833671A (en) DTDM multiplexing circuitry
US7177308B2 (en) Switching methods with common time reference and plurality of time frame durations
US6970455B2 (en) Space/time switch architecture
US6970648B2 (en) Time driven tunable laser based switching with common time reference
US6584121B1 (en) Switch architecture for digital multiplexed signals
EP1585358B1 (en) Time division multiplexed link connections between a switching matrix and a port in a network element
SE516177C2 (sv) Anordning, system och förfarande för att omkoppla plesiokrona,hierarkiska digitala trafiksignaler
US7356025B2 (en) Switching apparatus for switching data between bitstreams
US5838679A (en) Asynchronous Transfer Mode (ATM) multi-channel switch with structure of grouping/trap/routing
EP1585242B1 (en) Method and device for distributing clock and synchronization in a telecommunication network element
US20030016671A1 (en) Wavelength division multiplexed network with frame switching
EP1358778B1 (en) Switching methods with a plurality of time intervals