SE456709B - DEVICE FOR CENTRALIZED MONITORING AND INVENTORY OF A NUMBER OF CIRCUITS IN A MAGAZINE - Google Patents

DEVICE FOR CENTRALIZED MONITORING AND INVENTORY OF A NUMBER OF CIRCUITS IN A MAGAZINE

Info

Publication number
SE456709B
SE456709B SE8700912A SE8700912A SE456709B SE 456709 B SE456709 B SE 456709B SE 8700912 A SE8700912 A SE 8700912A SE 8700912 A SE8700912 A SE 8700912A SE 456709 B SE456709 B SE 456709B
Authority
SE
Sweden
Prior art keywords
card
cards
microprocessor
magazine
backplane
Prior art date
Application number
SE8700912A
Other languages
Swedish (sv)
Other versions
SE8700912L (en
SE8700912D0 (en
Inventor
B T Tullholm
Original Assignee
Ericsson Telefon Ab L M
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ericsson Telefon Ab L M filed Critical Ericsson Telefon Ab L M
Priority to SE8700912A priority Critical patent/SE456709B/en
Publication of SE8700912D0 publication Critical patent/SE8700912D0/en
Priority to PCT/SE1988/000099 priority patent/WO1988006827A1/en
Publication of SE8700912L publication Critical patent/SE8700912L/en
Publication of SE456709B publication Critical patent/SE456709B/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0684Configuration or reconfiguration with feedback, e.g. presence or absence of unit detected by addressing, overflow detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Warehouses Or Storage Devices (AREA)
  • Exchange Systems With Centralized Control (AREA)
  • Debugging And Monitoring (AREA)

Description

1D 15 20 25 456 709 2 Den föreslagna uppfinningen har därför som ändamål att åstadkomma en anordning för centraliserad inventering av ett antal kretskort i ett eller flera magasin ingående i ett telefonsystem genom att automatiskt samla in data- information från vart och ett av korten i magasinet eller magasinen. The object of the proposed invention is therefore to provide a device for centralized inventory of a number of circuit boards in one or more magazines included in a telephone system by automatically collecting data information from each of the cards in the magazine. or the magazine.

Anordningen är därvid kännetecknad så som det framgår av patentkravets l kännetecknande del.The device is then characterized as it appears from the characterizing part of claim 1.

FIGURBESKRIVNING Uppfinningen skall närmare förklaras med hänvisning till bifogade ritningar.DESCRIPTION OF THE DRAWINGS The invention will be explained in more detail with reference to the accompanying drawings.

Figur l visar schematiskt ett magasin med ett antal kretskort sett framifrån, Figur 2 visar närmare anordningen enligt uppfinningen vid ett kretskort sett från sidan och tillhörande bakplan sett framifrån hos magasinet, Figur 3 visar schematiskt ett bakplan i magasinet med ett flertal spänningsan- slutningar, Figur 4 visar ett förenklat blockschema även ett minne och en mikroprocessor som ingår i anorchingen enligt figur 2.Figure 1 schematically shows a magazine with a number of circuit boards seen from the front, Figure 2 shows in more detail the device according to the invention with a circuit board seen from the side and associated backplane seen from the front of the magazine, Figure 3 schematically shows a backplane in the magazine with a plurality of voltage connections. 4 shows a simplified block diagram also a memory and a microprocessor which are included in the anorch according to figure 2.

FÖREDRAGEN UTFÖRINGSFORM Figur 1 visar framsidan av ett magasin M med ett antal införda kretskort Kl,K2,...,K3l sett rakt framifrån. Endast gavlarna hos respektive kort Kl-K3l är således synliga i figuren. Korten Kl-K3l upptar 31 olika positioner numre- rade 01-31. Om magasinet är laddat på rätt sätt skall alltsa kort Kl vara insatt i position Ül, kort KZ i position 02 os v. Emellertid kan av vissa skäl tex oerfaren personal, glömska etc ett eller flera kort vara införda i fel fack (positioner) och likväl kan normala funktioner i det system som magasinet M ingar i fungera tillfredställande, medan sällan använda funktioner ej fungerar. I längden, kommer således vid felaktigt införande av kortet eller korten systemet ej att fungera se som avsatts. Genom inventering av korten kan detta upptäckas.PREFERRED EMBODIMENT Figure 1 shows the front of a magazine M with a number of inserted circuit boards K1, K2, ..., K31 seen straight from the front. Only the ends of the respective cards K1-K31 are thus visible in the figure. The Kl-K3l cards occupy 31 different positions numbered 01-31. If the magazine is loaded correctly, then card Kl must be inserted in position Ül, card KZ in position 02 os v. However, for certain reasons eg inexperienced staff, forgetfulness etc. one or more cards may be inserted in the wrong compartment (positions) and still normal functions in the system in which the magazine M ingar can function satisfactorily, while rarely used functions do not work. In the long run, thus, if the card or cards are inserted incorrectly, the system will not work as set aside. This can be detected by taking an inventory of the cards.

För att enligt den föreslagna uppfinningen åstadkomma en inventering av korten har visst utrymme reserverats på varje kort. Inom detta utrymme är på vart och 10 15 20 25 30 456 709 3 ett av korten Kl-K3l ett programmerbart minne EPl, EP2,...EP3l av typ EPROM anordnat. Vart och ett av minnena EPl-EPIÛ är anslutet till en tillhörande mikroprocessor MSl,MS2,...respektive MSBÛ. Varje minne EP1-EP30 innehåller information om det kort pa vilket det är anslutet som är unik för just det kortet. Informationen är lagrad i kodad form pa i och för sig känt sätt och kan besta av a) korttyp/revisionsläge pa kortet b) kortnamn/beteckning c) övrig information, exempelvis kretskortslayout över det aktuella kortet.In order to carry out an inventory of the cards according to the proposed invention, a certain space has been reserved on each card. Within this space, on each of the cards K1-K31, a programmable memory EP1, EP2, ... EP31 of the EPROM type is arranged. Each of the memories EP1-EPIÛ is connected to an associated microprocessor MS1, MS2, ... and MSBÛ respectively. Each memory EP1-EP30 contains information about the card to which it is connected that is unique to that particular card. The information is stored in coded form in a manner known per se and may consist of a) card type / revision mode on the card b) card name / designation c) other information, for example circuit board layout of the card in question.

Var och en av mikroprooessorerna MSl-MSBÜ är anslutna till tillhörande minne för utläsning och behandling av den lagrade informationen enligt a)-o) ovan.Each of the microprocessors MS1-MSBÜ is connected to the associated memory for reading and processing of the stored information according to a) -o) above.

Mikroprocessorn MSl -MSBU pa varje kort är ansluten via bakplanet i magasinet till en speciell tvatrads databuss Bl för datasändning (SDA) och klocksändning (SCL) och till en huvudprocessor MP som är ansluten till mikroprocessorkortet K3l i magasinet.The microprocessor MS1 -MSBU on each card is connected via the backplane of the magazine to a special two-line data bus B1 for data transmission (SDA) and clock transmission (SCL) and to a main processor MP which is connected to the microprocessor card K31 in the magazine.

Mikroprocessorerna MSl-MSBl är exempelvis av enchipstyp Philips PCB 8400- familj och mikroprocessorn MP är av typ MC 68070 eller motsvarande.The microprocessors MS1-MSB1 are, for example, of the Philips PCB 8400 family of chip type and the MP microprocessor is of type MC 68070 or equivalent.

Databussen Bl är i detta fall av s k IZC-typ (dubbelriktad förbindelse).The data bus B1 in this case is of the so-called IZC type (bidirectional connection).

I figur 2 visas närmare läget av minnet EPl och tillhörande mikroprocessor MS1 pa kortet Kl. En kopplingsplint Pl pa kortet hör till anslutningarna för de övriga (ej visade) komponenterna pa kortet Kl. I en andra kopplingsplint P2 har i denna utföringsform sju st jack reserverats för mikroprocessorn MSl, nämligen fem jack Jl-JS för anslutning till vissa ingangsportar (se figur h) hos processorn MSl samt tva jack för anslutning till data ut - data in och klockingangen hos processorn MSl, som utgör en extra databuss.Figure 2 shows in more detail the location of the memory EP1 and associated microprocessor MS1 on the card Kl. A terminal block Pl on the card belongs to the connections for the other components (not shown) on the card Kl. In a second terminal P2 in this embodiment, seven jacks have been reserved for the microprocessor MS1, namely five jacks J1-JS for connection to certain input ports (see figure h) of the processor MS1 and two jacks for connection to data out - data in and clock input of the processor MS1, which is an additional data bus.

Jacken 31-35 är avsedda att anslutas till stiften 51-55 hos bakplanet BPLl för kortet Kl, där vissa stift är spänníngssatta (se nedan, figur 3). Jacken Jó och J7 är avsedda för stiften S6 och S7 för anslutning till den dubbelriktade bussen Bl.Jacks 31-35 are intended to be connected to pins 51-55 of the backplane BPL1 for the card K1, where certain pins are energized (see below, figure 3). The jacks Jó and J7 are intended for pins S6 and S7 for connection to the bidirectional bus Bl.

Med hänvisning till figur 3 visas anslutningen av en konstant spänning till vissa stift i bakplanet. Med PBLl-PBLl; betecknas de delar av bakplanet som ligger mittemot de olika korten Kl-Kll. Inom delen PBLl för kortet Kl utnyttjas i 10 15 20 25 30 456 709 4 detta fall stiften 51-55 för anslutning till jackan J1-J5 hos kortet Kl och stiften S6, S7 för anslutning till stiften 36 och 37. I det här visade exemplet har stiftet S4 anslutits till konstant spänning +5V medan övriga stift 31-53 och S5 är spänningslösa (OV).Referring to Figure 3, the connection of a constant voltage to certain pins in the backplane is shown. With PBL1-PBL1; denote the parts of the backplane which lie opposite the different cards Kl-Kll. In the part PBL1 for the card K1, in this case the pins 51-55 are used for connection to the jacket J1-J5 of the card K1 and the pins S6, S7 for connection to the pins 36 and 37. In the example shown here the pin S4 is connected to a constant voltage + 5V while the other pins 31-53 and S5 are voltage-free (OV).

De fem stiften motsvarar ett visst binärt ord med fem bitar, i detta fall 00001 för kort Kl. I bakplansdelen BPL2 âr Stiftet S3 anslutet till +5V varvid motsvarande bínåra ord blir 00010. För bakplansdelarna BPL3 och BPL4 blir motsvarande binära ord 00011 respektive 00100.The five pins correspond to a certain binary word with five bits, in this case 00001 for short Kl. In the backplane part BPL2, Pin S3 is connected to + 5V, whereby the corresponding binary words become 00010. For the backplane parts BPL3 and BPL4, the corresponding binary words are 00011 and 00100, respectively.

Varje del hos magasinets bakplan som hör till en viss kortposition är således kodad med ett visst binärl: tal som entydigt bestämmer kortpositionen i magasinet. Som tidigare nämnts ansluts de fem stiften 51-55 hos var och en av delarna BPLl-BPL5, BPLS-BPLBÛ till en mikroprocessor MS1-MS30 pà vart och ett av korten Kl-KBÛ och ger således information om kortpositionen i maga- sinet.Each part of the magazine's backplane that belongs to a certain card position is thus coded with a certain binary number that unambiguously determines the card position in the magazine. As previously mentioned, the five pins 51-55 of each of the parts BPL1-BPL5, BPLS-BPLBÛ are connected to a microprocessor MS1-MS30 on each of the cards K1-KBÛ and thus provide information about the card position in the magazine.

Figur 4 visar närmare minnesenheten EPI och dess anslutningar till mikro- processorn (underprocessorn) MSl pâ kortet Kl. Enheten EPl utgör ett EPROM i vilket inprogrammerats KORTPOSITION, KORTTYP, REVISIÜNSLÄGE och "ÖVRIG INFORMATION". KORTPOSITION anger den position i magasinet (d v s 01) där kortet skall vara insatt, och skall överensstämma med kortpositionen 01 enligt figur 3, d v s värdet 00001. Motsvarande gäller för övriga kort i magasinet. Mikroprocessorerna MSl-MSM utgörs i detta fall av sk mikro- styrkretsar av typ PCF 84C20 (PHILIPS), vilka vardera utgör en B-bitars enchip mikrostyrkrets/aritmetisk processor i CMOS med ZKROM/óll RAM bytes. En sådan mikrostyrkrets har tre portar P0, Pl och P2. Port P0 har i detta fall 5 utnyttjade ingångar P00, P01, P02, P03 och P04, vilka vardera är anslutna via jacken Jl-JS, stiften Sl-SS till magsinets bakplan för avkänning av DV eller +5v. 1 detta fan utnyttjas saiedes endast 5 av 8 bitar (portar) pa mikrostyr- kretsen B4C20. Port P2 med pinnarna P20-P23 är här uppdelad för överföring av seriellt data (SDA) över bussen Bl och pinnarna P22, P23 är anslutna till en databuss d från minnesenheten EPl. Porten P1 (pinnarna PlD-PJJ) kan helt eller delvis utnyttjas för anslutning till en adressbuss a till minnesenheten EPI.Figure 4 shows in more detail the memory unit EPI and its connections to the microprocessor (subprocessor) MS1 on the card Kl. The unit EP1 constitutes an EPROM in which CARD POSITION, CARD TYPE, REVISION MODE and "OTHER INFORMATION" have been programmed. CARD POSITION indicates the position in the magazine (ie p. 01) where the card must be inserted, and must correspond to the card position 01 according to figure 3, ie the value 00001. The same applies to other cards in the magazine. The microprocessors MS1-MSM in this case consist of so-called microcontrollers of type PCF 84C20 (PHILIPS), each of which constitutes a B-bit enchip microcontroller / arithmetic processor in CMOS with ZKROM / óll RAM bytes. Such a microcontroller has three ports P0, P1 and P2. Port P0 in this case has 5 used inputs P00, P01, P02, P03 and P04, which are each connected via the jack J1-JS, the pins S1-SS to the backplane of the magazine for sensing DV or + 5v. In this fan, only 5 of 8 bits (ports) were used on the microcontroller circuit B4C20. Port P2 with pins P20-P23 is here divided for transmitting serial data (SDA) over the bus B1 and pins P22, P23 are connected to a data bus d from the memory unit EP1. The port P1 (pins PlD-PJJ) can be used in whole or in part for connection to an address bus a to the memory unit EPI.

Klockporten SCLK är tvàvägs och ansluten till bussen Bl. 10 15 20 25 30 456 709 5 Minnesenheten (EPROM) EPl har adressingangarna A0-A3 anslutna till adress- bussen a för utpekning av respektive minnescell i EP1 fran mikrostyrkretsen MSl. Minnesinnehallet i respektive utrymme utläsas via datautgangarna D0-D3 och över databussen d till rnikrostyrkretsen MSl.The clock gate SCLK is two-way and connected to the bus Bl. The memory unit (EPROM) EP1 has the address inputs A0-A3 connected to the address bus a for designating the respective memory cell in EP1 from the microcontroller circuit MS1. The memory content in the respective space is read out via the data outputs D0-D3 and via the data bus d to the microcontroller circuit MS1.

Mikroprocessorn MP som är huvudprocessor, utgörs lämpligen av en 16-bitars processor av typ SCC 68070 (PHILIPS) eller motsvarande. Dess centralenhet insamlar och behandlar data fran bussen Bl pa kommando fran underproces- sorerna MSl-MSZÛ (via SDA). processorn MP kan vidare pa kommando fran operatören sända behandlad information via ett seriellt IIIB-gränssnitt i form av asynkront data.The MP microprocessor, which is the main processor, is suitably a 16-bit processor of type SCC 68070 (PHILIPS) or equivalent. Its central unit collects and processes data from the bus Bl at the command of the subprocessors MS1-MSZÛ (via SDA). the processor MP can further, at the command of the operator, send processed information via a serial IIIB interface in the form of asynchronous data.

Buæen Bl är som ovan nämnts en s k IZC-buss (PHlLIPS' specifikation) och kan överföra data via tvatrad (SDA~seriellt data, SCL seriell klocka) mellan enheter anslutna till bussen Bl. Varje enhet kan igenkännas genom en unik adress varvid enheten utgörs av en mikrodator och ett minne. Dataöverföringen (liksom klockan) kan ske i bada riktningar. En processor kan som masterenhet initiera dataöverföring pa bussen (Bl) och alstra klocksignalerna. Därvid utgör en annan processor som är ansluten till bussen och som adreæeras, slavenheten. Eftersom bussen Bl är en flermasterbuss kan flera processorer anslutas som master- enheter och dessa igenkänns var och en genom sin egen unika adress. l föreliggande fall utgörs masterenheten av mikroprocessorn MP och slavenheten utgörs av mikrostyrenheterna MSl-MSBÛ.Buæen B1 is, as mentioned above, a so-called IZC bus (PHlLIPS 'specification) and can transfer data via two-line (SDA ~ serial data, SCL serial clock) between units connected to the bus B1. Each device can be recognized by a unique address, the device consisting of a microcomputer and a memory. The data transfer (as well as the clock) can take place in both directions. As a master unit, a processor can initiate data transfer on the bus (B1) and generate the clock signals. Thereby, another processor which is connected to the bus and which is addressed, constitutes the slave unit. Since the bus B1 is a multi-master bus, several processors can be connected as master units and these are each recognized by their own unique address. In the present case, the master unit consists of the microprocessor MP and the slave unit consists of the microcontrollers MS1-MSBÛ.

Vid inventering av korten Kl-K30 i magasinet utsändes ett kommando fran huvudprocessorn MP. Denna processor har i sin tur erhallit ett kommando fran operatören som kan befinna sig pa langt avstand fran den telefonstation i vilken magasinet ingar.When inventorying the cards K1-K30 in the magazine, a command was sent from the main processor MP. This processor has in turn received a command from the operator which can be located at a long distance from the telephone station in which the magazine is located.

Kommandot fran huvudprocessorn MP kan lämpligen utsändas till samtliga underprocessorer MSl-MSBI och aktiverar dessa att pabörja inventeringen. För kortet Kl innebär detta att en signal utsände fran tillhörande underprocessor MSl över adressbussen a för utpekning av minnesutrymmet KORTPOSITION i EPl. Därvid sker utläsning av det binära värdet 00001 och därefter en jämförelse med det i processorn MSl lagrade värdet pa positionen (01) i bakplanet. Efter det att denna jämförelse gjorts utsändes resultatet av jäm- 10 15 456 709 6 förelsen över SDA till huvudprocessorn exempelvis som "l" för överens- stämmelse annars som "Û". Eftersom endast en bitposition erfordras för resulta- tet av jämförelsen kan resultatet fràn samtliga underprocessorer MSl-M53l utsändas över SDA till huvudprocessorn MP.The command from the main processor MP can suitably be sent to all subprocessors MS1-MSBI and activate these to start the inventory. For the card K1, this means that a signal was transmitted from the associated subprocessor MS1 over the address bus a for designating the memory space CARD POSITION in EP1. The binary value 00001 is then read out and then a comparison is made with the value of the position (01) in the backplane stored in the processor MS1. After this comparison was made, the result of the comparison over SDA was sent to the main processor, for example as "1" for conformity otherwise as "Û". Since only one bit position is required for the result of the comparison, the result from all subprocessors MS1-M53l can be transmitted over SDA to the main processor MP.

Som alternativ kan värdena på kortpositionerna lagras i huvudprocessorn MP och jämförelsen utförs i denna processor. Underprocessorerna MSl-MS30 ut- läser därvid endast det binära värdet för respektive kortposition och vidarebe- fordrar detta till huvudprocessom MP.Alternatively, the values of the card positions can be stored in the main processor MP and the comparison is performed in this processor. The subprocessors MS1-MS30 read out only the binary value for each card position and pass this on to the main processor MP.

Efter det att ovanstående operationer utförts av underprocessorerna MSl-MS30 utförs återstående inventering av korten. Utpekning sker således av minnes- utrymmet för KORTTYP, REVISIONSLÄGE och ÖVRIG INFORMATION. In- formationen som skall översändas till huvudprocessorn MP är härvid mera omfattande, varför denna utsänds i följd med början av kort Kl, därefter kort l<2 o s v till dess att samtliga minnesenheter avlämnat sin lagrade information till huvudprocessorn MP, sk "arbitration“, se specifikation över lzC-bussen. Överföringen mellan huvudprocessorn MP till dataoperatören kan exempelvis ske på en speciell tjänstekanal om trafiken mellan lokalstationen och central- stationen är hög, i annat fall kan normala överföringsvägar utnyttjas.After the above operations have been performed by the subprocessors MS1-MS30, the remaining inventory of the cards is performed. The memory space for CARD TYPE, REVISION MODE and OTHER INFORMATION is thus designated. The information to be sent to the main processor MP is more extensive, which is why it is sent in succession with the beginning of card K1, then card l <2, etc. until all memory units have submitted their stored information to the main processor MP, so-called "arbitration", see The transmission between the main processor MP to the data operator can, for example, take place on a special service channel if the traffic between the local station and the central station is high, otherwise normal transmission paths can be used.

Claims (3)

a v.-.- 10 15 20 456 709 PATENTKRAVa v.-.- 10 15 20 456 709 PATENTKRAV 1. Anordning för centraliserad övervakning och inventering av ett antal kretskort pa vilka elektroniska funktionsenheter är anslutna, speciellt för inventering av enheter i ett telefonisystem, varvid korten är monterade pa vissa platser (Gl-Uli) i magasinet (M) vilket har ett bakplan med tradförbindelser mellan korten och kontaktanordiíngar mellan korten och bakplanet k ä n n e - tecknadav att a) bakplanet (BP) är uppdelat i ett antal delområden (BPl-BPll) för vart och ett av korten (Kl-Kit) bestående av ett antal kontaktpunkter (Sl,Jl,S2,J2,S3,J3) där en eller flera kontaktpunker är aktiverade för att definiera delomradets position i bakplanet (BP), b) en första mikroprocessor (MSl-MS30) anordnad pa vart och ett av korten och ansluten till tillhörande kontaktpunkter (S1,Jl,S2,J2) för att erhålla information om kortets position i magasinets bakplan, o) en programmerbar minnesenhet (EPl-EPBO) anordnad pa varje kort för lagring av data om kortet sasom korttyp, beteckning o s v och ansluten till den första mikroprocessorn för att pa kommando utmata n data om kortet, d) en andra mikroprocessor (MP) för hela magasinet, vilken via en dubbelriktad databuss (IZC) star i förbindelse med den första mikroproceæorn (MSl-MSBU) hos vart och ett av korten och vilken pa ett visst operatörskommando anropar den första mikroprocessorn hos varje kort för att över databussen (IZC) sekventiellt sända n data om vart och ett av korten till den andra mikroproces- SOPÛ.Device for centralized monitoring and inventory of a number of circuit boards to which electronic function units are connected, in particular for inventory of units in a telephony system, the cards being mounted at certain places (Gl-Uli) in the magazine (M) which has a backplane with wiring connections between the cards and contact devices between the cards and the backplane are characterized in that a) the backplane (BP) is divided into a number of sub-areas (BP1-BP11) for each of the cards (Kl-Kit) consisting of a number of contact points (Sl , J1, S2, J2, S3, J3) where one or more contact points are activated to define the position of the subarea in the backplane (BP), b) a first microprocessor (MS1-MS30) arranged on each of the cards and connected to associated contact points (S1, J1, S2, J2) to obtain information about the position of the card in the backplane of the magazine, o) a programmable memory unit (EP1-EPBO) arranged on each card for storing data about the card such as card type, designation, etc. and connect one to the first microprocessor for outputting n data about the card on command, d) a second microprocessor (MP) for the entire magazine, which via a bidirectional data bus (IZC) communicates with the first microprocessor (MS1-MSBU) of each one of the cards and which on a certain operator command calls the first microprocessor of each card to sequentially send over the data bus (IZC) n data on each of the cards to the second microprocessor SOPÛ. 2. Anordning enligt patentkrav l, k ä n n e t e c k n a d av att den första mikroprocessorn (MSl-MSSU) genom de aktiverade kontaktpunkterna erhåller ett första värde som anger den aktuella positionen för tillhörande kretskort, (Kl-KSU), att ett visst andra värde är lagrat som anger kortets riktiga position i magasinet (M), samt att en jämförelse utförs i den första mikroprocessorn (MSl-MS3U) mellan nämnda första och andra värde, varvid resultatet av jämförelsen vidaresänds till den andra processorn (M)), varefter som svar pa nämnda operatörskommando, nämnda data om vart och ett av korten utsänds till den andra processorn (MP). 456 709 8Device according to Claim 1, characterized in that the first microprocessor (MS1-MSSU) receives a first value through the activated contact points, which indicates the current position of the associated circuit board, (K1-KSU), that a certain second value is stored. indicating the correct position of the card in the magazine (M), and that a comparison is performed in the first microprocessor (MS1-MS3U) between said first and second values, the result of the comparison being forwarded to the second processor (M)), after which in response to said operator command, said data on each of the cards being transmitted to the other processor (MP). 456 709 8 3. Anordning enligt patentkrav 1, k ä n n e t e c k n a d av att vart och ett av n delområden (BPl-BP4) hos korten består av ett antal i en matris anordnade stift (Sl-SS) där ett eller flera stift är anslutna till en konstant spänning (+5V) medan övriga stift är jordade varvid läget i matrisen av de spänningssatta stiften bestämmer ett binärt värde som utgör kortets position i magasinet.Device according to claim 1, characterized in that each of n sub-areas (BP1-BP4) of the cards consists of a number of pins (S1-SS) arranged in a matrix where one or more pins are connected to a constant voltage (+ 5V) while the other pins are grounded, the position in the matrix of the live pins determining a binary value that constitutes the position of the card in the magazine.
SE8700912A 1987-03-04 1987-03-04 DEVICE FOR CENTRALIZED MONITORING AND INVENTORY OF A NUMBER OF CIRCUITS IN A MAGAZINE SE456709B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
SE8700912A SE456709B (en) 1987-03-04 1987-03-04 DEVICE FOR CENTRALIZED MONITORING AND INVENTORY OF A NUMBER OF CIRCUITS IN A MAGAZINE
PCT/SE1988/000099 WO1988006827A1 (en) 1987-03-04 1988-03-03 Centralized inventory apparatus for a plurality of printed circuit boards in a magazine

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SE8700912A SE456709B (en) 1987-03-04 1987-03-04 DEVICE FOR CENTRALIZED MONITORING AND INVENTORY OF A NUMBER OF CIRCUITS IN A MAGAZINE

Publications (3)

Publication Number Publication Date
SE8700912D0 SE8700912D0 (en) 1987-03-04
SE8700912L SE8700912L (en) 1988-09-05
SE456709B true SE456709B (en) 1988-10-24

Family

ID=20367753

Family Applications (1)

Application Number Title Priority Date Filing Date
SE8700912A SE456709B (en) 1987-03-04 1987-03-04 DEVICE FOR CENTRALIZED MONITORING AND INVENTORY OF A NUMBER OF CIRCUITS IN A MAGAZINE

Country Status (2)

Country Link
SE (1) SE456709B (en)
WO (1) WO1988006827A1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5432505A (en) * 1993-05-03 1995-07-11 The Whitaker Corporation Cable management system with automatic mapping
JP2006133927A (en) * 2004-11-04 2006-05-25 Evolium Sas Control system for inventory information related to printed circuit board

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4595922A (en) * 1984-12-10 1986-06-17 Cobb Richard G Method and apparatus for monitoring keys and other articles

Also Published As

Publication number Publication date
WO1988006827A1 (en) 1988-09-07
SE8700912L (en) 1988-09-05
SE8700912D0 (en) 1987-03-04

Similar Documents

Publication Publication Date Title
EP0044949A1 (en) Dynamic peripheral device address assignment method and unit
US4964038A (en) Data processing system having automatic address allocation arrangements for addressing interface cards
US6002638A (en) Memory device having a switchable clock output and method therefor
US5036481A (en) Personal computer system with dual purpose expansion slot
US6438625B1 (en) System and method for automatically identifying slots in a backplane
US9363203B2 (en) Modular interconnect structure
SE436156B (en) CHANNEL-TO-CHANNEL ADAPTER FOR CONNECTING DATA PROCESSING DEVICES
EP0041406B1 (en) Component identification in computer system
CN106569557A (en) Intelligent board card Bypass control system and method
FI74356C (en) ANORDNING FOER STYRNING AV KOPPLING AV PROCESSORER TILL DATALEDNING.
FI74158C (en) Switching device for giving control orders in a microcomputer system
US4300194A (en) Data processing system having multiple common buses
US6484215B1 (en) System having I/O module number assignment utilizing module number signal line having pair of inputs adapted for receiving module number signal and propagation of module number signal down stream
SE456709B (en) DEVICE FOR CENTRALIZED MONITORING AND INVENTORY OF A NUMBER OF CIRCUITS IN A MAGAZINE
EP0239979B1 (en) Priority order determination apparatus
US4937785A (en) Visual signal processing backplane bus
US5414866A (en) One-chip microcomputer with parallel operating load and unload data buses
CA1101971A (en) Trunk control system
US20050010698A1 (en) Device identification
CN111475442A (en) Multi-serial port extension circuit, multi-serial port upgrading method and multi-serial port television board card
CN110554980B (en) Switching card and server
US6081861A (en) PCI migration support of ISA adapters
US20080082706A1 (en) Methods, systems, and computer products for scsi power control, data flow and addressing
EP0479229A2 (en) Minimum contention processor and system bus system
JPS60207918A (en) Programmable controller

Legal Events

Date Code Title Description
NAL Patent in force

Ref document number: 8700912-2

Format of ref document f/p: F

NUG Patent has lapsed

Ref document number: 8700912-2

Format of ref document f/p: F