RU55220U1 - FREQUENCY AUTOMATIC RETURN - Google Patents

FREQUENCY AUTOMATIC RETURN Download PDF

Info

Publication number
RU55220U1
RU55220U1 RU2006106295/22U RU2006106295U RU55220U1 RU 55220 U1 RU55220 U1 RU 55220U1 RU 2006106295/22 U RU2006106295/22 U RU 2006106295/22U RU 2006106295 U RU2006106295 U RU 2006106295U RU 55220 U1 RU55220 U1 RU 55220U1
Authority
RU
Russia
Prior art keywords
input
output
direct
terminal
inverse
Prior art date
Application number
RU2006106295/22U
Other languages
Russian (ru)
Inventor
Алексей Николаевич Донской
Николай Владимирович Паршиков
Андрей Олегович Серков
Петр Геннадьевич Варганов
Original Assignee
Открытое акционерное общество "Чебоксарский электроаппаратный завод"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое акционерное общество "Чебоксарский электроаппаратный завод" filed Critical Открытое акционерное общество "Чебоксарский электроаппаратный завод"
Priority to RU2006106295/22U priority Critical patent/RU55220U1/en
Application granted granted Critical
Publication of RU55220U1 publication Critical patent/RU55220U1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Полезная модель относится к электротехнике и может быть использована в устройствах частотного автоматического повторного включения, в частности, для моделирования, исследования и проектирования частотной защиты в системах с применением микропроцессорных устройств. Требуемый технический результат, заключающийся в расширении функциональных возможностей за счет использования регулируемых уставок как на время готовности, так и на время срабатывания, обеспечивается в устройстве, содержащем пять входных и выходную клеммы, пять элементов И, элемент ИЛИ и два блока задержки на срабатывание.The utility model relates to electrical engineering and can be used in devices of frequency automatic re-inclusion, in particular, for modeling, research and design of frequency protection in systems using microprocessor devices. The required technical result, which consists in expanding the functionality through the use of adjustable settings for both standby time and response time, is provided in a device containing five input and output terminals, five AND elements, an OR element, and two delay units for operation.

Description

Полезная модель относится к электротехнике и может быть использована в устройствах частотного автоматического повторного включения, в частности, для моделирования, исследования и проектирования частотной защиты в системах с применением микропроцессорных устройств.The utility model relates to electrical engineering and can be used in devices of frequency automatic re-inclusion, in particular, for modeling, research and design of frequency protection in systems using microprocessor devices.

Известно устройство, содержащее один или два контактора, два тепловые реле и кнопки пуск и стоп [1].A device is known that contains one or two contactors, two thermal relays and start and stop buttons [1].

Устройство имеет простую электрическую схему, что обусловило его применение в различных отраслях промышленности. Однако оно обладает относительно узкими функциональными возможностями.The device has a simple electrical circuit, which led to its application in various industries. However, it has relatively narrow functionality.

Наиболее близким по технической сущности к предлагаемому является устройство автоматического повторного включения, содержащее блок пуска, первый и второй блоки контроля наличия напряжения, блок контроля синхронизма, элемент НЕ, элемент И, блок задержки на срабатывание, переключатель, элемент ИЛИ, первый вход которого через переключатель и блок задержки на срабатывание соединен с выходом блока пуска, первый вход которого соединен с первым входом блока контроля синхронизма, второй вход - соединен с выходом блока контроля синхронизма, второй и третий входы которого соединены, соответственно, с выходами первого и второго блоков контроля наличия напряжения, при этом, выход блока задержки на срабатывание соединен с первым входом элемента И, второй вход которого через элемент НЕ соединен к выходу второго блока контроля наличия напряжения, а выход - через переключатель соединен к первому входу элемента ИЛИ [2].Closest to the technical nature of the proposed device is an automatic restart switch containing a start-up block, first and second voltage control units, a synchronism control unit, an element NOT, an AND element, an operation delay unit, a switch, an OR element, the first input of which is via a switch and the actuation delay unit is connected to the output of the start-up unit, the first input of which is connected to the first input of the synchronism control unit, the second input is connected to the output of the synchronism control unit, the second and third inputs of which are connected, respectively, with the outputs of the first and second voltage presence control units, while the output of the delay unit for operation is connected to the first input of the And element, the second input of which through the element is NOT connected to the output of the second voltage presence control unit, and output - through a switch connected to the first input of the OR element [2].

Недостатком устройства является относительно узкие функциональные возможности, не позволяющие использовать в системах частотного автоматического повторного включения с регулируемыми уставками как на время готовности, так и на время срабатывания.The disadvantage of this device is the relatively narrow functionality that does not allow the use of frequency automatic restart systems with adjustable settings for both standby time and response time.

Требуемый технический результат заключается в расширении функциональных возможностей.The required technical result is to expand the functionality.

Требуемый технический результат достигается тем, что, в устройство, содержащее первый элемент И, элемент ИЛИ и первый блок задержки на срабатывание, выход которого соединен с первым прямым входом первого элемента И, введены второй, третий, четвертый и пятый элементы И, а также второй блок задержки на срабатывание, выход которого соединен с выходной клеммой и с первым инверсным входом третьего элемента И, прямой вход которого соединен с выходом четвертого элемента И, инверсный и прямой входы которого соединены, с первой и второй входными клеммами, соответственно, при этом, третья входная клемма соединена с прямым входом второго элемента И и с первым входом пятого элемента И, выход которого соединен со вторым прямым входом первого элемента И и с первым входом элемента ИЛИ, второй вход которого соединен с четвертой входной клеммой и с инверсным входом первого элемента И, выход которого соединен с входом второго блока задержки на срабатывание, пятая входная клемма соединена с третьим прямым входом первого элемента И, выход второго элемента И соединен со вторым инверсным входом третьего элемента И, выход которого соединен со входом первого блока задержки на срабатывание, выход которого соединен с инверсным входом второго элемента И, а выход элемента ИЛИ соединен со вторым входом пятого элемента И.The required technical result is achieved by the fact that, in the device containing the first element And, the OR element and the first delay unit for operation, the output of which is connected to the first direct input of the first element And, the second, third, fourth and fifth elements And, as well as the second a delay unit for operation, the output of which is connected to the output terminal and to the first inverse input of the third element And, the direct input of which is connected to the output of the fourth element And, the inverse and direct inputs of which are connected to the first and second input glue mmm, respectively, in this case, the third input terminal is connected to the direct input of the second element And and the first input of the fifth element And, the output of which is connected to the second direct input of the first element And and the first input of the OR element, the second input of which is connected to the fourth input terminal and with the inverse input of the first element And, the output of which is connected to the input of the second delay unit for operation, the fifth input terminal is connected to the third direct input of the first element And, the output of the second element And is connected to the second inverse input t the third element AND, the output of which is connected to the input of the first delay unit for triggering, the output of which is connected to the inverse input of the second element And, and the output of the OR element is connected to the second input of the fifth element I.

На чертеже представлена электрическая принципиальная устройства частотного автоматического повторного включения.The drawing shows an electrical circuit device frequency automatic restart.

Устройство частотного автоматического повторного включения содержит первую 1, вторую 2, третью 3, четвертая 4 и пятую 5 входные The device automatic frequency re-inclusion contains the first 1, second 2, third 3, fourth 4 and fifth 5 input

клеммы, выходную клемму 6, первый 7, второй 8, третий 9, четвертый 10 и пятый 11 элементы И, элемент ИЛИ 12 и первый 13 и второй 14 блоки задержки на срабатывание.terminals, output terminal 6, first 7, second 8, third 9, fourth 10 and fifth 11 elements AND, element OR 12 and first 13 and second 14 blocks of delay in operation.

При этом, выход первого блока 14 задержки на срабатывание соединен с первым прямым входом первого элемента И 7, выход второго блока задержки на срабатывание соединен с выходной клеммой 6 и с первым инверсным входом третьего элемента И 9, прямой вход которого соединен с выходом четвертого элемента И 10, инверсный и прямой входы которого соединены, с первой 1 и второй 2 входными клеммами, соответственно.In this case, the output of the first actuation delay unit 14 is connected to the first direct input of the first element And 7, the output of the second actuation delay unit is connected to the output terminal 6 and the first inverse input of the third element And 9, the direct input of which is connected to the output of the fourth element And 10, the inverse and direct inputs of which are connected to the first 1 and second 2 input terminals, respectively.

Кроме того, третья входная клемма 3 соединена с прямым входом второго элемента И 8 и с первым входом пятого элемента И 11, выход которого соединен со вторым прямым входом первого элемента И 7 и с первым входом элемента ИЛИ 12, второй вход которого соединен с четвертой входной клеммой 4 и с инверсным входом первого элемента И 7, выход которого соединен с входом второго блока 14 задержки на срабатывание, пятая входная клемма 5 соединена с третьим прямым входом первого элемента И 7, выход второго элемента И 8 соединен со вторым инверсным входом третьего элемента И 9, выход которого соединен со входом первого блока 13 задержки на срабатывание, выход которого соединен с инверсным входом второго элемента И 8, а выход элемента ИЛИ 12 соединен со вторым входом пятого элемента И 11.In addition, the third input terminal 3 is connected to the direct input of the second element And 8 and to the first input of the fifth element And 11, the output of which is connected to the second direct input of the first element And 7 and to the first input of the element OR 12, the second input of which is connected to the fourth input terminal 4 and with the inverse input of the first element And 7, the output of which is connected to the input of the second block 14 delay operation, the fifth input terminal 5 is connected to the third direct input of the first element And 7, the output of the second element And 8 is connected to the second inverse input of the third AND gate 9, the output of which is connected to the input of the first delay block 13 to trigger whose output is connected to the inverted input of the second AND gate 8, and an output of OR 12 is connected to the second input of the fifth AND gate 11.

Устройство частотного автоматического повторного включения работает следующим образом.Device frequency automatic reclosing works as follows.

Частотное автоматическое повторное включение (ЧАПВ) выполняется после подачи и последующего снятия сигнала автоматической частотной разгрузки на терминал защиты отходящего присоединения. ЧАПВ имеет две регулируемые уставки времени - время готовности срабатывания, устанавливаемое с помощью первого блока 13 задержки на срабатывание, и время срабатывания, устанавливаемое с помощью второго блока 14 задержки на срабатывание.Frequency automatic reconnection (CAPV) is performed after the automatic frequency discharge signal is sent and subsequently removed to the outgoing access protection terminal. ChAPV has two adjustable time settings - the response time, set using the first block 13 of the delay, and the response time, set using the second block 14 of the delay.

Сигналы разрешения и сброса подаются, соответственно, на пятую 5 и первую 1 входные клеммы. Сигнал готовности от реле фиксации команд подается на вторую входную клемму 2, а сигнал пуска - на третью входную клемму 3.The enable and reset signals are applied, respectively, to the fifth 5 and first 1 input terminals. The ready signal from the command latching relay is supplied to the second input terminal 2, and the start signal to the third input terminal 3.

После подачи и последующего снятия сигнала автоматической частотной разгрузки с четвертой входной клеммы 4 происходит выдержка времени готовности срабатывания, а по истечении времени срабатывания ЧАПВ на выходную клемму 6 подается сигнал включения реле блокировки многократных включений (на чертеже не показано).After the automatic frequency unloading signal is supplied and subsequently removed from the fourth input terminal 4, the response time is delayed, and after the CAPV response time has passed, the output terminal 6 receives the signal for activating the multi-blocking relay (not shown).

Таким образом, благодаря введению новых элементов и связей существенно расширяются функциональные возможности устройства, поскольку это позволяет использовать его в системах частотного автоматического повторного включения с регулируемыми уставками как на время готовности, так и на время срабатывания.Thus, thanks to the introduction of new elements and connections, the device’s functionality is significantly expanded, since this allows it to be used in frequency automatic reconnection systems with adjustable settings for both standby time and response time.

Источники информации, принятые во вниманиеSources of information taken into account

[1] Родштейн Л.А. Электрические аппараты. Л., Энергоиздат, 1981, стр.263, рис.21-1;[1] Rodstein L.A. Electrical apparatus. L., Energy Publishing House, 1981, p. 263, fig. 21-1;

[2] Авторское свидетельство СССР №995183, кл. Н 02 Н 3/06, 1981 (прототип).[2] Copyright certificate of the USSR No. 995183, cl. H 02 H 3/06, 1981 (prototype).

Claims (1)

Устройство частотного автоматического повторного включения, содержащее первый элемент И, элемент ИЛИ и первый блок задержки на срабатывание, выход которого соединен с первым прямым входом первого элемента И, отличающееся тем, что введены второй, третий, четвертый и пятый элементы И, а также второй блок задержки на срабатывание, выход которого соединен с выходной клеммой и с первым инверсным входом третьего элемента И, прямой вход которого соединен с выходом четвертого элемента И, инверсный и прямой входы которого соединены с первой и второй входными клеммами, соответственно, при этом третья входная клемма соединена с прямым входом второго элемента И и с первым входом пятого элемента И, выход которого соединен со вторым прямым входом первого элемента И и с первым входом элемента ИЛИ, второй вход которого соединен с четвертой входной клеммой и с инверсным входом первого элемента И, выход которого соединен с входом второго блока задержки на срабатывание, пятая входная клемма соединена с третьим прямым входом первого элемента И, выход второго элемента И соединен со вторым инверсным входом третьего элемента И, выход которого соединен со входом первого блока задержки на срабатывание, выход которого соединен с инверсным входом второго элемента И, а выход элемента ИЛИ соединен со вторым входом пятого элемента И.
Figure 00000001
A frequency automatic reconnection device comprising a first AND element, an OR element and a first actuation delay unit, the output of which is connected to the first direct input of the first AND element, characterized in that the second, third, fourth and fifth AND elements are introduced, as well as the second block the delay of operation, the output of which is connected to the output terminal and to the first inverse input of the third element And, the direct input of which is connected to the output of the fourth element And, the inverse and direct inputs of which are connected to the first and second input terminals, respectively, while the third input terminal is connected to the direct input of the second AND element and to the first input of the fifth AND element, the output of which is connected to the second direct input of the first AND element and to the first input of the OR element, the second input of which is connected to the fourth input the terminal and with the inverse input of the first element And, the output of which is connected to the input of the second block delay operation, the fifth input terminal is connected to the third direct input of the first element And, the output of the second element And is connected to the second inv rsnym input of the third AND gate, whose output is connected to the input of the first block on delay, the output of which is connected to the inverted input of the second AND gate and the output of OR element connected to the second input of the fifth element I.
Figure 00000001
RU2006106295/22U 2006-03-01 2006-03-01 FREQUENCY AUTOMATIC RETURN RU55220U1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2006106295/22U RU55220U1 (en) 2006-03-01 2006-03-01 FREQUENCY AUTOMATIC RETURN

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2006106295/22U RU55220U1 (en) 2006-03-01 2006-03-01 FREQUENCY AUTOMATIC RETURN

Publications (1)

Publication Number Publication Date
RU55220U1 true RU55220U1 (en) 2006-07-27

Family

ID=37058715

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2006106295/22U RU55220U1 (en) 2006-03-01 2006-03-01 FREQUENCY AUTOMATIC RETURN

Country Status (1)

Country Link
RU (1) RU55220U1 (en)

Similar Documents

Publication Publication Date Title
TW200721672A (en) System and method for clock switching
ATE470267T1 (en) OPTICALLY TRIGGERED BIPOLAR POWER SWITCHING COMPONENTS WITH LARGE BANDGAP AND CIRCUITS
DE502005009527D1 (en) MESSAGE DEVICE FOR A SAFETY CIRCUIT
TW200613941A (en) Switching regulator control circuit and switching regulator
ATE384328T1 (en) MULTI-MODE SYNCHRONOUS MEMORY DEVICE AND METHOD FOR OPERATING AND TESTING THE SAME
NL8201481A (en) SYSTEM FOR ELECTRICAL POWERING AND SWITCHING OF A NUMBER OF POWER-USING APPLIANCES.
CN106484061A (en) Terminal resets control method, controller and system
TW200721941A (en) Fan system and sequential starting module and delayed starting unit thereof
TW200705378A (en) Time control circuit for backlight inverter
TW200719133A (en) Micro control unit reset circuit and method operated according to power button
KR850001566A (en) Micro computer
RU55220U1 (en) FREQUENCY AUTOMATIC RETURN
RU2015112291A (en) DEVICE AND METHODS OF PROTECTION AT THE INPUT OF POWER CONVERTERS
WO2006119317A3 (en) Latching solid state relay
RU52533U1 (en) FREQUENCY UNLOADING DEVICE
TW200513036A (en) Delay stage insensitive to operating voltage and delay circuit including the same
RU52534U1 (en) AUTOMATIC RESERVE DEVICE
RU53080U1 (en) AUTOMATIC RESERVE DEVICE
WO2006114295A3 (en) Phase control
RU52535U1 (en) CONTROL DEVICE CONTROL DEVICE
RU53825U1 (en) COMMAND RELAY
CN203881887U (en) Short circuit test device
CN204013289U (en) A kind of improved electric motor Y/ △ starts control loop
CN102955111B (en) Inverse voltage polarity conversion device for automobile electronic product
DE602006007334D1 (en) CONFIGURATION FINALIZATION FOR THE FIRST VALID NAND COMMAND