RU2805495C2 - Триггерный логический элемент ИЛИ/ИЛИ-НЕ - Google Patents

Триггерный логический элемент ИЛИ/ИЛИ-НЕ Download PDF

Info

Publication number
RU2805495C2
RU2805495C2 RU2022107008A RU2022107008A RU2805495C2 RU 2805495 C2 RU2805495 C2 RU 2805495C2 RU 2022107008 A RU2022107008 A RU 2022107008A RU 2022107008 A RU2022107008 A RU 2022107008A RU 2805495 C2 RU2805495 C2 RU 2805495C2
Authority
RU
Russia
Prior art keywords
transistor
additional
resistor
collector
transistors
Prior art date
Application number
RU2022107008A
Other languages
English (en)
Other versions
RU2022107008A (ru
Inventor
Ирина Валерьевна Ворначева
Геннадий Иванович Передельский
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) filed Critical Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ)
Publication of RU2022107008A publication Critical patent/RU2022107008A/ru
Application granted granted Critical
Publication of RU2805495C2 publication Critical patent/RU2805495C2/ru

Links

Images

Abstract

Изобретения относятся к цифровой схемотехнике автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах. Технический результат: повышение нагрузочной способности триггерного логического элемента ИЛИ/ИЛИ-НЕ. Сущность: триггерный логический элемент ИЛИ/ИЛИ-НЕ содержит девять транзисторов, десять резисторов, источник питающего постоянного напряжения и источник опорного напряжения. Новым является то, что введены три дополнительных транзистора и пять дополнительных резисторов, последовательно включены первый дополнительный резистор, первый дополнительный p-n-p транзистор и второй дополнительный резистор, свободный вывод первого дополнительного резистора подсоединен к общему выводу первого, третьего резисторов и выхода источника питания, общий вывод коллектора первого дополнительного транзистора и второго дополнительного резистора подключен к базе четвертого транзистора, база первого дополнительного транзистора соединена с коллекторами первого, второго и четвертого транзисторов, свободный вывод второго дополнительного резистора подключен и к свободному выводу четвертого резистора, и к коллектору шестого транзистора, и их общий вывод образует относительно «земли» неинвертирующий выход логического элемента, эмиттер шестого транзистора заземлен, последовательно включены второй дополнительный p-n-p транзистор и третий дополнительный резистор, эмиттер второго дополнительного транзистора подсоединен к общему выводу первого дополнительного резистора и эмиттера первого дополнительного транзистора, база второго дополнительного транзистора подключена к общему выводу третьего резистора и коллектора третьего транзистора, а также к коллектору пятого транзистора, общий вывод коллектора второго дополнительного транзистора и третьего дополнительного резистора подсоединен к базе пятого транзистора, свободный вывод третьего дополнительного резистора соединен и со свободным выводом пятого резистора и с коллектором третьего дополнительного n-p-n транзистора и их общий вывод образует относительно «земли» инвертирующий выход логического элемента, эмиттер третьего дополнительного транзистора заземлен, четвертый дополнительный резистор включен между базой шестого транзистора и общим выводом третьего дополнительного, пятого резисторов, коллектора третьего дополнительного транзистора и инвертирующего выхода логического элемента, пятый дополнительный резистор включен между базой третьего дополнительного транзистора и общим выводом четвертого, дополнительного второго резисторов, коллектора шестого транзистора и неинвертирующего выхода логического элемента. 2 ил.

Description

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах.
Известен логический элемент ИЛИ/ИЛИ-НЕ [1 Гольденберг Л.М. Импульсные устройства. - М.: Радио и связь, 1981, стр. 54, рис. 2.29, б], содержащий семь транзисторов, два диода, восемь резисторов и источник питающего постоянного напряжения. Схема логического элемента имеет два выхода, один из них соответствует реализации логической операции ИЛИ, другой - логической операции ИЛИ-НЕ.
Недостаток его заключается в том, что у него малая нагрузочная способность. Электрический ток только одного из имеющихся транзисторов формирует электрический ток внешней нагрузки. Если бы удалось увеличить число транзисторов, формирующих ток нагрузки, то это бы привело к увеличению максимальной силы электрического тока внешней нагрузки логического элемента и в результате к повышению нагрузочной способности. Приведенный логический элемент относится к ЭСЛ-элементам (ЭСЛ - эмиттерно-связанная логика).
Наиболее близким по технической сущности и достигаемому результату является выбранный в качестве прототипа логический элемент ИЛИ/ИЛИ-НЕ [2 Манаев Е.И., Основы радиоэлектроники. - М.: Радио и связь, 1985, стр. 342, рис. 14.23), содержащий шесть транзисторов, пять резисторов и два источника постоянного напряжения.
Недостаток его заключается в малой нагрузочной способности. Электрический ток только одного из шести транзисторов формирует ток внешней нагрузки. Если бы удалось увеличить число транзисторов, формирующих электрический ток внешней нагрузки, то это бы привело к увеличению максимальной силы электрического тока нагрузки логического элемента и в результате к повышению нагрузочной способности. Приведенный логический элемент тоже относится к ЭСЛ элементам.
Задача, на решение которой направленно изобретение, состоит в повышении нагрузочной способности триггерного логического элемента.
Это достигается тем, что в триггерный логический элемент ИЛИ/ИЛИ-НЕ, содержащий источник, минусовой вывод которого соединен с общей шиной и заземлен, параллельно включенные первый и второй n-p-n транзисторы, выводы баз которых образуют относительно «земли» два входа логического элемента, первый резистор, включенный между выходом питающего источника (его плюсовой вывод) и общим выводом коллекторов первого и второго транзисторов, второй резистор, включенный между общим выводам эмиттеров этих же транзисторов (первого и второго) и «землей», последовательно включенные третий резистор и третий тоже n-p-n транзистор, свободный вывод третьего резистора подсоединен к общему выводу первого резистора и выхода питающего источника, эмиттер третьего транзистора подключен к общему выводу второго резистора и эмиттеров первого, второго транзисторов, с базой третьего транзистора соединен плюсовой вывод источника опорного напряжения, минусовой вывод этого источника заземлен, последовательно между собой включенные четвертый n-p-n транзистор и четвертый резистор, коллектор четвертого транзистора подключен к общему выводу первого резистора и коллекторов первого, второго транзисторов, последовательно включенные пятый n-p-n транзистор и пятый резистор, соединенный с эмиттером пятого транзистора, также содержится шестой тоже n-p-n транзистор, введены три дополнительных транзистора и пять дополнительных резисторов, последовательно включены первый дополнительный резистор, первый дополнительный p-n-p транзистор и второй дополнительный резистор, свободный вывод первого дополнительного резистора подсоединен к общему выводу первого, третьего резисторов и выхода питающего источника, общий вывод коллектора первого дополнительного транзистора и второго дополнительного резистора подключен к базе четвертого транзистора, база первого дополнительного транзистора соединена с коллекторами первого, второго и четвертого транзисторов, свободный вывод второго дополнительного резистора подключен и к свободному выводу четвертого резистора, и к коллектору шестого транзистора, и их общий вывод образует относительно «земли» неинвертирующий выход логического элемента, эмиттер шестого транзистора заземлен, последовательно включены второй дополнительный p-n-p транзистор и третий дополнительный резистор, эмиттер второго дополнительного транзистора подсоединен к общему выводу первого дополнительного резистора и эмиттера первого дополнительного транзистора, база второго дополнительного транзистора подключена к общему выводу третьего резистора и коллектора третьего транзистора, а также к коллектору пятого транзистора, общий вывод коллектора второго дополнительного транзистора и третьего дополнительного резистора подсоединен к базе пятого транзистора, свободный вывод третьего дополнительного резистора соединен и со свободным выводом пятого резистора и с коллектором третьего дополнительного n-p-n транзистора и их общий вывод образует относительно «земли» инвертирующий выход логического элемента, эмиттер третьего дополнительного транзистора заземлен, четвертый дополнительный резистор включен между базой шестого транзистора и общим выводом третьего дополнительного, пятого резисторов, коллектора третьего дополнительного транзистора и инвертирующего выхода логического элемента, пятый дополнительный резистор включен между базой третьего дополнительного транзистора и общим выводом четвертого, дополнительного второго резисторов, коллектора шестого транзистора и неинвертирующего выхода логического элемента.
Сущность изобретения поясняется схемой триггерного логического элемента ИЛИ/ИЛИ-НЕ (фиг. 1) и таблицей истинности (фиг. 2).
В триггерном логическом элементе ИЛИ/ИЛИ-НЕ общая шина (минусовой вывод) питающего источника 1 заземлена. Параллельно включены два n-p-n транзистора 2 и 3, выводы баз которых образуют относительно «земли» два входа x1 и x2 логического элемента. Первый резистор 4 включен между выходом питающего источника 1 (его плюсовой вывод) и общим выводом коллекторов транзисторов 2, 3, а второй резистор 5 - между «землей» и общим выводом эмиттеров этих двух транзисторов 2, 3. Последовательно включены резистор 6 и n-p-n транзистор 7. Свободный вывод резистора 6 подсоединен к общему выводу резистора 4 и выхода питающего источника 1. Эмиттер транзистора 7 подключен к общему выводу резистора 5 и эмиттеров транзисторов 2, 3. С базой транзистора 7 соединен плюсовой вывод источника 8 опорного напряжения, минусовой вывод этого источника заземлен.
Последовательно между собой включены n-p-n транзистор 9, резистор 10 и n-p-n транзистор 11. Коллектор транзистора 9 подсоединен к общему выводу резистора 4, коллекторов транзисторов 2 и 3. Общий вывод резистора 10 и коллектора транзистора 11 образует относительно «земли» неинвертирующий выход у логического элемента. Эмиттер транзистора 11 заземлен. Последовательно включены резистор 12, p-n-p транзистор 13 и резистор 14. Свободный вывод резистора 12 подсоединен к общему выводу резисторов 4, 6 и выхода питающего источника 1. База транзистора 13 соединена с общим выводом резистора 4, коллекторов транзисторов 2, 3 и 9. Общий вывод коллектора транзистора 13 и резистора 14 подключен к базе транзистора 9. Свободный вывод резистора 14 соединен с общим выводом резистора 10, коллектора транзистора 11 и неинвертирующего выхода у логического элемента.
Последовательно включены n-p-n транзистор 15 и резистор 16. Эмиттер транзистора 15 подсоединен к общему выводу резистора 12 и эмиттера транзистора 13. База транзистора 15 подключена к общему выводу резистора 6 и коллектора транзистора 7. Последовательно включены n-p-n транзистор 17, резистор 18 и n-p-n транзистор 19. Свободный вывод коллектора транзистора 17 подсоединен к общему выводу резистора 6, коллектора транзистора 7 и базы транзистора 15. База транзистора 17 соединена с общим выводом коллектора транзистора 15 и резистора 16. Общий вывод резистора 18 и коллектора транзистора 19 подключен к свободному выводу резистора 16 и их совместный общий вывод образует относительно «земли» инвертирующий выход у логического элемента.
Резистор 20 включен между базой транзистора 11 и общим выводом резисторов 16, 18, коллектора транзистора 19 и инвертирующего выхода логического элемента. И, наконец, резистор 21 включен между базой транзистора 19 и общим выводом резисторов 10, 14, коллектора транзистора 11 и неинвертирующего выхода логического элемента.
На фиг. 1 часть схемы на транзисторах 9 и 13 является первым триггером на транзисторах противоположного типа проводимости. Часть схемы на транзисторах 15 и 17 является вторым таким триггером. Резистор 12 входит и в первый, и во второй триггеры и его можно называть общеэмиттерным резистором. Часть схемы на фиг.1 на транзисторах 2, 3 и 7 является переключателем тока. Резистор 4 входит и в переключатель тока, и в первый триггер на транзисторах противоположного типа проводимости. Резистор 6 входит и в переключатель тока, и во второй триггер на транзисторах противоположного типа проводимости.
Триггерный логический элемент ИЛИ/ИЛИ-НЕ работает следующим образом. В цифровой электронике используются входные и выходные электрические сигналы низкого и высокого уровней. Низкий уровень - уровень логического нуля соответствует значениям напряжения в районе нуля или ближе к нулю, высокий уровень - уровень логической единицы соответствует значениям напряжения в районе единиц вольт (нередко в районе четырех вольт).
Триггер на резисторах 9, 13 противоположного типа проводимости имеет два состояния равновесия. В первом (условно) состоянии оба транзистора закрыты и не проводят электрический ток. Тогда в том числе на резисторах 4 и 14 нулевые значения напряжения. Они прикладываются к базам транзисторов 9, 13 меньше пороговых напряжений этих транзисторов по абсолютной величине и в итоге поддерживают эти транзисторы в закрытом состоянии. Во втором (условно) состоянии транзисторы 9 и 13 открыты, их электрические токи создают напряжения в том числе на резисторах 4 и 14 больше пороговых напряжений транзисторов по абсолютной величине и по значениям, поддерживают транзисторы 9, 13 в открытом состоянии. Триггер на транзисторах противоположного типа проводимости, как и другие распространенные триггеры, переходит из первого состояния во второе и наоборот, когда управляющие входные напряжения по своим значениям превышают значения напряжений соответствующих порогов срабатывания триггера. Точно так же работает второй триггер на транзисторах 15, 17 противоположного типа проводимости.
Работа логического элемента ИЛИ/ИЛИ-НЕ отражается таблицей истинности (фиг. 2), где х1 и х2 - условное отображение входных сигналов, у - условное отображение сигнала на неинвертирующем выходе логического элемента, - условное отображение сигнала на инвертирующем выходе и N - номер строки по порядку. В соответствии с первой строкой таблицы истинности на оба входа x1, и х2 логического элемента поступают напряжения уровня логического нуля и в худшем случае состояние транзисторов 2 и 3 в районе их пороговых напряжений. Тогда значение силы электрического тока через резистор 4 весьма мало, малым является значение напряжения на этом резисторе и соответственно между базой и эмиттером транзистора 13, меньше напряжения порога срабатывания триггера, не влияет на состояние триггера на транзисторах 9 и 13 противоположного типа проводимости и не может его перевести во второе состояние. Значением напряжения на выходе источника 8 опорного напряжения и значениями сопротивлений резисторов 5 и 6 обеспечиваем требующуюся силу электрического тока транзистора 7 и значение напряжения на резисторе 6 достаточное для поддержания транзистора 15 в открытом состоянии и второе состояние триггера на транзисторах 15, 17 противоположного типа проводимости. Минусовой вывод напряжения на резисторе 6 соединен с базой p-n-p транзистора 15, а плюсовой вывод этого резистора через резистор 12 соединен с эмиттером транзистора 15. За счет электрического тока двух транзисторов второго триггера на транзисторах противоположного типа проводимости во втором состоянии на внешней нагрузке инвертирующего выхода логического элемента имеется напряжение уровня логической единицы.
Эмиттерный ток транзистора 15 создает на резисторе 12 падение напряжения, которое плюсом приложено через резистор 4 к базе p-n-p транзистора 13, дополнительно способствует его закрытому состоянию и соответственно первому состоянию триггера на транзисторах 9, 13. Нулевое значение силы электрического тока первого триггера на транзисторах противоположного типа проводимости создает на неинвертирующем выходе у логического элемента напряжение уровня логического нуля.
С инверсного выхода логического элемента напряжение уровня логической единицы приложено к резистору 20, которое поддерживает транзистор 11 открытом состоянии. Тогда через этот транзистор разряжается ранее заряженная эквивалентная паразитная емкость (сумма выходной емкости логического элемента и входной емкости нагрузки). Малое сопротивление открытого транзистора 11 уменьшает постоянную времени разряда эквивалентной емкости, тем самым уменьшает постоянную времени разряда эквивалентной емкости, уменьшает время разряда этой емкости и в результате заметно не ухудшается быстродействие схемы из-за имеющихся паразитных емкостей. С неинвертирующего выхода у логического элемента напряжение уровня логического нуля приложено к резистору 21, поэтому состояние транзистора 19 в худшем случае в районе его порогового напряжения. Сила тока этого транзистора весьма мала и электрический ток транзисторов 15, 17 почти полностью замыкается на внешнюю нагрузку, подключенную к инвертирующему выходу .
В соответствии с 2-4 строками таблицы истинности (фиг. 2) на один из входов логического элемента или на оба его входа x1, х2 подается напряжение уровня логической единицы и сила электрического тока через резистор 4 от одного или двух транзисторов 2, 3 имеет повышенное значение. Соответственно повышенное значение напряжения на резисторе 4 обеспечивает открытое состояние транзистора 13 и соответственно второе состояние триггера на транзисторах 9, 13. Электрические токи этих транзисторов создают на внешней нагрузке неинвертирующего выхода у напряжение уровня логической единицы. Напряжение на резисторе 12 от тока эмиттера транзистора 13 плюсом приложено к базе транзистора 15 через резистор 6, а минусом - к эмиттеру этого транзистора 15. Это напряжение должно обеспечивать состояние транзистора 15 в районе порогового напряжения и в итоге первое состояние триггера на транзисторах 15, 17 противоположного типа проводимости. В результате на инвертирующем выходе логического элемента имеется напряжение уровня логического нуля.
С неинвертирующего выхода у логического элемента напряжение уровня логической единицы приложено к резистору 21 и поддерживает транзистор 19 в открытом состоянии. Через него сравнительно быстро разряжается ранее заряженная эквивалентная паразитная емкость. Эта емкость зарядилась в предыдущий период, когда на инверсном выходе значение напряжения равнялось уровню логической единицы. С инверсного выхода логического элемента напряжение уровня логического нуля через резистор 20 прикладывается к базе транзистора 11 и поддерживает его состояние в районе порогового напряжения, поэтому электрический ток транзисторов 9, 13 почти полностью замыкается на внешнюю нагрузку, подключенную к неинвертирующему выходу у.
При переходе входных сигналов от уровней логического нуля (x1=x2=0) к входным сигналам, где один сигнал или оба соответствуют уровню логической единицы, суммарная сила электрического тока эмиттеров транзисторов 2, 3 возрастает, а сила эмиттерного тока транзистора 7 убывает. При переходе от входных сигналов, где один из них или оба соответствуют уровню логической единицы, к обоим входным сигналам уровня логического нуля (x1=x2=0) суммарная сила электрического тока эмиттеров транзисторов 2, 3 уменьшается, а сила эмиттерного тока транзистора 7 возрастает. Приведенные аналог, прототип и триггерный логический элемент ИЛИ/ИЛИ-НЕ относятся к ЭСЛ-элементам (ЭСЛ-эмиттерно - связанная логика). По принципу действия ЭСЛ-элементы близки к переключателю тока. Часть схемы на транзисторах 2, 3 и 7 на фиг.1 близка к переключателю тока. Известно, что ЭСЛ-элементы имеют повышенное быстродействие [например, 1, стр. 57, в разделе «Динамические характеристики» абзацы 1,2, … 6]
Таким образом, в триггерном логическом элементе ИЛИ/ИЛИ-НЕ сила электрического тока нагрузки и по неинвертирующему выходу у, и по инвертирующему выходу почти равна сумме силы токов двух транзисторов (9, 13 и 15, 17), что повышает нагрузочную способность этого логического элемента. В прототипе электрический ток нагрузки по каждому из двух выходов формирует только один из имеющихся транзисторов.

Claims (1)

  1. Триггерный логический элемент ИЛИ/ИЛИ-НЕ, содержащий питающий источник, минусовой вывод которого соединен с общей шиной и заземлен, параллельно включенные первый и второй n-p-n транзисторы, выводы баз которых образуют относительно «земли» два входа логического элемента, первый резистор, включенный между выходом питающего источника (его плюсовой вывод) и общим выводом коллекторов первого и второго транзисторов, второй резистор, включенный между общим выводам эмиттеров этих же транзисторов (первого и второго) и «землей», последовательно включенные третий резистор и третий тоже n-p-n транзистор, свободный вывод третьего резистора подсоединен к общему выводу первого резистора и выхода питающего источника, эмиттер третьего транзистора подключен к общему выводу второго резистора и эмиттеров первого, второго транзисторов, с базой третьего транзистора соединен плюсовой вывод источника опорного напряжения, минусовой вывод этого источника заземлен, последовательно между собой включенные четвертый n-p-n транзистор и четвертый резистор, коллектор четвертого транзистора подключен к общему выводу первого резистора и коллекторов первого, второго транзисторов, последовательно включенные пятый n-p-n транзистор и пятый резистор, соединенный с эмиттером пятого транзистора, также содержится шестой тоже n-p-n транзистор, отличающийся тем, что в него введены три дополнительных транзистора и пять дополнительных резисторов, последовательно включены первый дополнительный резистор, первый дополнительный p-n-p транзистор и второй дополнительный резистор, свободный вывод первого дополнительного резистора подсоединен к общему выводу первого, третьего резисторов и выхода питающего источника, общий вывод коллектора первого дополнительного транзистора и второго дополнительного резистора подключен к базе четвертого транзистора, база первого дополнительного транзистора соединена с коллекторами первого, второго и четвертого транзисторов, свободный вывод второго дополнительного резистора подключен и к свободному выводу четвертого резистора, и к коллектору шестого транзистора, и их общий вывод образует относительно «земли» неинвертирующий выход логического элемента, эмиттер шестого транзистора заземлен, последовательно включены второй дополнительный p-n-p транзистор и третий дополнительный резистор, эмиттер второго дополнительного транзистора подсоединен к общему выводу первого дополнительного резистора и эмиттера первого дополнительного транзистора, база второго дополнительного транзистора подключена к общему выводу третьего резистора и коллектора третьего транзистора, а также к коллектору пятого транзистора, общий вывод коллектора второго дополнительного транзистора и третьего дополнительного резистора подсоединен к базе пятого транзистора, свободный вывод третьего дополнительного резистора соединен и со свободным выводом пятого резистора и с коллектором третьего дополнительного n-p-n транзистора и их общий вывод образует относительно «земли» инвертирующий выход логического элемента, эмиттер третьего дополнительного транзистора заземлен, четвертый дополнительный резистор включен между базой шестого транзистора и общим выводом третьего дополнительного, пятого резисторов, коллектора третьего дополнительного транзистора и инвертирующего выхода логического элемента, пятый дополнительный резистор включен между базой третьего дополнительного транзистора и общим выводом четвертого, дополнительного второго резисторов, коллектора шестого транзистора и неинвертирующего выхода логического элемента.
RU2022107008A 2022-03-17 Триггерный логический элемент ИЛИ/ИЛИ-НЕ RU2805495C2 (ru)

Publications (2)

Publication Number Publication Date
RU2022107008A RU2022107008A (ru) 2023-09-18
RU2805495C2 true RU2805495C2 (ru) 2023-10-17

Family

ID=

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3622810A (en) * 1967-12-08 1971-11-23 Tokyo Shibaura Electric Co Current switching type flip-flop circuit device
SU938410A1 (ru) * 1980-11-17 1982-06-23 Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт Интегральна микросхема И @ микропроцессора
GB2121573A (en) * 1980-07-11 1983-12-21 Fairchild Camera Instr Co Programmable logic array circuit
CN106486963A (zh) * 2016-11-25 2017-03-08 西安微电子技术研究所 一种星用抗辐照自恢复式过流/短路保护电路
RU2727613C1 (ru) * 2020-02-03 2020-07-22 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный логический элемент И/И-НЕ
RU2767176C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» Триггерный логический элемент ИЛИ-НЕ
RU2767177C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» (ЮЗГУ) (RU) Триггерный логический элемент ИЛИ/ИЛИ-НЕ

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3622810A (en) * 1967-12-08 1971-11-23 Tokyo Shibaura Electric Co Current switching type flip-flop circuit device
GB2121573A (en) * 1980-07-11 1983-12-21 Fairchild Camera Instr Co Programmable logic array circuit
SU938410A1 (ru) * 1980-11-17 1982-06-23 Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт Интегральна микросхема И @ микропроцессора
CN106486963A (zh) * 2016-11-25 2017-03-08 西安微电子技术研究所 一种星用抗辐照自恢复式过流/短路保护电路
RU2727613C1 (ru) * 2020-02-03 2020-07-22 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный логический элемент И/И-НЕ
RU2767176C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» Триггерный логический элемент ИЛИ-НЕ
RU2767177C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» (ЮЗГУ) (RU) Триггерный логический элемент ИЛИ/ИЛИ-НЕ

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
МАНАЕВ Е.И. Основы радиоэлектроники. М.: Радио и связь. 1990. 512 с. Рис. 14.23, с.335. *

Similar Documents

Publication Publication Date Title
RU2726853C1 (ru) Триггерный логический элемент ИЛИ/ИЛИ-НЕ
CN1829085B (zh) 三态脉冲密度调制器
RU2693298C1 (ru) Триггерный логический элемент ИЛИ-НЕ на полевых транзисторах
RU2710950C1 (ru) Триггерный логический элемент ИЛИ на полевых транзисторах
RU2710962C1 (ru) Триггерный логический элемент ИЛИ
RU2710937C1 (ru) Триггерный логический элемент ИЛИ-НЕ
RU2704748C1 (ru) Триггерный логический элемент НЕ на полевых транзисторах
RU2693297C1 (ru) Триггерный асинхронный R-S триггер
RU2805495C2 (ru) Триггерный логический элемент ИЛИ/ИЛИ-НЕ
EP0432577A1 (en) ECL circuit
RU2689198C1 (ru) Триггерный асинхронный D-триггер
RU2727613C1 (ru) Триггерный логический элемент И/И-НЕ
RU2767177C1 (ru) Триггерный логический элемент ИЛИ/ИЛИ-НЕ
RU2710845C1 (ru) Триггерный логический элемент НЕ
RU2767176C1 (ru) Триггерный логический элемент ИЛИ-НЕ
RU2789166C1 (ru) Триггерный логический элемент И/И-НЕ
RU2802370C1 (ru) Триггерный логический элемент И
RU2760464C1 (ru) Триггерный логический элемент И-НЕ
RU2771668C1 (ru) Триггерный асинхронный D триггер
RU2797567C1 (ru) Триггерный логический элемент ИЛИ
RU2760206C1 (ru) Триггерный логический элемент НЕ/ИЛИ/И/ИЛИ-НЕ/И-НЕ
RU2728954C1 (ru) Триггерный логический элемент И
WO1992002985A1 (en) Three terminal non-inverting transistor switch
RU2792973C1 (ru) Триггерный логический элемент И-НЕ/ИЛИ-НЕ
RU2721386C1 (ru) Триггерный двухступенчатый R-S триггер