RU2801743C1 - Устройство формирования модифицированных М-последовательностей - Google Patents

Устройство формирования модифицированных М-последовательностей Download PDF

Info

Publication number
RU2801743C1
RU2801743C1 RU2023105091A RU2023105091A RU2801743C1 RU 2801743 C1 RU2801743 C1 RU 2801743C1 RU 2023105091 A RU2023105091 A RU 2023105091A RU 2023105091 A RU2023105091 A RU 2023105091A RU 2801743 C1 RU2801743 C1 RU 2801743C1
Authority
RU
Russia
Prior art keywords
input
output
register
unit
outputs
Prior art date
Application number
RU2023105091A
Other languages
English (en)
Inventor
Евгений Константинович Григорьев
Александр Михайлович Сергеев
Вадим Александрович Ненашев
Даниил Владимирович Куртяник
Original Assignee
Федеральное государственное автономное образовательное учреждение высшего образования "Санкт-Петербургский государственный университет аэрокосмического приборостроения"
Filing date
Publication date
Application filed by Федеральное государственное автономное образовательное учреждение высшего образования "Санкт-Петербургский государственный университет аэрокосмического приборостроения" filed Critical Федеральное государственное автономное образовательное учреждение высшего образования "Санкт-Петербургский государственный университет аэрокосмического приборостроения"
Application granted granted Critical
Publication of RU2801743C1 publication Critical patent/RU2801743C1/ru

Links

Abstract

Изобретение относится к вычислительной технике и может быть использовано в системах радиолокации, связи и устройствах формирования сложных сигналов. Техническим результатом является генерация модифицированных М-последовательностей, а также снижение уровня боковых лепестков апериодической автокорреляционной функции. Технический результат достигается за счет новых существенных отличий, заключающихся во введении дополнительных блоков синхронизации и управления, блока формирования циклической матрицы, блока замены элементов, блока транспонирования, блока умножения матриц и блока модификации М-последовательностей, соединенных особым образом, которые позволяют модифицировать М-последовательности, а также позволяют снизить уровень боковых лепестков ААКФ. 2 ил.

Description

Изобретение относится вычислительной технике и может быть использовано в системах радиолокации, связи и устройствах формирования сложных сигналов.
Известны цифровые автоматы для формирования М-последовательностей (Варакин Л.Е. Системы связи с шумоподобными сигналами. - М.: Радио и связь, 1985. - 384 с., ил. стр.54). Основу которых составляют сдвигающие регистры с триггерами, для определения структуры которых необходимо знать характеристический многочлен определенной степени.
Недостатком данных устройств является, необходимость синтеза под каждую длину и вид М-последовательности отдельного цифрового автомата.
Известен «Генератор М-последовательностей» (Патент СССР №1338020 А1, МПК Н03К 3/84, опубл. 15.09.1987 г., Бюл. №34).
Содержащее регистр сдвига, группу элементов И, сумматор по модулю два, три регистра, счетчик, генератор тактовых импульсов, постоянно запоминающее устройство ПЗУ, элемент И, блок сравнения и шины управления. Устройство позволяет генерировать М-последовательности различного вида.
Недостатком устройства является возможность генерации разных типов М-последовательностей только в пределах одной длины М-последовательности, и невозможность управления длиной М-последовательности.
Наиболее близким из числа известных технических решений является «Генератор М-последовательностей» (Патент СССР №1676074 А2, МПК Н03/84, опубл. 07.09.1991 г., Бюл. №33), включающее в себя регистр сдвига, группу элементов И, сумматор по модулю два, первый, второй и третий регистры, счетчик, генератор тактовых импульсов, постоянное запоминающее устройство (ПЗУ), элемент И, блок сравнения, шины управления, элемент ИЛИ и триггер, причем шины управления соединены с соответствующими информационными входами третьего регистра и соответствующими входами второй группы входов блока сравнения, выход которого соединен с первым входом элемента И, выход которого соединен с входом синхронизации третьего регистра, выходы которого соединены с соответствующими входами первой группы входов блока сравнения и с соответствующими входами ПЗУ, выходы второй группы выходов которого соединены с соответствующими информационными входами первого регистра, выходы которого соединены с вторыми входами соответствующих элементов И группы элементов И, выходы элементов И которой соединены с входами сумматора по модулю два, выход которого соединен с информационным входом регистра сдвига, выходы которого соединены с первыми входами соответствующих элементов И. Выходы первой группы выходов ПЗУ соединены с соответствующими информационными входами второго регистра, выходы которого соединены с соответствующими установочными входами регистра сдвига, вход управления которого соединен с входом синхронизации второго регистра, вторым входом элемента И и выходом триггера, S-вход которого объединен с вторым входом элемента ИЛИ и выходом счетчика, вход синхронизации которого соединен с входом синхронизации регистра, входом синхронизации триггера, выходом генератора тактовых импульсов и входом синхронизации регистра сдвига, выход первого разряда которого соединен с первым входом элемента ИЛИ, выход которого соединен с входом установки счетчика, информационные входы которого подключены к выходам третьей группы выходов ПЗУ, D-вход триггера подключен к общей шине.
Устройство прототип работает следующим образом. При включении устройства начинает работать генератор тактовых импульсов, а регистр сдвига, второй и третий регистры устанавливаются в произвольные состояния. При этом состояние третьего регистра определяет адрес для выбора из ПЗУ значений полинома конкретной М-последовательности, конкретное значение кода начальной установки и конкретное значение кода максимального количества нулей последовательности (вторая, первая и третья группа выходов, соответственно). Таким образом, при первоначальном включении генератора М-последовательностей обеспечивается организация обратных связей регистра сдвига, при которых формируется одна из возможных последовательностей. Далее, если начальное состояние регистра сдвига не нулевое, то устройство формирует произвольную М-последовательность (из заданных в ПЗУ) до появления в ней серии из нулей, количество которых соответствует коду на выходах третьей группы выходов ПЗУ и, следовательно, до появления на выходе заема счетчика импульса. Если все разряды регистра сдвига имеют нулевое начальное состояние, то счетчик, работающий в реверсивном режиме, начинает считать (вычитать) импульсы с выхода генератора тактовых импульсов, так как на его установочном входе отсутствует сигнал установки логической единицы. После того как количество тактовых импульсов станет равным числу, с которого счетчик начал счет, на его выходе заема сформируется импульс, поступающий через элемент ИЛИ на вход установки счетчика в исходное состояние и на S-вход триггера. Триггер из короткого импульса с выхода счетчика формирует импульс длительностью, равной тактовому периоду, который поступает на вход синхронизации второго регистра, в котором хранится код начальной установки, второй вход элемента И и вход управления регистра сдвига, переводя его в режим записи по установочным входам информации с второго регистра. Если вид М-последовательности, устанавливаемой кодом на шинах управления, не совпадает с содержимым третьего регистра, то на выходе блока сравнения появляется разрешающий сигнал, открывающий элемент И и позволяющий импульсу с выхода триггера пройти на вход синхронизации регистра. По переднему фронту импульса происходит запись двоичного кода с шин управления в третий регистр.Этот код обеспечивает выборку из нулевой ячейки ПЗУ информации о виде обратных связей, которая импульсом генератора тактовых импульсов записывается в регистр, кода начальной установки, который записывается во второй регистр, и кода длины нулевой комбинации, который записывается импульсами (логической единицей) с выхода регистра сдвига в счетчик, По сигналу генератора тактовых импульсов происходит перезапись кода начальной установки в регистр сдвига. Таким образом, за время действия импульса с выхода триггера происходит занесение необходимого кода вида М-последовательности в третий регистр, выбор кода обратных связей и кода начальной установки для регистра сдвига, запись их в первый и второй регистры и перезаписью в регистр сдвига. При этом в первый разряд регистра сдвига записывается единица, которая устанавливает счетчик в исходное состояние. Это происходит при первоначальном включении генератора М- последовательностей. В установившемся режиме во время действия импульса с выхода триггера происходит подтверждение состояний первого и второго регистров и постоянная запись одного и того же начального состояния в регистр сдвига. Для изменения вида генерируемой последовательности достаточно изменить код вида М-последовательностей на шинах управления. В результате этого появляется сигнал разрешения на выходе блока сравнения, во время действия ближайшего импульса с выхода триггера происходит смена кода в регистре. Новые коды из ПЗУ записываются в первый и второй регистры, регистр сдвига и счетчик, что обеспечивает формирование М-последовательности другого вида, смена которого происходит в кратные периоду последовательности моменты времени.
Недостатком известного устройства прототипа является невозможность генерации модифицированных вариантов М-последовательностей, а также наличие боковых лепестков в апериодической автокорреляционной функции (ААКФ).
Задачей изобретения является создание устройства, позволяющего генерировать модифицированные М-последовательности, и как следствие - снижать уровень боковых лепестков ААКФ.
Технический результатом предлагаемого изобретения является генерация модифицированных М-последовательностей, а также снижение уровня боковых лепестков апериодической автокорреляционной функции.
Технический результат достигается тем, что в устройство формирования модифицированных М-последовательностей, содержащее регистр сдвига, группу элементов И, сумматор по модулю два, первый регистр, счетчик, ПЗУ, второй регистр, блок сравнения, третий регистр, элемент И, элемент ИЛИ и триггер, причем выход блока сравнения соединен с первым входом элемента И, выход которого соединен с входом синхронизации третьего регистра, выходы которого соединены с соответствующими входами первой группы входов блока сравнения и с соответствующими входами ПЗУ, выходы второй группы выходов которого соединены с соответствующими информационными входами первого регистра, выходы которого соединены с вторыми входами соответствующих элементов И группы элементов И, выходы элементов И которой соединены с входами сумматора по модулю два, выход которого соединен с информационным входом регистра сдвига, выходы которого соединены с первыми входами соответствующих элементов И, выходы первой группы выходов ПЗУ соединены с соответствующими информационными входами второго регистра, выходы которого соединены с соответствующими установочными входами регистра сдвига, вход управления которого соединен с входом синхронизации второго регистра, вторым входом элемента И и выходом триггера, S-вход которого объединен со вторым входом элемента ИЛИ и выходом счетчика, вход синхронизации которого соединен с входом синхронизации регистра сдвига, входом синхронизации триггера и входом синхронизации регистра сдвига, выход первого разряда которого соединен с первым входом элемента ИЛИ, выход которого соединен с входом установки счетчика, информационные входы которого подключены к выходам третьей группы выходов ПЗУ, D-вход триггера подключен к общей шине, при этом в устройство дополнительно введены блок синхронизации и управления, блок формирования циклической матрицы, блок замены элементов, блок транспонирования, блок умножения матриц и блок модификации М-последовательностей, причем первый выход блока синхронизации и управления соединен с входом синхронизации регистра сдвига, а вторая группа выходов соединена с соответствующими информационными входами третьего регистра и соответствующими входами второй группы входов блока сравнения, группа выходов регистра сдвига соединена с соответствующей группой входов блока формирования циклической матрицы, выход которого соединен с входом блока замены элементов, первый выход которого соединен с блоком транспонирования, выход которого соединен со вторым входом блока умножения матриц, первый вход которого соединен со вторым выходом блока замены элементов, выход блока умножения матриц соединен со входом блока модификации М-последовательностей.
Технический результат достигается за счет новых существенных отличий, заключающихся во введении дополнительных блоков синхронизации и управления, блока формирования циклической матрицы, блока замены элементов, блока транспонирования, блока умножения матриц и блока модификации М-последовательностей, соединенных особым образом, которые позволяют модифицировать М-последовательности, а также позволяют снизить уровень боковых лепестков ААКФ.
Сущность изобретения поясняется чертежами, где
На фиг. 1 представлена схема устройства формирования модифицированных М-последовательностей и введены следующие обозначения:
1 - Блок синхронизации и управления;
2 - Блок формирования исходных М-последовательностей;
2.1 - Регистр сдвига;
2.2 - Группа элементов И;
2.3 - Сумматор по модулю два;
2.4 - Первый регистр;
2.5 - Счетчик;
2.6 - ПЗУ;
2.7 - Второй регистр;
2.8 - Блок сравнения;
2.9 - Третий регистр;
2.10 - Элемент И;
2.11 - Элемент ИЛИ;
2.12 - Триггер;
3 - Блок формирования циклической матрицы;
4 - Блок замены элементов;
5 - Блок транспонирования;
6 - Блок умножения матриц;
7 - Блок модификации М-последовательностей;
На фиг. 2 представлена иллюстрация снижения уровня боковых лепестков для исходной и модифицированной М-последовательностей.
Устройство состоит из блока синхронизации и управления (1), блока формирования исходных М-последовательностей (2) включающего в себя регистр сдвига (2.1), группу элементов И (2.2), сумматор по модулю два (2.3), первый регистр (2.4), счетчик (2.5), ПЗУ (2.6), второй регистр (2.7), блок сравнения (2.8), третий регистр (2.9), элемент И (2.10), элемент ИЛИ (2.11) и триггер (2.12), блок формирования циклической матрицы (3), блок замены элементов (2.4), блок транспонирования (5), блок умножения матриц (6), блок модификации М-последовательностей (7), причем первый выход блока синхронизации и управления соединен с входами синхронизации (С) регистра сдвига (2.1), первого регистра (2.4), счетчика (2.5) и триггера (2.12), а вторая группа выходов соединена с группой информационных (D) входов третьего регистра (2.9) и соответствующими входами второй группы входов блока сравнения (2.8), выход которого соединен с первым входом элемента И (2.10), выход которого соединен с входом синхронизации (С) третьего регистра (2.9), группа выходов которого соединена с соответствующими входами первой группы входов блока сравнения (2.8), и с соответствующими входами ПЗУ (2.6), выходы второй группы выходов которого соединены с соответствующими информационными входами первого регистра (2.4), выходы которого соединены с вторыми входами соответствующих элементов И группы элементов И (2.2), выходы элементов И которой соединены с входами сумматора по модулю два (2.3), выход которого соединен с информационным входом регистра сдвига (2.1), выходы которого соединены с первыми входами соответствующих элементов И (2.2). Выходы первой группы выходов ПЗУ (2.6) соединены с соответствующими информационными входами (D) второго регистра (2.7), выходы которого соединены с соответствующими установочными входами регистра сдвига (2.1), вход управления которого соединен с входом синхронизации второго регистра (2.7), вторым входом элемента И (2.10) и выходом триггера (2.12), S вход которого объединен с вторым входом элемента ИЛИ (2.11) и выходом счетчика (2.5). Выход первого разряда регистра сдвига (2.1) соединен с первым входом элемента ИЛИ (2.11), выход которого соединен с входом установки (Y) счетчика (2.5), информационные входы которого подключены к выходам третьей группы выходов ПЗУ (2.6). D вход триггера (2.12) подключен к общей шине. Группа выходов блока формирования исходных М-последовательностей (2) соединена с соответствующими входами блока формирования циклической матрицы (3), выход которого соединен с блоком замены элементов (4), первый выход которого соединен с блоком транспонирования (5), выход которого соединен со вторым входом блока умножения матриц (6) первый вход которого соединен со вторым выходом блока замены элементов (4), выход блока умножения матриц соединен со входом блока модификации М-последовательностей (7).
Блок синхронизации и управления (1) выполнен в виде ПЭВМ и блока питания ПЛИС. Блоки (2)-(7) выполнены в виде ПЛИС, например [1].
Заявляемое устройство работает следующим образом.
При включении устройства начинает работать блок синхронизации и управления (1), и регистр сдвига (2.1), второй (2.7) и третий (2.9) регистры устанавливаются в произвольные состояния. При этом состояние третьего регистра (2.9) определяет адрес для выбора из ПЗУ (2.6) значений полинома конкретной М-последовательности, конкретное значение кода начальной установки и конкретное значение кода максимального количества нулей последовательности (вторая, первая и третья группа выходов, соответственно). Таким образом, при первоначальном включении устройства обеспечивается организация обратных связей регистра сдвига (2.1), при которых формируется одна из возможных последовательностей. Далее, если начальное состояние регистра сдвига (2.1) не нулевое, то блок формирования исходных М-последовательностей формирует произвольную М-последовательность (из заданных в ПЗУ (2.6)) до появления в ней серии из нулей, количество которых соответствует коду на выходах третьей группы выходов ПЗУ (2.6) и, следовательно, до появления на выходе заема счетчика (2.5) импульса. Если все разряды регистра сдвига (2.1) имеют нулевое начальное состояние, то счетчик (2.5), работающий в реверсивном режиме, начинает считать (вычитать) импульсы с выхода блока синхронизации и управления (1), так как на его установочном входе отсутствует сигнал установки логической единицы. После того как количество тактовых импульсов станет равным числу, с которого счетчик (2.5) начал счет, на его выходе заема сформируется импульс, поступающий через элемент ИЛИ (2.11) на вход установки счетчика (2.5) в исходное состояние и на S-вход триггера (2.12). Триггер (2.12) из короткого импульса с выхода счетчика (2.5) формирует импульс длительностью, равной тактовому периоду, который поступает на вход синхронизации второго регистра (2.7), в котором хранится код начальной установки, второй вход элемента И (2.10) и вход управления регистра сдвига (2.1), переводя его в режим записи по установочным входам информации со второго регистра (2.7). Если вид М-последовательности, устанавливаемой кодом на первом группе выходов блока синхронизации и управления (1), не совпадает с содержимым третьего (2.9), то на выходе блока сравнения (2.8) появляется разрешающий сигнал, открывающий элемент И (2.10) и позволяющий импульсу с выхода триггера (2.12) пройти на вход синхронизации третьего регистра (2.9). По переднему фронту импульса происходит запись двоичного кода первой группы выходов блока синхронизации и управления (1) в третий регистр (2.9). Этот код обеспечивает выборку из нулевой ячейки ПЗУ (2.6) информации о виде обратных связей, которая импульсом с блока синхронизации и управления (1) записывается в первый регистр (2.4), кода начальной установки, который записывается во второй регистр (2.7), и кода длины нулевой комбинации, который записывается импульсами (логической единицей) с выхода регистра сдвига (2.1), в счетчик (2.5). По сигналу с блока синхронизации и управления (1) происходит перезапись кода начальной установки в регистр сдвига (1). Таким образом, за время действия импульса с выхода триггера (2.12) происходит занесение необходимого кода вида М-последовательности в регистр (2.9), выбор кода обратных связей и кода начальной установки для регистра сдвига (2.1), запись их первый (2.4) и второй (2.7) регистры и перезаписью в регистр сдвига (2.1). При этом в первый разряд регистра сдвига (2.1) записывается единица, которая устанавливает счетчик (2.5) в исходное состояние. Это происходит при первоначальном включении устройства. В установившемся режиме во время действия импульса с выхода триггера (2.12) происходит подтверждение состояний первого (2.4) и второго (2.7) регистров и постоянная запись одного и того же начального состояния в регистр сдвига (2.1).
С выхода блока формирования исходной М-последовательности (2) сформированная М-последовательность поступает в блок формирования циклической матрицы (3), где из сформированной последовательности длины N циклическим сдвигом (правым) на один элемент формируется квадратная матрица размера [N x N], в блоке замены элементов (4) элементы входной матрицы преобразуются в символьный вид и элементы равные нулю заменяются на неизвестный элемент -b, а элементы равные единицы остаются без изменений, далее в блоке транспонирования (5) полученная матрица транспонируется и в блоке умножения матриц (6) умножается на матрицу с выхода блока замены элементов (4), результат умножения поступает в блок модификации М-последовательностей (7) где для нахождения неизвестного элемента -b требуется взять элемент матрицы полученной из блока умножения матриц (6), который не лежит на главной диагонали. Так, например для произвольной М-последовательности длиной N=15 генерируемая в блоке замены элементов матрица будет выглядеть следующим образом:
и в результате умножения ее на транспонированную матрицу элементы главной диагонали результирующей матрицы будут равны , а все прочие элементы равны . Для нахождения -b решается квадратное уравнение, путем приравнивания произвольного элемента матрицы, не принадлежащий главной диагонали, к нулю. Выбирается наименьший корень данного уравнения, полученное значение элемента -b подставляется в М-последовательность с выхода блока формирования исходной М-последовательности (2).
Для изменения вида генерируемой последовательности достаточно изменить код вида М-последовательностей в блоке синхронизации и управления (1). В результате этого появляется сигнал разрешения на выходе блока сравнения (2.8), во время действия ближайшего импульса с выхода триггера (2.12) происходит смена кода в третьем регистре (2.9). Новые коды из ПЗУ (2.6) записываются в первый (2.4) и второй (2.7) регистры, регистр сдвига (2.1) и счетчик (2.5), что обеспечивает формирование М-последовательности другого вида, смена которого происходит в кратные периоду последовательности моменты времени.
На основании вышеизложенного следует, что заявляемое изобретение по сравнению с прототипом позволяет генерировать модифицированные М-последовательности, и как следствие снизить уровень боковых лепестков ААКФ, что иллюстрирует фиг.2. тем самым увеличивая вероятность обнаружения модифицированной М-последовательности на фоне помех.
Использованные источники информации
Xilinx Virtex-7 FPGA AMC with Dual TI DSP [Электронный ресурс].https://www.vadatech.com/product.php?product=513&catid_prev=0&catid_now=217&parentcat=38&parentarc=2 (Дата обращения: 01.01.2023)

Claims (1)

  1. Устройство формирования модифицированных М-последовательностей, содержащее регистр сдвига, группу элементов И, сумматор по модулю два, первый регистр, счетчик, ПЗУ, второй регистр, блок сравнения, третий регистр, элемент И, элемент ИЛИ и триггер, причем выход блока сравнения соединен с первым входом элемента И, выход которого соединен с входом синхронизации третьего регистра, выходы которого соединены с соответствующими входами первой группы входов блока сравнения и с соответствующими входами ПЗУ, выходы второй группы выходов которого соединены с соответствующими информационными входами первого регистра, выходы которого соединены со вторыми входами соответствующих элементов И группы элементов И, выходы элементов И которой соединены с входами сумматора по модулю два, выход которого соединен с информационным входом регистра сдвига, выходы которого соединены с первыми входами соответствующих элементов И, выходы первой группы выходов ПЗУ соединены с соответствующими информационными входами второго регистра, выходы которого соединены с соответствующими установочными входами регистра сдвига, вход управления которого соединен с входом синхронизации второго регистра, вторым входом элемента И и выходом триггера, S-вход которого объединен со вторым входом элемента ИЛИ и выходом счетчика, вход синхронизации которого соединен с входом синхронизации первого регистра, входом синхронизации триггера и входом синхронизации регистра сдвига, выход первого разряда которого соединен с первым входом элемента ИЛИ, выход которого соединен с входом установки счетчика, информационные входы которого подключены к выходам третьей группы выходов ПЗУ, D-вход триггера подключен к общей шине, отличающееся тем, что в устройство дополнительно введены блок синхронизации и управления, блок формирования циклической матрицы, блок замены элементов, блок транспонирования, блок умножения матриц и блок модификации М-последовательностей, причем первый выход блока синхронизации и управления соединен с входом синхронизации регистра сдвига, а вторая группа выходов соединена с соответствующими информационными входами третьего регистра и соответствующими входами второй группы входов блока сравнения, группа выходов регистра сдвига соединена с соответствующей группой входов блока формирования циклической матрицы, выход которого соединен с входом блока замены элементов, первый выход которого соединен с блоком транспонирования, выход которого соединен со вторым входом блока умножения матриц, первый вход которого соединен со вторым выходом блока замены элементов, выход блока умножения матриц соединен с входом блока модификации М-последовательностей.
RU2023105091A 2023-03-06 Устройство формирования модифицированных М-последовательностей RU2801743C1 (ru)

Publications (1)

Publication Number Publication Date
RU2801743C1 true RU2801743C1 (ru) 2023-08-15

Family

ID=

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1608658A1 (ru) * 1988-05-20 1990-11-23 Киевский Автомобильно-Дорожный Институт Им.60-Летия Великой Октябрьской Социалистической Революции Устройство дл контрол генератора М-последовательностей
SU1676074A2 (ru) * 1989-09-18 1991-09-07 Научно-производственное объединение "Старт" Генератор М-последовательностей
RU2011302C1 (ru) * 1990-02-02 1994-04-15 Центральный научно-исследовательский институт "Гранит" Способ синхронизации м-последовательности
US7139397B2 (en) * 2001-07-20 2006-11-21 Stmicroelectronics S.R.L. Hybrid architecture for realizing a random numbers generator

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1608658A1 (ru) * 1988-05-20 1990-11-23 Киевский Автомобильно-Дорожный Институт Им.60-Летия Великой Октябрьской Социалистической Революции Устройство дл контрол генератора М-последовательностей
SU1676074A2 (ru) * 1989-09-18 1991-09-07 Научно-производственное объединение "Старт" Генератор М-последовательностей
RU2011302C1 (ru) * 1990-02-02 1994-04-15 Центральный научно-исследовательский институт "Гранит" Способ синхронизации м-последовательности
US7139397B2 (en) * 2001-07-20 2006-11-21 Stmicroelectronics S.R.L. Hybrid architecture for realizing a random numbers generator

Similar Documents

Publication Publication Date Title
CA2338458A1 (en) Method and vlsi circuits allowing to change dynamically the logical behaviour
Pesoshin et al. Generators of the equiprobable pseudorandom nonmaximal-length sequences based on linear-feedback shift registers
US2775402A (en) Coded decimal summer
Stroele A self-test approach using accumulators as test pattern generators
RU2801743C1 (ru) Устройство формирования модифицированных М-последовательностей
WO1991013400A1 (en) Pseudo-random sequence generators
US5596617A (en) Feedback shift register for generating digital signals representing series of pseudo-random numbers
Jalilian et al. Hardware implementation of a chaotic pseudo random number generator based on 3d chaotic system without equilibrium
EP0806007B1 (en) A parametrizable control module comprising first and second loadables counters, an electronic circuit comprising a plurality of such parametrized control modules, and a method for synthesizing such circuit
RU2446444C1 (ru) Генератор псевдослучайных последовательностей
Hemattil et al. Hardware design of chaotic pseudo-random number generator based on nonlinear feedback shift register
KR100718050B1 (ko) 카운터 회로 및 그 동작 방법
RU2416157C1 (ru) Генератор псевдослучайных сигналов
RU104336U1 (ru) Генератор псевдослучайных последовательностей
UA128221C2 (uk) Адитивний генератор фібоначчі із запізненням з довільним значенням модуля
RU2626331C1 (ru) Устройство формирования систем двукратных производных кодовых дискретно-частотных сигналов
SU1223350A1 (ru) Генератор псевдослучайных чисел
RU2669506C1 (ru) СПОСОБ ТРАНСЛЯЦИОННОГО УСЛОЖНЕНИЯ НЕЛИНЕЙНЫХ РЕКУРРЕНТНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ В ВИДЕ КОДОВ КВАДРАТИЧНЫХ ВЫЧЕТОВ, СУЩЕСТВУЮЩИХ В ПРОСТЫХ ПОЛЯХ ГАЛУА GF(p), И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ
SU325712A1 (ru) Счетчик импульсов
Riedel Deterministic Approaches to Bitstream Computing
SU962931A1 (ru) Генератор псевдослучайных чисел
JP4140156B2 (ja) アドレス発生回路、アドレス発生装置およびアドレス発生方法
SU275526A1 (ru) Цифровое специализированное устройство
SU903874A1 (ru) Генератор псевдослучайных чисел
SU1746373A1 (ru) Генератор систем функций Аристова