RU2602377C1 - Аналоговый интегратор последовательности импульсных сигналов - Google Patents

Аналоговый интегратор последовательности импульсных сигналов Download PDF

Info

Publication number
RU2602377C1
RU2602377C1 RU2015140352/08A RU2015140352A RU2602377C1 RU 2602377 C1 RU2602377 C1 RU 2602377C1 RU 2015140352/08 A RU2015140352/08 A RU 2015140352/08A RU 2015140352 A RU2015140352 A RU 2015140352A RU 2602377 C1 RU2602377 C1 RU 2602377C1
Authority
RU
Russia
Prior art keywords
output
operational amplifier
input
ground
key
Prior art date
Application number
RU2015140352/08A
Other languages
English (en)
Inventor
Геннадий Иванович Передельский
Игорь Алексеевич Филиппский
Original Assignee
Федеральное государственное бюджетное образовательное учрежедение высшего профессионального образования "Юго-Западный государственный университет" (ЮЗГУ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учрежедение высшего профессионального образования "Юго-Западный государственный университет" (ЮЗГУ) filed Critical Федеральное государственное бюджетное образовательное учрежедение высшего профессионального образования "Юго-Западный государственный университет" (ЮЗГУ)
Priority to RU2015140352/08A priority Critical patent/RU2602377C1/ru
Application granted granted Critical
Publication of RU2602377C1 publication Critical patent/RU2602377C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G7/00Devices in which the computing operation is performed by varying electric or magnetic quantities
    • G06G7/12Arrangements for performing computing operations, e.g. operational amplifiers
    • G06G7/18Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals
    • G06G7/184Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals using capacitive elements
    • G06G7/186Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals using capacitive elements using an operational amplifier comprising a capacitor or a resistor in the feedback loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Amplifiers (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относится к промышленной электронике, импульсной технике и может быть использовано для интегрирования последовательностей импульсных сигналов различной формы. Технический результат - уменьшение погрешности интегрирования при использовании последовательностей импульсных входных сигналов. Аналоговый интегратор последовательности импульсных сигналов содержит операционный усилитель, формирователь управляющих импульсов, блок источников постоянных напряжений, четыре управляемых электронных ключа, резисторы, конденсатор и инвертор. 1 ил.

Description

Изобретение относится к промышленной электронике, импульсной технике и схемотехнике. Оно, в частности, может быть использовано для интегрирования последовательностей импульсных сигналов различной формы и для формирования импульсов с изменением напряжения в течение их длительности по закону степенных функций (импульсов линейно изменяющегося напряжения, квадратичных импульсов, кубичных импульсов и т.д.).
Известен интегратор на операционном усилителей (Гусев В. Г., Гусев Ю. М. Электроника и микропроцессорная техника. - М.: Высшая школа, 2004, стр.514, рис. 6.16, а), содержащий операционный усилитель, первый резистор, один вывод которого соединен с инвертирующим входом операционного усилителя, а другой образует вход интегратора, второй резистор, включенный между неинвертирующим входом операционного усилителя и общей шиной ("землей"), конденсатор, включенный между инвертирующим входом и выходом операционного усилителя, выход последнего образует выход интегратора, операционный усилитель питается от блока источников постоянных напряжений, один из этих источников имеет положительное постоянное напряжение относительно общей шины ("земли"), другой - отрицательное постоянное напряжение относительно общей шины ("земли").
Недостаток его заключается в том, что с уменьшением погрешности интегрирования возрастает время восстановления интегратора - время, за которое схема приходит в исходное состояние. Это время разряда конденсатора после окончания импульса. В частности, при воздействии прямоугольного импульса на вход интегратора на выходе его получается импульс линейно изменяющегося напряжения. Коэффициент нелинейности его (относительная погрешность интегрирования в данном случае) определяется известной формулой
ξ=tи
Figure 00000001
, (1)
где
τэ=RC(K+1),
τэ - эквивалентная постоянная времени, tи - длительность импульса, R - сопротивление первого резистора, C - электрическая емкость конденсатора и K - коэффициент усиления операционного усилителя. Для обеспечения малой погрешности интегрирования ξ (1) значение эквивалентной постоянной времени τэ (2) следует выбрать большим (часто за счет коэффициента усиления K), тогда большое τэ предопределяет очень и очень большое время восстановления схемы. В результате пауза между интегрируемыми входными импульсами должна быть очень и очень большой, а частота повторения - очень и очень низкой.
Наиболее близкой по технической сущности и достигаемому результату является выбранная в качестве прототипа схема интегратора с цепью обнуления (Опадчий Ф.Ф., Глудкин О.П., Гуров А.И. Аналоговая и цифровая электроника. - М.: Горячая линия - Телеком, 2003, с. 306, рис. 2.18, б), содержащая операционный усилитель, первый резистор, один из выводов которого подключен к инвертирующему входу операционного усилителя, а другой образует вход интегратора, второй резистор, включенный между неинвертирующим входом операционного усилителя и «землей», конденсатор, включенный между инвертирущим входом и выходом операционного усилителя, выход последнего образует выход интегратора, включенный параллельно конденсатору управляемый ключ на полевом транзисторе, на вход которого подаются сигналы с формирователя импульсов управления ключом, операционный усилитель питается от блока источников постоянных напряжений, один из источников имеет положительное постоянное напряжение относительно «земли», другой - отрицательное напряжение относительно «земли».
Недостатком ее является повышение погрешности интегрирования, вызванное обратным сопротивлением управляемого ключа на полевом транзисторе. При воздействии, например, прямоугольного импульса эквивалентная постоянная времени τэ определяется выражением
τэ=
Figure 00000002
, (3)
где Rобр - обратное сопротивление ключа на полевом транзисторе (сопротивление его в разомкнутом состоянии). Даже при очень больших значениях коэффициента усиления K эквивалентная постоянная времени τэ не может быть больше значения
τэ=CRобр. (4)
Тогда не удается получить малое значение погрешности интегрирования ξ(1).
Задача, на решение которой направлено изобретение, состоит в уменьшении погрешности интегрирования при использовании последовательностей импульсных входных сигналов.
Это достигается тем, что в аналоговом интеграторе последовательности импульсных сигналов, содержащем операционный усилитель, первый резистор, один из выводов которого соединен с инвертирующим входом операционного усилителя, а другой образует вход интегратора относительно «земли», второй резистор, включенный между неинвертирующим входом операционного усилителя и «землей», конденсатор, включенный между инвертирующим входом и выходом операционного усилителя, выход последнего образует выход интегратора относительно «земли», управляемый ключ, первый вывод которого соединен с общим выводом первого резистора, конденсатора и инвертирующего входа операционного усилителя, вывод входа управления этого ключа соединен с выходом формирователя управляющих импульсов, общая шина которого заземлена, а вход соединен со входом интегратора, блок двух источников постоянных напряжений, общий вывод которого заземлен, первый выход блока источников постоянных напряжений является выходом источника положительного постоянного напряжения относительно «земли», второй выход этого блока - выход источника отрицательного постоянного напряжения относительно «земли», изменено включение элементов, введены три дополнительных управляемых ключа и инвертор, свободный второй вывод имеющегося управляемого ключа соединен с «землей», первый дополнительный управляемый ключ включен между первым выходом блока двух источников постоянных напряжений и выводом операционного усилителя для подключения положительного питающего напряжения, второй дополнительный управляемый ключ включен между вторым выходом блока двух источников постоянных напряжений и выводом операционного усилителя для подключения отрицательного питающего напряжения, третий дополнительный управляемый ключ включен между выходом операционного усилителя и «землей», вход управления третьего дополнительного управляемого ключа соединен с выходом формирователя управляющих импульсов, вход инвертора соединен с выходом формирователя управляющих импульсов, выход инвертора соединен с управляющими входами первого и второго дополнительных управляющих ключей, а общая шина инвертора заземлена.
Сущность изобретения поясняется чертежом (Фиг. 1).
Один вывод резистора 1 соединен с инвертирующим входом операционного усилителя 2, второй вывод резистора 1 служит входом интегратора и соединен со входом блока управления ключами 3. Один вывод резистора 4 соединен с неинвертирующим входом операционного усилителя 2, второй вывод резистора 4 заземлен. Один вывод конденсатора 5 соединен с инвертирующим входом операционного усилителя 2, другой вывод конденсатора 5 соединен с выходом операционного усилителя 2, который служит выходом интегратора. Один вывод ключа 6 подключен к инвертирующему входу операционного усилителя 2, второй вывод ключа 6 заземлен. Управляющий вход ключа 6 соединен с выходом блока управления ключами 3. Один вывод ключа 7 соединен с выводом операционного усилителя 2 для подключения положительного питающего напряжения, второй вывод ключа 7 соединен с блоком источников питающих напряжений 8 (с выходом источника положительного напряжения относительно «земли»). Общая шина блока источников питающих напряжений 8 заземлена. Один вывод ключа 9 соединен с выводом операционного усилителя 2 для подключения отрицательного питающего напряжения, второй вывод ключа 9 соединен с выходом блока источников питающих напряжений 8 (с выходом источника отрицательного напряжения относительно «земли»). Один вывод ключа 10 соединен с выходом операционного усилителя 2, а второй вывод ключа 10 заземлен. Управляющие входы ключей 6 и 10 соединены с выходом блока управления ключами 3. Общая шина блока управления ключами 3 заземлена. Управляющие входы ключей 7 и 9 соединены с выходом инвертора 11. Вход инвертора 9 соединен с выходом блока управления ключами 3. Общая шина инвертора 11 заземлена.
Аналоговый интегратор последовательности импульсных сигналов работает следующим образом. В исходном состоянии сигнал на входе интегратора отсутствует. Ключи 6 и 10 замкнуты, ключи 7 и 9 разомкнуты. Конденсатор 5 разряжен. Питающие напряжения с блока питающих напряжений 8 на операционный усилитель 2 не поступают, поскольку ключи 7 и 9 разомкнуты. Напряжение на выходе интегратора (выход операционного усилителя 2) равно нулю. При подаче на вход интегратора импульса напряжения этот импульс поступает также на вход блока управления ключами 3. При поступлении на вход блока управления ключами 3 импульса напряжения блок управления ключами 3 формирует управляющий ключами импульс, поступающий на управляющие входы ключей 6 и 10 непосредственно с блока управления ключами 3, а на управляющие входы ключей 7 и 9 - через инвертор 11. В результате ключи 6 и 10 размыкаются, а ключи 7 и 9 замыкаются. Инвертирующий вход и выход операционного усилителя 2 отключаются от «земли», а на питающие входы операционного усилителя 2 подается положительное (через ключ 7) и отрицательное (через ключ 9) постоянные питающие напряжения с блока питающих напряжений 10. Конденсатор 5 начинает заряжаться, на выходе интегратора появляется напряжение, форма которого определяется формой импульса на входе интегратора. По окончании входного импульса блок управления ключами 3 замыкает ключи 6 и 10, а через инвертор 11 размыкает ключи 7 и 9. Питающие входы операционного усилителя 2 отключаются от выходов блока питающих напряжений 8 разомкнутыми ключами 7 и 9. Конденсатор 5 быстро разряжается через последовательно соединенные малые прямые сопротивления замкнутых ключей 6 и 10, и схема приходит в исходное состояние: ключи 6 и 10 замкнуты, ключи 7 и 9 разомкнуты. Конденсатор 5 разряжен, питающие напряжения с блока питающих напряжений 8 на питающие входы операционного усилителя 2 не поступают, напряжение на выходе интегратора (выход операционного усилителя 2) равно нулю.
Таким образом, в аналоговом интеграторе последовательности импульсных сигналов после окончания входного импульса конденсатор 5 быстро разряжается (время восстановления схемы) через малые прямые сопротивления замкнутых ключей 6 и 10. Постоянная времени восстановления определяется выражением
τВ=C5(Rпр6+Rпр10),
где C5 - электрическая емкость конденсатора 5, Rпр6 и Rпр10 - прямые сопротивления замкнутых управляемых ключей 6 и 10. Малые значения сопротивлений последних предопределяют малые значения постоянной времени восстановления τВ (5). При этом во время действия входного импульса обратное сопротивление разомкнутого управляемого ключа 10 подключено к выходу операционного усилителя 2 (включено между выходом и «землей»). Обратное сопротивление разомкнутого управляемого ключа 6 включено между инвертирующим входом операционного усилителя 2 и «землей». По сути, обратное сопротивление управляемых ключей здесь не включается параллельно конденсатору 5, как в прототипе, не уменьшает эквивалентную постоянную времени τэ (2) и не повышает погрешность интегрирования ξ (1).

Claims (1)



  1. Аналоговый интегратор последовательности импульсных сигналов, содержащий операционный усилитель, первый резистор, один из выводов которого соединен с инвертирующим входом операционного усилителя, а другой образует вход интегратора относительно «земли», второй резистор, включенный между неинвертирующим входом операционного усилителя и «землей», конденсатор, включенный между инвертирующим входом и выходом операционного усилителя, выход последнего образует выход интегратора относительно «земли», управляемый ключ, первый вывод которого соединен с общим выводом первого резистора, конденсатора и инвертирующего входа операционного усилителя, вывод входа управления этого ключа соединен с выходом формирователя управляющих импульсов, общая шина которого заземлена, блок двух источников постоянных напряжений, общий вывод которого заземлен, первый выход блока источников постоянных напряжений является выходом источника постоянного напряжения относительно «земли», второй выход этого блока - выход источника отрицательного напряжения относительно «земли», отличающийся тем, что изменено включение элементов, введены три дополнительных управляемых ключа и инвертор, второй вывод управляемого ключа соединен с «землей», первый дополнительный управляемый ключ включен между первым выходом блока двух источников постоянных напряжений и выводом операционного усилителя для подключения положительного питающего напряжения, второй дополнительный управляемый ключ включен между вторым выходом блока двух источников постоянных напряжений и выводом операционного усилителя для подключения отрицательного питающего напряжения, третий дополнительный управляемый ключ включен между выходом операционного усилителя и «землей», вход управления третьего дополнительного управляемого ключа соединен с выходом формирователя управляющих импульсов, вход инвертора соединен с выходом формирователя управляющих импульсов, выход инвертора соединен с управляющими входами первого и второго дополнительных управляющих ключей, а общая шина инвертора заземлена.
RU2015140352/08A 2015-09-23 2015-09-23 Аналоговый интегратор последовательности импульсных сигналов RU2602377C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2015140352/08A RU2602377C1 (ru) 2015-09-23 2015-09-23 Аналоговый интегратор последовательности импульсных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2015140352/08A RU2602377C1 (ru) 2015-09-23 2015-09-23 Аналоговый интегратор последовательности импульсных сигналов

Publications (1)

Publication Number Publication Date
RU2602377C1 true RU2602377C1 (ru) 2016-11-20

Family

ID=57760053

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2015140352/08A RU2602377C1 (ru) 2015-09-23 2015-09-23 Аналоговый интегратор последовательности импульсных сигналов

Country Status (1)

Country Link
RU (1) RU2602377C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2699410C2 (ru) * 2017-12-19 2019-09-05 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Аналоговый интегратор последовательности импульсных сигналов

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4734598A (en) * 1984-03-07 1988-03-29 Telefunken Electronic Gmbh Controllable integrator
RU2088966C1 (ru) * 1993-06-15 1997-08-27 Центральный научно-исследовательский институт точного машиностроения Аналоговый интегратор
RU2188452C2 (ru) * 2000-03-17 2002-08-27 Ульяновский государственный технический университет Интегрирующее устройство
RU2523939C1 (ru) * 2013-03-29 2014-07-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Московский авиационный институт (национальный исследовательский университет)" (МАИ) Способ и устройство двухтактного интегрирования с компенсацией погрешностей

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4734598A (en) * 1984-03-07 1988-03-29 Telefunken Electronic Gmbh Controllable integrator
RU2088966C1 (ru) * 1993-06-15 1997-08-27 Центральный научно-исследовательский институт точного машиностроения Аналоговый интегратор
RU2188452C2 (ru) * 2000-03-17 2002-08-27 Ульяновский государственный технический университет Интегрирующее устройство
RU2523939C1 (ru) * 2013-03-29 2014-07-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Московский авиационный институт (национальный исследовательский университет)" (МАИ) Способ и устройство двухтактного интегрирования с компенсацией погрешностей

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2699410C2 (ru) * 2017-12-19 2019-09-05 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Аналоговый интегратор последовательности импульсных сигналов

Similar Documents

Publication Publication Date Title
Gupta et al. OTRA-based grounded-FDNR and grounded-inductance simulators and their applications
DE2209770A1 (de) Schaltungsanordnung zur umwandlung einer widerstandsaenderung in eine frequenzaenderung
RU2602377C1 (ru) Аналоговый интегратор последовательности импульсных сигналов
CN110163015B (zh) 乘法器电路、对应的设备和方法
US3473043A (en) Gain adjustment network for multiplying and dividing input signals
US3549903A (en) Variable resistance and low pass filter circuit
RU2699410C2 (ru) Аналоговый интегратор последовательности импульсных сигналов
RU2610298C1 (ru) Управляемый коммутатор напряжений, несущих информацию
WO2010086348A3 (en) Method and system for measuring a time constant of an integrated circuit, and integrated circuit provided with such a system
RU2602368C1 (ru) Управляемый коммутатор элементов электрической цепи
RU149143U1 (ru) Генератор частотно-модулированных импульсов
RU164168U1 (ru) Генератор модулированных по частоте прямоугольных импульсов
RU2602374C1 (ru) Аналоговый интегратор
Abrar Design and implementation of opamp based relaxation oscillator
Lo et al. Tunable waveform generators using single dual-current output OTAs
RU2604879C9 (ru) Неинвертирующий повторитель напряжения
RU2660601C1 (ru) Управляемый коммутатор элементов электрической цепи
SU739557A1 (ru) Устройство дл возведени в степень
Rajput et al. Timer circuit using OTRA and its application as astable and Monostable multivibrator
US3470495A (en) Feedback integrator with grounded capacitor
RU2621292C1 (ru) Мультиплексор потенциальных сигналов датчиков
SE8104874L (sv) Forfarande och anordning for elektrisk vermemengdsmetning
SU453793A1 (ru) ПРЕОБРАЗОВАТЕЛЬ НАПРЯЖЕНИЯ В ЧАСТОТУ СЛЕДОВАНИЯ ИМПУЛЬСОВ•:?:'•: Т пч
RU94731U1 (ru) Двухполярный источник напряжения
RU2644531C1 (ru) Дифференциатор

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20170924