RU2518642C1 - Ранговый фильтр - Google Patents

Ранговый фильтр Download PDF

Info

Publication number
RU2518642C1
RU2518642C1 RU2013104384/08A RU2013104384A RU2518642C1 RU 2518642 C1 RU2518642 C1 RU 2518642C1 RU 2013104384/08 A RU2013104384/08 A RU 2013104384/08A RU 2013104384 A RU2013104384 A RU 2013104384A RU 2518642 C1 RU2518642 C1 RU 2518642C1
Authority
RU
Russia
Prior art keywords
inputs
relator
relators
combined
input
Prior art date
Application number
RU2013104384/08A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев
Исаак Павлович Гринберг
Игорь Алексеевич Кузнецов
Сергей Борисович Носов
Original Assignee
Общество с ограниченной ответственностью "ИВЛА-ОПТ"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Общество с ограниченной ответственностью "ИВЛА-ОПТ" filed Critical Общество с ограниченной ответственностью "ИВЛА-ОПТ"
Priority to RU2013104384/08A priority Critical patent/RU2518642C1/ru
Application granted granted Critical
Publication of RU2518642C1 publication Critical patent/RU2518642C1/ru

Links

Images

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относится к автоматике и аналоговой вычислительное технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров. Техническим результатом является повышение быстродействия рангового фильтра. Ранговый фильтр содержит девять реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, замыкающий и размыкающий ключи. 2 ил., 1 табл.

Description

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.
Известны ранговые фильтры (см., например, фиг.1 в описании изобретения к патенту РФ 2192045, кл. G06G 7/52, 2002 г.), которые содержат реляторы и с помощью двух управляющих сигналов реализуют выбор минимального, супраминимального, субмаксимального или максимального из четырех входных аналоговых сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных ранговых фильтров, относится низкое быстродействие, обусловленное тем, что максимальное время задержки распространения сигнала в них определяется выражением τ≥4τp, где τp есть время задержки релятора.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип ранговый фильтр (фиг.1 в описании изобретения к патенту РФ 2284652, кл. G06G 7/52, 2006 г.), который содержит реляторы и с помощью двух управляющих сигналов реализует выбор минимального, супраминимального, субмаксимального или максимального из четырех входных аналоговых сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится низкое быстродействие, обусловленное тем, что максимальное время задержки распространения сигнала в прототипе определяется выражением τ=3τp, где τp есть время задержки релятора.
Техническим результатом изобретения является повышение быстродействия при сохранении функциональных возможностей прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в ранговом фильтре, содержащем семь реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первый и второй входы которого соединены соответственно с неинвертирующим и инвертирующим входами компаратора, особенность заключается в том, что в него дополнительно введены два аналогичных упомянутым релятора, в каждом из девяти реляторов третий и четвертый входы соединены соответственно с входами замыкающего и размыкающего ключей, первый и второй информационные входы рангового фильтра соединены соответственно с объединенными первым, четвертым входами второго, первым, третьим входами четвертого реляторов и объединенными вторым, третьим входами второго, вторым, четвертым входами четвертого реляторов, третий и четвертый информационные входы рангового фильтра подключены соответственно к объединенным первому, третьему входам первого, первому, четвертому входам третьего реляторов и объединенным второму, четвертому входам первого, второму, третьему входам третьего реляторов, выходы первого и второго реляторов соединены соответственно с объединенными первым, третьим входами шестого, вторым, третьим входами седьмого, вторым входом восьмого реляторов и объединенными первым, третьим входами пятого, первыми входами седьмого, восьмого реляторов, выходы третьего и четвертого реляторов подключены соответственно к объединенным второму, четвертому входам пятого, второму входу девятого реляторов и объединенным второму, четвертому входам шестого, четвертому входу восьмого, первому входу девятого реляторов, а выходы пятого, шестого, седьмого, восьмого и девятого реляторов соединены соответственно с четвертым входом седьмого, третьим входом восьмого, третьим, четвертым входами девятого реляторов и выходом рангового фильтра, первый и второй управляющие входы которого подключены соответственно к объединенным входам управления третьего, девятого реляторов и объединенным входам управления остальных реляторов.
На фиг.1 и фиг.2 представлены соответственно схема предлагаемого рангового фильтра и схема релятора, использованного при построении указанного фильтра.
Ранговый фильтр содержит реляторы 11, …, 19. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42, входы которых являются соответственно третьим и четвертым входами релятора, первый, второй входы и выход которого образованы соответственно неинвертирующим, инвертирующим входами компаратора 2 и объединенными выходами ключей 41, 42. Первый и второй информационные входы рангового фильтра соединены соответственно с объединенными первым, четвертым входами релятора 12, первым, третьим входами релятора 14 и объединенными вторым, третьим входами релятора 12, вторым, четвертым входами релятора 14, третий и четвертый информационные входы рангового фильтра подключены соответственно к объединенным первому, третьему входам релятора 11, первому, четвертому входам релятора 13 и объединенным второму, четвертому входам релятора 11, второму, третьему входам релятора 13, выходы реляторов 11 и 12 соединены соответственно с объединенными первым, третьим входами релятора 16, вторым, третьим входами релятора 17, вторым входом релятора 18 и объединенными первым, третьим входами релятора 15, первыми входами реляторов 17, 18, выходы реляторов 13 и 14 подключены соответственно к объединенным второму, четвертому входам релятора 15, второму входу релятора 19 и объединенным второму, четвертому входам релятора 16, четвертому входу релятора 18, первому входу релятора 19, а выходы реляторов 15, 16, 17, 18 и 19 соединены соответственно с четвертым входом релятора 17, третьим входом релятора 18, третьим, четвертым входами релятора 19 и выходом рангового фильтра, первый и второй управляющие входы которого подключены соответственно к объединенным входам управления реляторов 13, 19 и объединенным входам управления остальных реляторов.
Работа предлагаемого рангового фильтра осуществляется следующим образом. На его первый, …, четвертый информационные входы подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) x1, …, x4; на его первом и втором управляющих входах фиксируются соответственно необходимые управляющие сигналы f1 и f2, f1, f2∈{0,1}. Если на входе управления релятора присутствует логический «0» (логическая «1») и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Таким образом, сигнал Z на выходе предлагаемого рангового фильтра при всех возможных вариантах упорядочения сигналов х1, …, x4 и всех возможных комбинациях значений сигналов f1, f2 будет принимать значения, указанные в представленной ниже таблице.
Варианты упорядочения Z
f1=1, f2=0 f1=0, f2=1 f1=f2=1 f1=f2=0
x1<x2<x3<x4 x4 x1 x3 x2
x1<x2<x4<x3 x3 x1 x4 x2
x1<x3<x2<x4 x4 x1 x2 x3
x1<x4<x2<x3 x3 x1 x2 x4
x1<x3<x4<x2 x2 x1 x4 x3
x1<x4<x3<x2 x2 x1 x3 x4
x3<x1<x2<x4 x4 x3 x2 x1
x4<x1<x2<x3 x3 x4 x2 x1
x3<x1<x4<x2 x2 x3 x4 x1
x4<x1<x3<x2 x2 x4 x3 x1
x2<x1<x3<x4 x4 x2 x3 x1
x2<x1<x4<x3 x3 x2 x4 x1
x2<x3<x1<x4 x4 x2 x1 x3
x2<x4<x1<x3 x3 x2 x1 x4
x3<x2<x1<x4 x4 x3 x1 x2
x4<x2<x1<x3 x3 x4 x1 x2
x3<x4<x1<x2 x2 x3 x1 x4
x4<x3<x1<x2 x2 x4 x1 x3
x2<x3<x4<x1 x1 x2 х4 x3
x2<x4<x3<x1 x1 x2 x3 x4
x3<x2<x4<x1 x1 x2 х4 x2
x4<x2<x3<x1 x1 x4 х3 x2
x3<x4<x2<x1 x1 x3 x2 x4
x4<x3<x2<x1 x1 x4 х2 x3
С учетом данных, приведенных в таблице, имеем
Z = { min ( x 1 , , x 4 ) п р и f 1 = 0, f 2 = 1 sup r a min ( x 1 , , x 4 ) п р и f 1 = f 2 = 0 s u b max ( x 1 , , x 4 ) п р и f 1 = f 2 = 1 max ( x 1 , , x 4 ) п р и f 1 = 1, f 2 = 0
Figure 00000001
Поскольку время задержки релятора определяется выражением τpкИСК.ИЛИкл, где τк, τИСК.ИЛИ и τкл есть соответственно время срабатывания компаратора, время срабатывания элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и время замыкания (размыкания) ключей, то максимальное время задержки распространения сигнала в предлагаемом ранговом фильтре равно 2 τp.
Вышеизложенные сведения позволяют сделать вывод, что ранговый фильтр (фиг.1) с помощью двух управляющих сигналов реализует выбор минимального, супраминимального, субмаксимального или максимального из четырех входных аналоговых сигналов и обладает более высоким по сравнению с прототипом быстродействием.

Claims (1)

  1. Ранговый фильтр, содержащий семь реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первый и второй входы которого соединены соответственно с неинвертирующим и инвертирующим входами компаратора, отличающийся тем, что в него дополнительно введены два аналогичных упомянутым релятора, в каждом из девяти реляторов третий и четвертый входы соединены соответственно с входами замыкающего и размыкающего ключей, первый и второй информационные входы рангового фильтра соединены соответственно с объединенными первым, четвертым входами второго, первым, третьим входами четвертого реляторов и объединенными вторым, третьим входами второго, вторым, четвертым входами четвертого реляторов, третий и четвертый информационные входы рангового фильтра подключены соответственно к объединенным первому, третьему входам первого, первому, четвертому входам третьего реляторов и объединенным второму, четвертому входам первого, второму, третьему входам третьего реляторов, выходы первого и второго реляторов соединены соответственно с объединенными первым, третьим входами шестого, вторым, третьим входами седьмого, вторым входом восьмого реляторов и объединенными первым, третьим входами пятого, первыми входами седьмого, восьмого реляторов, выходы третьего и четвертого реляторов подключены соответственно к объединенным второму, четвертому входам пятого, второму входу девятого реляторов и объединенным второму, четвертому входам шестого, четвертому входу восьмого, первому входу девятого реляторов, а выходы пятого, шестого, седьмого, восьмого и девятого реляторов соединены соответственно с четвертым входом седьмого, третьим входом восьмого, третьим, четвертым входами девятого реляторов и выходом рангового фильтра, первый и второй управляющие входы которого подключены соответственно к объединенным входам управления третьего, девятого реляторов и объединенным входам управления остальных реляторов.
RU2013104384/08A 2013-02-01 2013-02-01 Ранговый фильтр RU2518642C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2013104384/08A RU2518642C1 (ru) 2013-02-01 2013-02-01 Ранговый фильтр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2013104384/08A RU2518642C1 (ru) 2013-02-01 2013-02-01 Ранговый фильтр

Publications (1)

Publication Number Publication Date
RU2518642C1 true RU2518642C1 (ru) 2014-06-10

Family

ID=51216444

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2013104384/08A RU2518642C1 (ru) 2013-02-01 2013-02-01 Ранговый фильтр

Country Status (1)

Country Link
RU (1) RU2518642C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2602382C1 (ru) * 2015-05-12 2016-11-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Ранговый фильтр

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5315171A (en) * 1992-12-23 1994-05-24 Michael Blauer Analog feedback rank order filter
US5737251A (en) * 1993-01-13 1998-04-07 Sumitomo Metal Industries, Ltd. Rank order filter
RU2171496C1 (ru) * 2000-10-31 2001-07-27 Ульяновский государственный технический университет Ранговый фильтр
RU2192045C1 (ru) * 2001-10-26 2002-10-27 Ульяновский государственный технический университет Ранговый фильтр
RU2284652C1 (ru) * 2005-04-22 2006-09-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Ранговый фильтр
US8005881B1 (en) * 2007-03-02 2011-08-23 Xilinx, Inc. Scalable architecture for rank order filtering

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5315171A (en) * 1992-12-23 1994-05-24 Michael Blauer Analog feedback rank order filter
US5737251A (en) * 1993-01-13 1998-04-07 Sumitomo Metal Industries, Ltd. Rank order filter
RU2171496C1 (ru) * 2000-10-31 2001-07-27 Ульяновский государственный технический университет Ранговый фильтр
RU2192045C1 (ru) * 2001-10-26 2002-10-27 Ульяновский государственный технический университет Ранговый фильтр
RU2284652C1 (ru) * 2005-04-22 2006-09-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Ранговый фильтр
US8005881B1 (en) * 2007-03-02 2011-08-23 Xilinx, Inc. Scalable architecture for rank order filtering

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2602382C1 (ru) * 2015-05-12 2016-11-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Ранговый фильтр

Similar Documents

Publication Publication Date Title
RU2281545C1 (ru) Логический преобразователь
RU2602382C1 (ru) Ранговый фильтр
RU2647639C1 (ru) Логический преобразователь
RU2595960C1 (ru) Импульсный селектор
RU2417404C1 (ru) Логический преобразователь
RU2518669C1 (ru) Логический преобразователь
RU2518642C1 (ru) Ранговый фильтр
RU2542893C1 (ru) Ранговый фильтр
RU2284652C1 (ru) Ранговый фильтр
RU2474875C1 (ru) Аналоговый процессор
RU2543307C2 (ru) Ранговый фильтр
RU2629450C1 (ru) Ранговый фильтр
RU2284650C1 (ru) Ранговый фильтр
Wu et al. Controllability and stability of discrete-time antilinear systems
RU2710866C1 (ru) Ранговый фильтр
RU2475814C1 (ru) Логический преобразователь
RU2676886C1 (ru) Ранговый фильтр
RU2446462C1 (ru) Аналоговый процессор
RU2621376C1 (ru) Логический модуль
RU2702968C1 (ru) Ранговый фильтр
RU2714216C1 (ru) Пороговый модуль
RU2758190C1 (ru) Ранговый фильтр
RU2630395C1 (ru) Ранговый фильтр
RU2230360C1 (ru) Ранговый фильтр
RU2580805C1 (ru) Ранговый фильтр

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20150202