RU2475952C1 - Формирователь парафазного сигнала с низким активным уровнем входа управления - Google Patents
Формирователь парафазного сигнала с низким активным уровнем входа управления Download PDFInfo
- Publication number
- RU2475952C1 RU2475952C1 RU2011129015/08A RU2011129015A RU2475952C1 RU 2475952 C1 RU2475952 C1 RU 2475952C1 RU 2011129015/08 A RU2011129015/08 A RU 2011129015/08A RU 2011129015 A RU2011129015 A RU 2011129015A RU 2475952 C1 RU2475952 C1 RU 2475952C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- paraphase
- output
- shaper
- signal
- Prior art date
Links
Images
Landscapes
- Logic Circuits (AREA)
- Electronic Switches (AREA)
Abstract
Изобретение относится к области импульсной и вычислительной техники и может быть использовано при построении самосинхронных вычислительных устройств, систем цифровой обработки информации. Техническим результатом является обеспечение самосинхронной реализации формирования парафазного сигнала с низким активным уровнем входа управления, гарантирующей работоспособность устройства при любых задержках составляющих его элементов. Устройство содержит инвертор, элемент И-ИЛИ-НЕ, два элемента И-НЕ, выходы которых формируют парафазный информационный сигнал. 3 ил.
Description
Формирователь парафазного сигнала с низким активным уровнем входа управления относится к импульсной и вычислительной технике и может использоваться при построении самосинхронных комбинационных, триггерных, регистровых и вычислительных устройств, систем цифровой обработки информации.
Известна многоразрядная схема преобразования унарного информационного сигнала в парафазный [1] Автоматное управление асинхронными процессами в ЭВМ и дискретных системах. Под ред. В.И.Варшавского. М.: Наука, 1986. - 400 с.(рис.11.19), содержащая элементы И-ИЛИ-НЕ, И-НЕ, инверторы и гистерезисный триггер.
Недостаток известного устройства - большая сложность схемы и связанное с этим низкое быстродействие.
Наиболее близким к предлагаемому решению по технической сущности и принятым в качестве прототипа является самосинхронный однотактный D-триггер с низким активным уровнем сигнала управления [2] Патент RU №2362267. Опублик. 20.07 2009 г. Бюл. №20. МПК H03K 3/00 (фиг.1), содержащий инвертор элемент И-ИЛИ-НЕ, бистабильную ячейку на элементах И-ИЛИ-НЕ и индикаторный элемент И-ИЛИ-НЕ.
Недостаток прототипа - формирование бифазного кода на информационном выходе, являющемся выходом бистабильной ячейки, что не позволяет использовать прототип в качестве приемника унарного информационного сигнала на входе комбинационной самосинхронной схемы.
Целью настоящего изобретения является обеспечение самосинхронной реализации формирователя парафазного сигнала с низким активным уровнем входа управления, гарантирующей работоспособность формирователя при любых задержках составляющих его элементов.
Поставленная цель достигается за счет того, что в формирователе, содержащем инвертор, элемент И-ИЛИ-НЕ, информационный унарный вход, подключенный к входу инвертора, управляющий вход, подключенный к входу второй группы входов И элемента И-ИЛИ-НЕ, и две составляющие информационного выхода, вход инвертора соединен со вторым входом первой группы входов И элемента И-ИЛИ-НЕ, выход инвертора подключен к первому входу первой группы входов И элемента И-ИЛИ-НЕ, введены два элемента И-НЕ, первые входы первого и второго элементов И-НЕ соединены с выходом и входом инвертора соответственно, вторые входы первого и второго элементов И-НЕ подключены к выходу элемента И-ИЛИ-НЕ, а выходы первого и второго элементов И-НЕ формируют парафазный сигнал и подключены к первой и второй составляющим информационного выхода формирователя соответственно.
Предлагаемое устройство удовлетворяет критерию "существенные отличия". Использование элемента И-ИЛИ-НЕ и инвертора в качестве входного блока при реализации самосинхронного однотактного D-триггера с унарным информационным входом известно. Однако использование их в данном случае позволило достичь эффекта, выраженного целью изобретения.
Поскольку введенные конструктивные связи в аналогичных технических решениях не известны, устройство может считаться имеющим существенные отличия.
Понятие "парафазный", используемое в тексте данной заявки, определяется следующим образом. Парафазным считается сигнал, представленный двумя составляющими - парой переменных {X, ХВ}, которые в активной фазе имеют взаимоинверсные значения: {Х=0, ХВ=1} или {Х=1, ХВ=0}. Переход парафазного сигнала из одного статического рабочего состояния в противоположное рабочее состояние может осуществляться двумя способами.
Первый способ предполагает использование парафазного сигнала со спейсером: когда переходу в следующее рабочее состояние обязательно предшествует переход в третье статическое состояние-спейсерное (нерабочее состояние или состояние гашения). Если используется состояние {1,1}, то говорят, что используется парафазный сигнал с единичным спейсером, а если состояние {0,0}, то парафазный сигнал с нулевьм спейсером. Спейсерное состояние - статическое состояние, установка которого в самосинхронной схемотехнике должна фиксироваться индикатором окончания переходного процесса, в данном случае - окончания установки спейсерного состояния.
Второй способ предполагает использование парафазного сигнала без спейсера. При этом переход из одного рабочего статического состояния в другое осуществляется через динамическое (кратковременное) состояние: {1,1} или {0,0}, называемое транзитным состоянием.
В материалах данной заявки речь идет о формировании на выходе преобразователя парафазного сигнала с единичным спейсером, в дальнейшем - просто парафазного сигнала.
Унарный сигнал - обычный одиночный информационный сигнал, имеющий два возможных значения: 0 или 1. Вход управления переключением в состояние "О" отражает факт появления на информационном унарном входе нового значения, которое может и совпадать с предшествующим значением.
На фиг.1 изображена схема формирователя парафазного сигнала с низким активным уровнем входа управления.
Схема формирователя содержит инвертор 1, элемент И-ИЛИ-НЕ 2, элементы И-НЕ 3-4, информационный унарный вход 5, вход управления 6, первую 7 и вторую 8 составляющие парафазного выхода, информационный унарный вход 5 подключен к входу инвертора 1, второму входу первой группы входов И элемента И-ИЛИ-НЕ 2 и первому входу второго элемента И-НЕ 4, выход инвертора 1 соединен с первым входом первого элемента И-НЕ 3 и первым входом первой группы входов И элемента И-ИЛИ-НЕ 2, вход управления 6 соединен с входом второй группы входов И элемента И-ИЛИ-НЕ 2, выход которого подключен ко вторым входам первого 3 и второго 4 элементов И-НЕ, выходы первого 3 и второго 4 элементов И-НЕ подключены к первой 7 и второй 8 составляющим парафазного выхода формирователя соответственно.
Схема работает следующим образом. В исходном состоянии при неактивном состоянии входа управления 6 (высокий логический уровень) выход элемента 2 находится в состоянии логического "0" и обе составляющие парафазного выхода 7 и 8 находятся в состоянии "1" (в спейсере). Появление на информационном унарном входе 5 нового значения подтверждается подачей на управляющий вход 6 активного низкого уровня. Выход элемента 2 переключается в состояние логической "1", разрешая тем самым трансляцию значения унарного информационного входа и его инверсии на выходы элементов 3 и 4. Если при этом на информационном входе 5 высокий уровень, элемент 3 останется в состоянии "1", а элемент 4 переключится в состояние "0". Если на информационном входе 5 низкий уровень, элемент 3 переключится в состояние "0", а элемент 4 останется в состоянии "1".
На первый взгляд использование элемента И-ИЛИ-НЕ является избыточным, так как, с точки зрения булевой алгебры, выполняемая им функция упрощается до инверсии входа управления из-за того, что входами первой группы входов И являются взаимоинверсные сигналы. Однако именно такое использование элемента И-ИЛИ-НЕ обеспечивает самосинхронность предлагаемой схемы формирователя.
Особенности данной схемы по сравнению с прототипом следующие.
Информационный выход является парафазным с единичным спейсером, что позволяет использовать формирователь в качестве элемента интерфейса между синхронной схемой и самосинхронной комбинационной схемой. Парафазный выход формирователя своим состоянием индицирует окончание переходных процессов в схеме формирователя в любой фазе его работы, обеспечивая его самосинхронность.
Таким образом, предлагаемое устройство обеспечивает самосинхронную работу формирователя парафазного сигнала с низким активным уровнем входа управления. Цель изобретения достигнута.
Источники информации
[1] Автоматное управление асинхронными процессами в ЭВМ и дискретных системах. Под ред. В.И.Варшавского. М.: Наука, 1986. (рис.11.19)
[2] Патент №2362267 RU. Опубликовано: 20.07 2009 г. Бюл. №20. МПК H03K 3/00 (фиг.1)
Приведенное выше описание работы формирователя парафазного сигнала с низким активным уровнем входа управления самодостаточно. Однако текстовая форма описания не очень компактна и наглядна. Как правило, в таких случаях текстовая форма описания дополняется таблицами истинности работы составных элементов или устройства в целом, логическими уравнениями, временными диаграммами, блок-схемами алгоритма их работы.
В данном случае мы имеем дело с самосинхронным элементом, т.е. элементом, правильная работа которого не зависит от задержек его составных элементов. Задержка каждого элемента, в том числе и инвертора, может быть сколь угодно большой, но конечной величиной. Указанная особенность самосинхронных схем и является основой их многочисленных преимуществ перед традиционными синхронными схемами, главными из которых являются:
- устойчивая работа при любых задержках и любых возможных условиях эксплуатации;
- безопасная работа: прекращение всех переключений в момент появления неисправностей элементов (константных).
Указанные преимущества могут иметь место только тогда, когда схема действительно является самосинхронной, т.е. ее поведение не зависит от задержек ее компонентов. Для подтверждения этого свойства указанных выше средств описания (схема, временная диаграмма и т.д.) недостаточно. Поскольку в основе работы самосинхронных схем лежит событийная модель, то адекватным средством описания их функционирования являются сигнальные графы (СГ). СГ одновременно являются формальным средством спецификации разрабатываемого устройства, наглядным средством описания функционирования и визуальным средством подтверждения самосинхронного характера устройства.
Самосинхронность схемы проверяется путем ее замыкания - добавления элементов, обеспечивающих надлежащее изменение входов анализируемой схемы при изменении ее выходов. На фиг.2 показана схема проверки формирователя парафазного сигнала на самосинхронность. Помимо самого формирователя она включает одноразрядный самосинхронный счетчик 9, формирующий входы формирователя, и индикатор окончания переходных процессов в формирователе 10 при его переключении из одной фазы работы в другую (элемент И). Информационный выход счетчика задает унарный информационный вход формирователя, индикаторный выход счетчика задает вход управления формирователя. Это позволяет перебрать все возможные сочетания входов формирователя.
На фиг.3 приведен сигнальный граф работы схемы фиг.2. Замыкание формирователя обеспечивает непрерывное чередование фаз его работы: сразу же после окончания переключения в рабочую фазу (низкий уровень сигнала CTI) схема замыкания инициирует переключение формирователя в фазу гашения (переход в спейсер парафазного выхода O7, O8). Символ '+' перед именем переменной используется для обозначения установки высокого уровня сигнала, а знак '-'- низкого уровня. Имена переменных соответствуют нумерации элементов и выводов в описании заявки. Буквы "I" и "О" в имени обозначают входы и выходы формирователя. Имена CY, CYB, RR, СТО - внутренние сигналы счетчика 9.
Начальное состояние схемы: СTI=15=1, 16=0, O2=07=1, O8=0. Оно неустойчивое, так как элемент И 10 стремится переключиться в состояние "0". С этого переключения и начинается работа схемы, иллюстрируемая графом на фиг.3. Как видно из фиг.3, это приводит к установке высокого уровня на управляющем входе (+16,1), что вызывает изменения состояния элемента И-ИЛИ-НЕ 2 (выход O2). Когда переходной процесс в нем закончится (на его выходе сформируется низкий уровень), инициируется изменение состояния элемента И-НЕ 4 (выход O8), он переходит в состояние "1" и на парафазном выходе {7, 8} формируется спейсер. Напомним еще раз, что на время переходного процесса любого элемента не накладывается ограничений.
Единичный спейсер {1, 1} на входах элемента 10 приводит к переключению его выхода в состояние "I". Это вызывает переключение счетчика, изменяется информационный унарный вход 15 (15=0), что инициирует параллельное переключение двух цепочек элементов в счетчике и формирователе (разветвление на графе). Дальнейшее функционирование формирователя происходит в соответствии с фиг.3. Зацикливание графа отражает поведение самосинхронного формирователя парафазного сигнала: при надлежащем замыкании его переключения продолжаются бесконечно, при этом он проходит по одной и той же последовательности своих состояний.
Из фиг.3 видно, что индикаторный сигнал CTI - выход элемента 10, - изменяется только тогда, когда переходные процессы во всех элементах самосинхронного формирователя уже завершены. Это является визуальным подтверждением самосинхронного характера рассматриваемого формирователя.
Таким образом, приведенный сигнальный граф подтверждает самосинхронность предлагаемого решения формирователя.
Claims (1)
- Формирователь парафазного сигнала с низким активным уровнем входа управления, содержащий инвертор, элемент И-ИЛИ-НЕ, информационный унарный вход, подключенный к входу инвертора, управляющий вход, подключенный к входу второй группы входов И элемента И-ИЛИ-НЕ, и две составляющие информационного выхода, вход инвертора соединен со вторым входом первой группы входов И элемента И-ИЛИ-НЕ, выход инвертора подключен к первому входу первой группы входов И элемента И-ИЛИ-НЕ, отличающийся тем, что в схему введены два элемента И-НЕ, первые входы первого и второго элементов И-НЕ соединены с выходом и входом инвертора соответственно, вторые входы первого и второго элементов И-НЕ подключены к выходу элемента И-ИЛИ-НЕ, а выходы первого и второго элементов И-НЕ формируют парафазный сигнал и подключены к первой и второй составляющим информационного выхода формирователя соответственно.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2011129015/08A RU2475952C1 (ru) | 2011-07-13 | 2011-07-13 | Формирователь парафазного сигнала с низким активным уровнем входа управления |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2011129015/08A RU2475952C1 (ru) | 2011-07-13 | 2011-07-13 | Формирователь парафазного сигнала с низким активным уровнем входа управления |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2011129015A RU2011129015A (ru) | 2013-01-20 |
RU2475952C1 true RU2475952C1 (ru) | 2013-02-20 |
Family
ID=48805103
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2011129015/08A RU2475952C1 (ru) | 2011-07-13 | 2011-07-13 | Формирователь парафазного сигнала с низким активным уровнем входа управления |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2475952C1 (ru) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2618192C1 (ru) * | 2016-03-09 | 2017-05-02 | федеральное государственное бюджетное образовательное учреждение высшего образования "Пермский национальный исследовательский политехнический университет" | Мажоритарное устройство |
RU2664013C1 (ru) * | 2017-02-21 | 2018-08-14 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук (ФИЦ ИУ РАН) | Преобразователь унарного сигнала в парафазный сигнал с единичным спейсером |
RU2664004C1 (ru) * | 2017-02-21 | 2018-08-14 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук (ФИЦ ИУ РАН) | Преобразователь унарного сигнала в парафазный сигнал с нулевым спейсером |
RU2718221C1 (ru) * | 2019-12-11 | 2020-03-31 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) | Формирователь парафазного сигнала с нулевым спейсером |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02280411A (ja) * | 1989-04-21 | 1990-11-16 | Nec Corp | Dフリップフロップ回路 |
US6323710B1 (en) * | 1998-11-06 | 2001-11-27 | Csem Centre Suisse D'electronique Et De Microtechnique Sa | D-type master-slave flip-flop |
RU2319297C1 (ru) * | 2006-08-09 | 2008-03-10 | Институт проблем информатики Российской академии наук (ИПИ РАН) | D-триггер с самосинхронной предустановкой |
RU2362267C1 (ru) * | 2007-11-12 | 2009-07-20 | Институт проблем информатики Российской академии наук (ИПИ РАН) | Самосинхронный однотактный d-триггер с низким активным уровнем сигнала управления |
-
2011
- 2011-07-13 RU RU2011129015/08A patent/RU2475952C1/ru active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02280411A (ja) * | 1989-04-21 | 1990-11-16 | Nec Corp | Dフリップフロップ回路 |
US6323710B1 (en) * | 1998-11-06 | 2001-11-27 | Csem Centre Suisse D'electronique Et De Microtechnique Sa | D-type master-slave flip-flop |
RU2319297C1 (ru) * | 2006-08-09 | 2008-03-10 | Институт проблем информатики Российской академии наук (ИПИ РАН) | D-триггер с самосинхронной предустановкой |
RU2362267C1 (ru) * | 2007-11-12 | 2009-07-20 | Институт проблем информатики Российской академии наук (ИПИ РАН) | Самосинхронный однотактный d-триггер с низким активным уровнем сигнала управления |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2618192C1 (ru) * | 2016-03-09 | 2017-05-02 | федеральное государственное бюджетное образовательное учреждение высшего образования "Пермский национальный исследовательский политехнический университет" | Мажоритарное устройство |
RU2664013C1 (ru) * | 2017-02-21 | 2018-08-14 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук (ФИЦ ИУ РАН) | Преобразователь унарного сигнала в парафазный сигнал с единичным спейсером |
RU2664004C1 (ru) * | 2017-02-21 | 2018-08-14 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук (ФИЦ ИУ РАН) | Преобразователь унарного сигнала в парафазный сигнал с нулевым спейсером |
RU2718221C1 (ru) * | 2019-12-11 | 2020-03-31 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) | Формирователь парафазного сигнала с нулевым спейсером |
Also Published As
Publication number | Publication date |
---|---|
RU2011129015A (ru) | 2013-01-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9018995B2 (en) | Integrated clock gating cell for circuits with double edge triggered flip-flops | |
RU2475952C1 (ru) | Формирователь парафазного сигнала с низким активным уровнем входа управления | |
US8232825B2 (en) | Self-timed RS-trigger with the enhanced noise immunity | |
CN109039307B (zh) | 双沿防抖电路结构 | |
EP3197054A1 (en) | Dynamic clock switching method and apparatus as well as computer readable medium | |
CN112667292B (zh) | 一种异步微流水线控制器 | |
RU2469470C1 (ru) | Формирователь парафазного сигнала с высоким активным уровнем входа управления | |
RU2517295C1 (ru) | Импульсный селектор | |
RU2362267C1 (ru) | Самосинхронный однотактный d-триггер с низким активным уровнем сигнала управления | |
Shukla et al. | Novel design of a 4: 1 multiplexer circuit using reversible logic | |
RU2664004C1 (ru) | Преобразователь унарного сигнала в парафазный сигнал с нулевым спейсером | |
RU2366080C2 (ru) | Самосинхронный двухтактный d-триггер с низким активным уровнем сигнала управления | |
RU2365031C1 (ru) | Самосинхронный двухтактный d-триггер с высоким активным уровнем сигнала управления | |
US10951212B2 (en) | Self-timed processors implemented with multi-rail null convention logic and unate gates | |
RU2718220C1 (ru) | Формирователь парафазного сигнала с единичным спейсером | |
RU2361359C1 (ru) | Самосинхронный d-триггер | |
RU2718221C1 (ru) | Формирователь парафазного сигнала с нулевым спейсером | |
RU2808782C1 (ru) | Самосинхронный одноразрядный четверичный сумматор с единичным спейсером | |
RU2542575C1 (ru) | Двухступенчатый триггер | |
RU2664013C1 (ru) | Преобразователь унарного сигнала в парафазный сигнал с единичным спейсером | |
Burignat et al. | Interfacing reversible pass-transistor CMOS chips with conventional restoring CMOS circuits | |
KR20230008481A (ko) | 절연 통신용 신호 변환 장치 | |
Szász et al. | The Nontrivial Problem of Matching in Redundant Digital Systems | |
RU2693321C1 (ru) | Самосинхронный динамический двухтактный d-триггер с нулевым спейсером | |
RU2706471C1 (ru) | Импульсный селектор |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PD4A | Correction of name of patent owner |