RU2462813C1 - Широкополосный дифференциальный усилитель с устройством коррекции электротермической связи в биполярных транзисторах - Google Patents

Широкополосный дифференциальный усилитель с устройством коррекции электротермической связи в биполярных транзисторах Download PDF

Info

Publication number
RU2462813C1
RU2462813C1 RU2011140431/08A RU2011140431A RU2462813C1 RU 2462813 C1 RU2462813 C1 RU 2462813C1 RU 2011140431/08 A RU2011140431/08 A RU 2011140431/08A RU 2011140431 A RU2011140431 A RU 2011140431A RU 2462813 C1 RU2462813 C1 RU 2462813C1
Authority
RU
Russia
Prior art keywords
input
transistors
mos transistor
drain
inputs
Prior art date
Application number
RU2011140431/08A
Other languages
English (en)
Inventor
Юрий Федорович Адамов (RU)
Юрий Федорович Адамов
Наталья Михайловна Горшкова (RU)
Наталья Михайловна Горшкова
Александр Леонидович Стемпковский (RU)
Александр Леонидович Стемпковский
Original Assignee
Учреждение Российской академии наук Институт проблем проектирования в микроэлектронике РАН (ИППМ РАН)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Учреждение Российской академии наук Институт проблем проектирования в микроэлектронике РАН (ИППМ РАН) filed Critical Учреждение Российской академии наук Институт проблем проектирования в микроэлектронике РАН (ИППМ РАН)
Priority to RU2011140431/08A priority Critical patent/RU2462813C1/ru
Application granted granted Critical
Publication of RU2462813C1 publication Critical patent/RU2462813C1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относится к радиотехнике и электронике. Техническим результатом является снижение искажений выходного сигнала широкополосного дифференциального усилителя. В широкополосном дифференциальном усилителе к входам каскада активной нагрузки подключены входы устройства коррекции, фильтр нижних частот содержит ограничительные резисторы, подключенные к входам усилителя, к затворам МОП-транзисторов дифференциального усилительного каскада, фильтр также содержит конденсатор, включенный между затворами МОП-транзисторов, которые истоками соединены со стоком МОП-транзистора, а стоками - с выходами устройства коррекции. 1 ил.

Description

Область техники
Изобретение относится к области радиотехники и электроники, в частности к интегральным микросхемам на основе технологии с гетероструктурными биполярными транзисторами с использованием слоев твердого раствора SiGe (кремний-германий).
Уровень техники
Ограничения технологии со слоями кремний-германий не позволяют использовать быстродействующие биполярные p-n-p-транзисторы [1]. В структуре микросхемы используются биполярные n-p-n-транзисторы, полевые КМОП-транзисторы и поликремневые резисторы.
Специально для технологии со слоями кремний-германий разработаны электрические схемы дифференциальных и широкополосных усилителей без применения p-n-p-транзисторов.
Российские патенты на изобретения RU 2421888 (2011 г.), RU 2421890 (2011 г.), RU 2421894 (2011 г.), RU 2421891 (2011 г.) содержат технические решения, обеспечивающие работу усилителей в широком диапазоне частот с компенсацией температурных эффектов и технологических отклонений параметров. Однако нигде не учитывается разность температур отдельных транзисторов, вызванная их саморазогревом. В обычных кремниевых микросхемах разница в саморазогреве транзисторов не превышает 2-4К.
В гетероструктурных микросхемах разница температур n-p-n-транзисторов на одном кристалле может достигать 40К. В рабочем диапазоне температур напряжение база-эмиттер уменьшается на 0,5% при увеличении температуры на 1К. Постоянная времени саморазогрева транзистора около 1 мкс. Саморазогрев создает положительную обратную связь и гистерезис передаточной характеристики усилителя на частотах ниже десяти мегагерц, что приводит к нелинейным искажениям сигналов. В широкополосных усилителях с использованием гетероструктурных n-p-n-транзисторов необходимо учитывать связь электрических и тепловых параметров элементов.
Наиболее близким аналогом можно считать техническое решение, описанное в патенте RU 2421894 и опубликованное в 2011 году. В этом решении присутствует входной дифференциальный каскад и каскад активной нагрузки. В предложенной схеме использованы только n-p-n-транзисторы и резисторы. Блок коррекции параметров входных транзисторов отсутствует.
Раскрытие изобретения
Задачей настоящего изобретения является снижение нелинейных искажений выходного сигнала широкополосного дифференциального усилителя путем введения устройства коррекции, учитывающего связь электрических и тепловых параметров входных биполярных транзисторов. Технический результат, позволяющий достичь поставленной задачи, состоит в снижении нелинейных искажений выходных сигналов широкополосного усилителя в диапазоне частот 100 кГц - 10 МГц.
Согласно изобретению этот технический результат достигается за счет того, что в широкополосном дифференциальном усилителе с устройством коррекции электротермической связи в биполярных транзисторах (см. чертеж), включающем первый (1) и второй (2) входные биполярные транзисторы с объединенными эмиттерами, токостабилизирующий двухполюсник (3), включенный между объединенными эмиттерами входных транзисторов и первой шиной питания (4), каскад активной нагрузки (5), соединенный первым входом (6) с коллектором второго входного транзистора (2), а вторым входом (7) - с коллектором первого входного транзистора (1), выход каскада активной нагрузки (8) является выходом широкополосного усилителя, а базовые выводы первого (1) и второго (2) входных транзисторов являются первым и вторым входами усилителя соответственно, к первому (6) и второму (7) входам каскада активной нагрузки дополнительно подключены соответственно первый (9) и второй (10) входы устройства коррекции (11), которое включает входной каскад фильтра нижних частот (12), дифференциальный усилительный каскад (13) и каскад перераспределения токов (14); фильтр нижних частот (12) содержит первый (15) и второй (16) ограничительные резисторы, подключенные первым электродом к первому и второму входам усилителя, а вторым электродом - к затворам первого (17) и второго (18) МОП-транзисторов дифференциального усилительного каскада (13) соответственно, фильтр (12) также содержит конденсатор (19), включенный между затворами первого (17) и второго (18) МОП-транзисторов, которые истоками соединены со стоком третьего МОП-транзистора (20), а стоками - с первым (9) и вторым (10) выходами устройства коррекции (11) соответственно, третий МОП-транзистор (20) истоком подключен к первой шине питания (4), стоком - к затвору пятого МОП-транзистора (21), входящих в состав каскада перераспределения токов (14), содержащего также пятый (21), шестой (22), седьмой (23) и восьмой (24) МОП-транзисторы противоположного типа проводимости, причем четвертый МОП-транзистор (25) истоком соединен с первой шиной питания (4), а затвором и стоком подключен к стоку седьмого МОП-транзистора (23), пятый МОП-транзистор (21) соединен стоком с первой шиной питания (4), истоком - с катодом биполярного диода (26), который анодом через третий резистор (27) соединен со стоком и затвором шестого МОП-транзистора (22), также с затворами седьмого (23) и восьмого (24) МОП-транзисторов, причем истоки шестого, седьмого и восьмого МОП-транзисторов подключены ко второй шине питания (28), а сток восьмого МОП-транзистора (24) соединен с эмиттерами первого (1) и второго (2) входных транзисторов.
Краткое описание чертежей
На чертеже представлена схема широкополосного дифференциального усилителя с устройством коррекции электротермической связи в биполярных транзисторах. Выделены устройство коррекции, входной каскад фильтра нижних частот, дифференциальный усилительный каскад, каскад перераспределения токов.
Осуществление изобретения
Широкополосный дифференциальный усилитель с устройством коррекции электротермической связи в биполярных транзисторах (см. чертеж) включает первый (1) и второй (2) входные биполярные транзисторы с объединенными эмиттерами, токостабилизирующий двухполюсник (3), который включен между объединенными эмиттерами входных транзисторов и первой шиной питания (4), каскад активной нагрузки (5), соединенный первым входом (6) с коллектором второго входного транзистора (2), а вторым входом (7) - с коллектором первого входного транзистора (1), выход каскада активной нагрузки (8) является выходом широкополосного усилителя, а базовые выводы первого (1) и второго (2) входных транзисторов являются первым и вторым входами усилителя соответственно. К первому (6) и второму (7) входам каскада активной нагрузки (5) дополнительно подключены соответственно первый (9) и второй (10) входы устройства коррекции (11), которое включает входной каскад фильтра нижних частот (12), который выделяет частотные составляющие, влияющие на разницу температур входных биполярных транзисторов, дифференциальный усилительный каскад (13), который формирует низкочастотный сигнал коррекции выходного тока, уменьшая ток в нагрузке «горячего» транзистора и увеличивая ток в нагрузке «холодного» транзистора, и каскад перераспределения токов (14), который уменьшает ток входного каскада и увеличивает ток усилительного корректирующего каскада при снижении синфазной составляющей входного сигнала и увеличении напряжения коллектор-база входных биполярных транзисторов, причем суммарный ток в нагрузке остается постоянным.
Фильтр нижних частот (12) содержит первый (15) и второй (16) ограничительные резисторы, подключенные первым электродом к первому и второму входам усилителя, а вторым электродом - к затворам первого (17) и второго (18) МОП-транзисторов дифференциального усилительного каскада (13) соответственно, фильтр (12) также содержит конденсатор (19), включенный между затворами первого (17) и второго (18) МОП-транзисторов, которые истоками соединены со стоком третьего МОП-транзистора (20), а стоками - с первым (9) и вторым (10) выходами устройства коррекции соответственно, третий МОП-транзистор (20) истоком подключен к первой шине питания (4), стоком - к затвору пятого МОП-транзистора (21), входящих в состав каскада перераспределения токов (14), содержащего также пятый (21), шестой (22), седьмой (23) и восьмой (24) МОП-транзисторы противоположного типа проводимости, причем четвертый МОП-транзистор (25) истоком соединен с первой шиной питания (4), а затвором и стоком подключен к стоку седьмого МОП-транзистора (23), пятый МОП-транзистор (21) соединен стоком с первой шиной питания (4), истоком - с катодом биполярного диода (26), который анодом через третий резистор (27) соединен со стоком и затвором шестого МОП-транзистора (22), также с затворами седьмого (23) и восьмого (24) МОП-транзисторов, причем истоки шестого (22), седьмого (23) и восьмого (24) МОП-транзисторов подключены ко второй шине питания (28), а сток восьмого МОП-транзистора (24) соединен с эмиттерами первого (1) и второго (2) входных транзисторов.
Технический результат достигается за счет того, что разница входных токов входного каскада, вызванная большим разогревом одного из входных транзисторов, компенсируется блоком коррекции. При этом сигнал коррекции учитывает инерционный процесс саморазогрева. Величина эффекта саморазогрева и тока коррекции зависят от синфазной составляющей входного сигнала. Суммарная величина выходных токов входного каскада и блока коррекции не зависит от синфазной составляющей входного сигнала, что позволяет стабилизировать уровень выходного сигнала дифференциального усилительного каскада. Изобретение предназначено для расширения рабочего диапазона частот микросхем широкополосных усилителей, реализованных на основе гетероструктурных биполярных транзисторов, и позволяет уменьшить нижнюю границу рабочих частот до уровня статического режима.
Необходимое соотношение токов входного и корректирующего каскадов определяется в процессе моделирования, учитывающего саморазогрев биполярных транзисторов и его влияние на электрические параметры. При подготовке материалов заявки использовалась электротепловая модель биполярного транзистора bit504t. Реализуемость изобретения подтверждается результатами проектирования широкополосного усилителя с использованием аттестованных производителем (Tower Semiconductors) моделей элементов, проверенного типового маршрута проектирования и средств САПР фирмы Cadence Microsystems.
1. John D. Cressler. Silicon Heterostructure Handbook, CRC Press, 2005.

Claims (1)

  1. Широкополосный дифференциальный усилитель с устройством коррекции электротермической связи в биполярных транзисторах, включающий первый и второй входные биполярные транзисторы с объединенными эмиттерами, токостабилизирующий двухполюсник, включенный между объединенными эмиттерами входных транзисторов и первой шиной питания, каскад активной нагрузки, соединенный первым входом с коллектором второго входного транзистора, а вторым входом с коллектором первого входного транзистора, выход каскада активной нагрузки является выходом широкополосного усилителя, а базовые выводы первого и второго входных транзисторов являются первым и вторым входами усилителя соответственно, отличающийся тем, что к первому и второму входам каскада активной нагрузки дополнительно подключены соответственно первый и второй входы устройства коррекции, которое включает входной каскад фильтра нижних частот, дифференциальный усилительный каскад и каскад перераспределения токов; фильтр нижних частот содержит первый и второй ограничительные резисторы, подключенные первым электродом к первому и второму входам усилителя, а вторым электродом к затворам первого и второго МОП-транзисторов дифференциального усилительного каскада соответственно, фильтр также содержит конденсатор, включенный между затворами первого и второго МОП-транзисторов, которые истоками соединены со стоком третьего МОП-транзистора, а стоками с первым и вторым выходами устройства коррекции соответственно, третий МОП-транзистор истоком подключен к первой шине питания, стоком - к затвору пятого МОП-транзистора, входящих в состав каскада перераспределения токов, содержащего также пятый, шестой, седьмой и восьмой МОП-транзисторы противоположного типа проводимости, причем четвертый МОП-транзистор истоком соединен с первой шиной питания, а затвором и стоком подключен к стоку седьмого МОП-транзистора, пятый МОП-транзистор соединен стоком с первой шиной питания, истоком - с катодом биполярного диода, который анодом через третий резистор соединен со стоком и затвором шестого МОП-транзистора, также с затворами седьмого и восьмого МОП-транзисторов, причем истоки шестого, седьмого и восьмого МОП-транзисторов подключены ко второй шине питания, а сток восьмого МОП транзистора соединен с эмиттерами первого и второго входных транзисторов.
RU2011140431/08A 2011-10-06 2011-10-06 Широкополосный дифференциальный усилитель с устройством коррекции электротермической связи в биполярных транзисторах RU2462813C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2011140431/08A RU2462813C1 (ru) 2011-10-06 2011-10-06 Широкополосный дифференциальный усилитель с устройством коррекции электротермической связи в биполярных транзисторах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2011140431/08A RU2462813C1 (ru) 2011-10-06 2011-10-06 Широкополосный дифференциальный усилитель с устройством коррекции электротермической связи в биполярных транзисторах

Publications (1)

Publication Number Publication Date
RU2462813C1 true RU2462813C1 (ru) 2012-09-27

Family

ID=47078632

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2011140431/08A RU2462813C1 (ru) 2011-10-06 2011-10-06 Широкополосный дифференциальный усилитель с устройством коррекции электротермической связи в биполярных транзисторах

Country Status (1)

Country Link
RU (1) RU2462813C1 (ru)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU428394A1 (ru) * 1973-02-13 1974-05-15 В. П. орозов , Д. Е. Полонников Ордена Ленина институт ироблем управлени Операционный усилитель
RU2176850C1 (ru) * 2000-10-20 2001-12-10 Олексенко Виктор Викторович Малошумящий широкополосный усилитель тока
RU2178235C1 (ru) * 2000-09-29 2002-01-10 Олексенко Виктор Викторович Малошумящий широкополосный усилитель тока олексенко-колесникова

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU428394A1 (ru) * 1973-02-13 1974-05-15 В. П. орозов , Д. Е. Полонников Ордена Ленина институт ироблем управлени Операционный усилитель
RU2178235C1 (ru) * 2000-09-29 2002-01-10 Олексенко Виктор Викторович Малошумящий широкополосный усилитель тока олексенко-колесникова
RU2176850C1 (ru) * 2000-10-20 2001-12-10 Олексенко Виктор Викторович Малошумящий широкополосный усилитель тока

Similar Documents

Publication Publication Date Title
Liu et al. A wideband analog-controlled variable-gain amplifier with dB-linear characteristic for high-frequency applications
Kim et al. A Resistively Degenerated Wideband Passive Mixer With Low Noise Figure and High ${\rm IIP} _ {2} $
CN103488232B (zh) 一种基于cmos工艺的斩波带隙基准电路及参考电压芯片
US8810317B2 (en) High frequency circuit and high frequency module
JP2013009440A5 (ru)
CN103853228A (zh) 基准电压产生电路
Choi et al. A 5.9-GHz fully integrated GaN frontend design with physics-based RF compact model
JP2010278521A (ja) 電力増幅器
US20110095822A1 (en) Variable-gain low noise amplifier
KR20120020096A (ko) 초저전력 수정 발진기를 위한 무저항 피드백 바이어싱
CN109164867A (zh) 全mos基准电流产生电路
JP2007311448A5 (ru)
RU2462813C1 (ru) Широкополосный дифференциальный усилитель с устройством коррекции электротермической связи в биполярных транзисторах
CN103905012A (zh) 可小型化设计的电感
Farmer et al. A 2.4 GHz SiGe HBT high voltage/high power amplifier
US9401679B1 (en) Apparatus and method for improving power supply rejection ratio
TW201503578A (zh) 內部電阻性感測式達靈頓放大器
TW202011689A (zh) 具有背閘極偏壓電晶體之dc迴路的寬頻低雜訊放大器
US8742746B1 (en) Ultra low-noise true sub-volt band gap
CN203552113U (zh) 一种基于cmos工艺的斩波带隙基准电路及参考电压芯片
JP2012023583A (ja) 差動増幅回路、レギュレータモジュール及びハイパワーアンプ
Samperi et al. 1-mS constant-Gm GaN transconductor with embedded process compensation
RU2497271C1 (ru) Высокочастотный усилитель с устройством стабилизации тока коллектора гетероструктурного биполярного транзистора
Eshghabadi et al. An improved power constrained simultaneous noise and input matched 2.45 GHz CMOS NB-LNA
JP5448044B2 (ja) 高周波増幅回路および通信機器