RU2448363C1 - Комплекс отладки - Google Patents

Комплекс отладки Download PDF

Info

Publication number
RU2448363C1
RU2448363C1 RU2010133016/08A RU2010133016A RU2448363C1 RU 2448363 C1 RU2448363 C1 RU 2448363C1 RU 2010133016/08 A RU2010133016/08 A RU 2010133016/08A RU 2010133016 A RU2010133016 A RU 2010133016A RU 2448363 C1 RU2448363 C1 RU 2448363C1
Authority
RU
Russia
Prior art keywords
output
input
control
inputs
computer
Prior art date
Application number
RU2010133016/08A
Other languages
English (en)
Other versions
RU2010133016A (ru
Inventor
Владимир Михайлович Антимиров (RU)
Владимир Михайлович Антимиров
Ярослав Владимирович Антимиров (RU)
Ярослав Владимирович Антимиров
Валентина Николаевна Бизяева (RU)
Валентина Николаевна Бизяева
Наталья Константиновна Куличкина (RU)
Наталья Константиновна Куличкина
Татьяна Васильевна Орлова (RU)
Татьяна Васильевна Орлова
Василий Иванович Петухов (RU)
Василий Иванович Петухов
Илья Васильевич Петухов (RU)
Илья Васильевич Петухов
Original Assignee
Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" filed Critical Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова"
Priority to RU2010133016/08A priority Critical patent/RU2448363C1/ru
Publication of RU2010133016A publication Critical patent/RU2010133016A/ru
Application granted granted Critical
Publication of RU2448363C1 publication Critical patent/RU2448363C1/ru

Links

Images

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано при создании программного обеспечения управляющих вычислительных систем. Техническим результатом является обеспечение оперативности и полноты проверки программ бортовых управляющих вычислительных машин за счет повторений вычислений цикла управления с полностью идентичной входной информацией. Комплекс отладки программ содержит управляющую вычислительную машину; пульт управления и ЭВМ общего назначения, причем в его состав введена группа имитаторов входной информации, подключенных входами к ЭВМ общего назначения, а выходами - к управляющей вычислительной машине, синхронизирующий выход которой подключен к синхронизирующему входу пульта управления, который через первую магистральную шину подключен к управляющей вычислительной машине, а через вторую - к ЭВМ общего назначения, сигнальный вход которой объединен с управляющим входом управляющей вычислительной машины и подключен к выходу пульта управления. 4 з.п. ф-лы, 5 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано для создания программного обеспечения управляющих вычислительных систем, которые являются центральным звеном систем управления изделиями ракетно-космической техники.
Одним из наиболее важных этапов создания программного обеспечения электронных вычислительных машин является этап отработки созданного текста программ и подтверждения его корректной работы для различных наборов исходных параметров и состава обрабатываемой информации, что является достаточно трудоемким и продолжительным процессом, занимающим значительную часть времени проектирования и требующим значительных материальных затрат. Поэтому во всем мире уделяется серьезное внимание как методике, так и средствам верификации программного обеспечения (ПО).
Особенно большие сложности верификации ПО возникают при создании программ реального времени для управляющих вычислительных машин (УВМ), входящих в состав систем автоматического управления (САУ) робототехническими комплексами (РТК). Примерами таких систем являются УВМ, работавшие в составе РТК, при ликвидации последствий аварии на Чернобыльской АЭС, а также УВМ, входящие в состав САУ изделий ракетно-космической техники.
Сложность создания ПО для таких САУ усугубляется необходимостью введения в его состав задач контроля исправности УВМ, а также нейтрализации возникающих в процессе работы отказов в аппаратуре САУ, а также задачи сохранения работоспособности САУ в целом при деградации параметров компонентов. В результате ПО должно быть работоспособным в условиях изменения вычислительных ресурсов в процессе работы.
Известны принципы отладки ПО, используемые американскими специалистами для ЭВМ общего назначения (см. монографию Наука отладки, авторы Мэтт Тэллес и Юань Хсих /перевод с английского/ изд. КУДИЦ - ОБРАЗ, Москва, 2003, с.217). В основе отладки лежит анализ результатов вычислений самим разработчиком ПО путем выдачи на внешние носители, например на цифровую печать, промежуточных результатов вычислений при фиксированном наборе входных параметров, для чего в текст программы делаются технологические вставки, обеспечивающие выдачу результатов для анализа. Недостатком такой отладки является необходимость коррекции программ после завершения отладки для устранения технологических вставок, что требует повторения проверок.
Такая отладка совершенно непригодна для верификации программ, работающих в реальном масштабе времени с непрерывно меняющейся входной информацией, так как любые вставки в текст программы искажают реальное время вычислений. Наиболее полно задача отработки ПО реального времени для управляющих вычислительных систем решена отечественными специалистами (см. Б.А.Микрин. Бортовые комплексы управления космическими аппаратами и проектирование их программного обеспечения, изд. МГТУ им. Н.Э.Баумана, 2003 с.243-249, рис.4.1). Для отработки аппаратуры и порограммного обеспечения используется комплексный моделирующий стенд (КМС), содержащий бортовую вычислительную систему(БВС) с отрабатываемым программным обеспечением, пульт управления стендом, моделирующая вычислительная платформа на основе ЭВМ общего назначения, полный комплект датчиков и исполнительных устройств, связанных с БВС соответственно через аналого-цифровые и цифроаналоговые преобразователи. В состав КМС входит также весь комплект штатной аппаратуры космического аппарата, включая рабочие места экипажа. Такой состав аппаратуры комплексного стенда позволяет обеспечить проверку функционирования бортовой управляющей вычислительной системы и ее программного обеспечения в реальном масштабе времени. В тоже время в случае неправильного функционирования из-за ошибок ПО поиск причин возникновения ошибок затруднен, так как наличие штатной аппаратуры с датчиками входной информации и аналого-цифровых преобразователей не позволяет провести несколько повторений вычислений цикла управления с полностью идентичной входной информацией, что является обязательным условием для обнаружения места ошибки в тексте программ. Кроме того, в такой системе затруднен процесс проверки функционирования при возникновении неисправностей в бортовой аппаратуре по экономическим причинам. Более того даже просто создание такого стенда и поддержание его в рабочем состоянии требует существенных финансовых затрат, что ограничивает возможности верификации ПО.
Для обеспечения оперативности и полноты проверки программ бортовых УВМ предлагается
КОМПЛЕКС ОТЛАДКИ, содержащий собственно бортовую УВМ, пульт управления комплексом, ЭВМ общего назначения и группу имитаторов входной информации. Структурная схема комплекса отработки приведена на рисунке (фиг.1), где цифрой 1 обозначена бортовая УВМ, цифрой 2 обозначен пульт управления комплексом. Цифрой 3 обозначена ЭВМ общего назначения, в качестве которой может использоваться ПЭВМ типа IBM PC, цифрой 4 обозначена группа имитаторов входной информации. При этом пульт управления через первые магистральные связи подключен к ЭВМ общего назначения, а через вторые магистральные связи подключен к бортовой УВМ, входы которой подключены к имитаторам входной информации, входы которых подключены к ЭВМ общего назначения, сигнальный вход которой объединен с управляющим входом бортовой УВМ и подключен к выходу пульта управления, синхронизирующий вход которого подключен к синхронизирующему выходу УВМ.
Структурная схема бортовой УВМ приведена на рисунке (фиг.2), где цифрой 5 обозначен процессор, цифрой 6 обозначено запоминающее устройство, цифрами от 7-1 до 7-к обозначены К устройств обмена, цифрой 8 обозначен формирователь синхроимпульсов.
Процессор, устройства обмена и запоминающие устройства связаны между собой магистральными линиями связи, которые является внешними вторыми магистральными связями УВМ в комплексе. При этом выходы формирователя синхроимпульсов подключены к синхронизирующим входам процессора и всех устройств обмена, входы которых являются входами УВМ, управляющий вход которой является входом формирователя синхроимпульсов, дополнительный выход которого является синхронизирующим выходом УВМ.
Структурная схема пульта управления комплексом приведена на рисунке (фиг.3), где цифрой 9 обозначен регистр адреса, цифрой 10 обозначен регистр данных. Цифрами 11 обозначена группа схем сравнения (цифрой 11-1 - схема сравнения адреса - первая, цифрой 11-2 - схема сравнения данных - вторая), цифрой 12 обозначен элемент ИЛИ, цифрой 13 обозначен триггер-формирователь сигнала «Останов», цифрой 14 обозначен регистр кода адреса, цифрой 15 обозначен регистр кода данных, цифрой 16 обозначен счетчик контрольного интервала времени, цифрой 17 обозначены буферные приемопередатчики. Входы регистров кода адреса и кода данных, а также входы-выходы буферных приемопередатчиков подключены к двунаправленной информационной шине, являющейся первой внешней магистральной шиной пульта управления для связи с ЭВМ общего назначения. Входы регистра адреса и регистра данных объединены между собой и выходами буферных приемопередатчиков и являются внешней второй магистральной шиной пульта для связи с УВМ. Синхронизирующие входы регистров адреса и данных, счетчика контрольного интервала и триггер-формирователя являются синхронизирующим входом пульта управления. Кроме того, выходы регистра адреса и регистра данных подключены соответственно к первым входам первой и второй схем сравнения, у которых ко вторым входам подключены соответственно выходы регистра кода адреса и регистра кода данных, а выходы схем сравнения подключены к первому и второму входам элемента ИЛИ, к третьему входу которого подключен выход счетчика контрольного интервала времени. Выход элемента ИЛИ подключен ко входу триггер-формирователя, выход которого является управляющим выходом пульта управления.
Структурная схема имитатора приведена на рисунке (фиг.4), где цифрой 18 обозначен блок связи с ЭВМ, цифрой 19 обозначено запоминающее устройство, цифрой 20 обозначен контроллер обмена с собственной памятью программ, цифрой 21 обозначен буферный регистр для связи с УВМ. Вход блока связи с ЭВМ является входом имитатора, а его выход подключен ко входам запоминающего устройства и контроллера, подключенного двунаправленными связями к запоминающему устройству, а выходом - буферному регистру, выход которого является выходом имитатора.
Структурная схема формирователя синхроимпульсов приведена на рисунке (фиг.5), где цифрой 22 обозначен задающий генератор, цифрой 23 обозначен элемент И, цифрами от 24-1 до 24-n обозначены n последовательно соединенных триггеров, образующих сдвиговый регистр, цифрами от 25-1 до 25-k (где k меньше n) обозначены триггеры привязки, цифрой 26 обозначен элемент ИЛИ, цифрой 27 обозначен триггер «Останов», цифрой 28 обозначен инвертор (элемент НЕ). Выход задающего генератора подключен ко входу инвертора и первому входу элемента И, выход которого подключен к входу первого из n последовательно включенных триггеров, стробирующие входы которых подключены к выходу инвертора, а выходы триггеров с первого по k-й подключены к стробирующим входам триггеров привязки, информационные входы которых объединены между собой и являются управляющим входом формирователя, а выходы триггеров привязки подключены к входам элемента ИЛИ, выход которой подключен к запускающему входу триггера «Останов», выход которого подключен ко второму входу элемента И, а стробирующий вход этого триггера подключен к выходу n-го триггера сдвигового регистра, являющегося синхронизирующим выходом формирователя и УВМ.
Комплекс работает следующим образом.
1. Перед началом отладки программ УВМ из ЭВМ общего назначения в запоминающее устройство имитаторов внешних подсистем загружается массив заранее рассчитанной информации, соответствующий работе системы управления в отрабатываемом режиме. В процессе проведения отладки по программе контроллеров обмена эта информация пересылается в буферный регистр, откуда считывается УВМ. Программа работы контроллеров может быть изменена записью из ЭВМ общего назначения.
2. Контроль промежуточных результатов работы программы обеспечивается считыванием информации из запоминающего устройства УВМ в определенных точках программы. С этой целью в регистры кодов адреса и данных пульта управления заносятся контрольные коды, при совпадении которых с адресом команды или данных при выполнении программы УВМ срабатывают соответствующие схемы сравнения, в результате чего включается триггер, формирующий сигнал «Останов». Этот сигнал поступает в формирователь синхроимпульсов УВМ и запрещает выработку серии синхроимпульсов, начиная с очередного такта работы. Кроме того, он переводит внутренние шины УВМ в третье состояние с высоким импедансом, делая их доступными по связям с пультом управления. Получив сигнал «Останов» ЭВМ по заранее подготовленной программе или по указаниям оператора проводит чтение состояния внутренней памяти УВМ и вывод на общедоступные средства отображения. Получив необходимую информацию, оператор через ЭВМ задает очередные контрольные точки и снимает сигнал «Останов». Формирователь синхроимпульсов начинает работу и программа УВМ продолжает выполнение без нарушения работы реального времени. Кроме того, контрольная точка остановки программ может быть задана записью кода в счетчик контрольного интервала времени пульта управления.

Claims (5)

1. Комплекс отладки программ, содержащий управляющую вычислительную машину, пульт управления и ЭВМ общего назначения, отличающийся тем, что, с целью повышения полноты отладки, в его состав введена группа имитаторов входной информации, подключенных входами к ЭВМ общего назначения, а выходами - к управляющей вычислительной машине, синхронизирующий выход которой подключен к синхронизирующему входу пульта управления, который через первую магистральную шину подключен к управляющей вычислительной машине, а через вторую - к ЭВМ общего назначения, сигнальный вход которой объединен с управляющим входом управляющей вычислительной машины и подключен к выходу пульта управления.
2. Комплекс отладки по п.1, отличающийся тем, что управляющая вычислительная машина содержит формирователь синхроимпульсов, а также модуль процессора, модуль запоминающего устройства, связанные первой магистральной шиной с k модулями связи, входы которых являются входами управляющей вычислительной машины, причем синхронизирующие входы модуля процессора и модулей связи подключены к синхронизирующим выходам формирователя синхроимпульсов, у которого синхронизирующий выход и управляющий вход являются одноименными выходом и входом управляющей вычислительной машины.
3. Комплекс отладки по п.1, отличающийся тем, что пульт управления содержит регистр адреса и регистр данных, первую и вторую схемы сравнения, регистр кода адреса, регистр кода данных, элемент ИЛИ, триггер-формирователь, счетчик контрольного времени и группу приемопередатчиков, подключенную с одной стороны к первой магистральной шине, являющейся одноименной шиной комплекса отладки, а с другой стороны подключенную совместно с регистром кода адреса, регистром кода данных и счетчиком контрольного интервала и триггером-формирователем ко второй магистральной шине, являющейся одноименной шиной комплекса отладки, причем выход регистра адреса подключен к первому входу первой схемы сравнения, ко второму входу которой подключен выход регистра кода адреса, а выход регистра кода данных подключен к второму входу второй схемы сравнения, выход которой и выход первой схемы сравнения подключены к одноименным входам элемента ИЛИ, к третьему входу которого подключен выход счетчика контрольного времени, при этом выход элемента ИЛИ подключен к входу триггера-формирователя, выход которого является управляющим выходом пульта управления, у которого синхронизирующий вход подключен к синхронизирующим входам регистров адреса, данных и триггера-формирователя, выход которого является выходом пульта управления.
4. Комплекс отладки по п.1, отличающийся тем, что каждый имитатор содержит блок связи с ЭВМ, вход которого является входом имитатора, а выход подключен к входам запоминающего устройства и программируемого контроллера обмена, подключенного двунаправленной шиной к запоминающему устройству, а выходом - к буферному регистру, выход которого является выходом имитатора.
5. Комплекс отладки по п.2, отличающийся тем, что формирователь синхроимпульсов содержит задающий генератор, n последовательно соединенных триггеров, образующих сдвиговый регистр, k триггеров привязки, элемент ИЛИ, триггер, элемент И и инвертор, выход которого подключен к синхронизирующим входам триггеров сдвигового регистра, а вход подключен к выходу задающего генератора и первому входу элемента И, ко второму входу которого подключен выход триггера, а выход элемента И подключен ко входу первого триггера сдвигового регистра, у которого выход последнего n-го триггера подключен к стробирующему входу триггера, к запускающему входу которого подключен выход элемента ИЛИ, к входам которого подключены выходы k триггеров привязки, стробирующие входы которых подключены к выходам первых k триггеров сдвигового регистра, а информационные входы подключены к управляющему входу формирователя, являющегося управляющим входом управляющей вычислительной машины.
RU2010133016/08A 2010-08-05 2010-08-05 Комплекс отладки RU2448363C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2010133016/08A RU2448363C1 (ru) 2010-08-05 2010-08-05 Комплекс отладки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2010133016/08A RU2448363C1 (ru) 2010-08-05 2010-08-05 Комплекс отладки

Publications (2)

Publication Number Publication Date
RU2010133016A RU2010133016A (ru) 2012-02-10
RU2448363C1 true RU2448363C1 (ru) 2012-04-20

Family

ID=45853308

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2010133016/08A RU2448363C1 (ru) 2010-08-05 2010-08-05 Комплекс отладки

Country Status (1)

Country Link
RU (1) RU2448363C1 (ru)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2516703C1 (ru) * 2013-01-29 2014-05-20 Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" Моделирующий коап
RU2633837C1 (ru) * 2016-11-07 2017-10-18 Открытое акционерное общество "Завод им. В.А. Дегтярева" Способ установки специального программно-математического обеспечения на бортовом компьютере программно-аппаратного комплекса топопривязчика
RU2678717C1 (ru) * 2017-11-09 2019-01-31 Российская Федерация, от имени которой выступает Государственная корпорация по космической деятельности "РОСКОСМОС" Способ построения программного комплекса автоматизации и визуализации тестирования встроенного программного обеспечения электронных устройств
RU2696964C1 (ru) * 2018-10-09 2019-08-07 Акционерное общество "Кронштадт Технологии" Экспериментально-отладочный комплекс для судовых интегрированных навигационных систем
RU2729210C1 (ru) * 2020-01-28 2020-08-05 Акционерное общество «Информационные спутниковые системы» имени академика М.Ф. Решетнёва» Комплекс тестирования программного обеспечения электронных устройств

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1624461A1 (ru) * 1988-07-15 1991-01-30 Предприятие П/Я Ю-9539 Устройство дл отладки программ
RU2195016C2 (ru) * 2002-05-31 2002-12-20 Камшицкий Игорь Юрьевич Способ производства и сопровождения индивидуального программного продукта - технология "esc-m"
EP1234277B1 (en) * 1999-10-13 2008-06-18 Transmeta Corporation Programmable event counter system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1624461A1 (ru) * 1988-07-15 1991-01-30 Предприятие П/Я Ю-9539 Устройство дл отладки программ
EP1234277B1 (en) * 1999-10-13 2008-06-18 Transmeta Corporation Programmable event counter system
RU2195016C2 (ru) * 2002-05-31 2002-12-20 Камшицкий Игорь Юрьевич Способ производства и сопровождения индивидуального программного продукта - технология "esc-m"

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2516703C1 (ru) * 2013-01-29 2014-05-20 Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" Моделирующий коап
RU2633837C1 (ru) * 2016-11-07 2017-10-18 Открытое акционерное общество "Завод им. В.А. Дегтярева" Способ установки специального программно-математического обеспечения на бортовом компьютере программно-аппаратного комплекса топопривязчика
RU2678717C1 (ru) * 2017-11-09 2019-01-31 Российская Федерация, от имени которой выступает Государственная корпорация по космической деятельности "РОСКОСМОС" Способ построения программного комплекса автоматизации и визуализации тестирования встроенного программного обеспечения электронных устройств
RU2678717C9 (ru) * 2017-11-09 2019-04-12 Российская Федерация, от имени которой выступает Государственная корпорация по космической деятельности "РОСКОСМОС" Комплекс автоматизации и визуализации тестирования встроенного программного обеспечения электронных устройств
RU2696964C1 (ru) * 2018-10-09 2019-08-07 Акционерное общество "Кронштадт Технологии" Экспериментально-отладочный комплекс для судовых интегрированных навигационных систем
RU2729210C1 (ru) * 2020-01-28 2020-08-05 Акционерное общество «Информационные спутниковые системы» имени академика М.Ф. Решетнёва» Комплекс тестирования программного обеспечения электронных устройств

Also Published As

Publication number Publication date
RU2010133016A (ru) 2012-02-10

Similar Documents

Publication Publication Date Title
Delong et al. A fault injection technique for VHDL behavioral-level models
US5253359A (en) Control and maintenance subsystem network for use with a multiprocessor computer system
US4590581A (en) Method and apparatus for modeling systems of complex circuits
US9026423B2 (en) Fault support in an emulation environment
RU2448363C1 (ru) Комплекс отладки
US20090248390A1 (en) Trace debugging in a hardware emulation environment
Kretzschmar et al. Synchronization of faulty processors in coarse-grained TMR protected partially reconfigurable FPGA designs
Jung et al. Development of field programmable gate array-based reactor trip functions using systems engineering approach
US20170357567A1 (en) Application logic, and verification method and configuration method thereof
CN113454471A (zh) 用于多个链缺陷的单次通过诊断
Rogenmoser et al. On-demand redundancy grouping: Selectable soft-error tolerance for a multicore cluster
RU2516703C1 (ru) Моделирующий коап
CN114548027A (zh) 在验证系统中追踪信号的方法、电子设备及存储介质
Pinkevich et al. Model-driven functional testing of cyber-physical systems using deterministic replay techniques
US20090182544A1 (en) Multiple chassis emulation environment
Nekrasov et al. Functional checks of microprocessors during radiation tests
RU2563139C2 (ru) Технологическая увм
Yang et al. An effective model-based development process using simulink/stateflow for automotive body control electronics
Balashov et al. A hardware-in-the-loop simulation environment for real-time systems development and architecture evaluation
AVIZIENIS Automatic maintenance of aerospace computers and spacecraft information and control systems
RU2764837C1 (ru) Способ испытаний вычислительных устройств систем управления космических аппаратов
Stoddard et al. UVM Based Verification for HPSBC-FPGA of the Dream Chaser's Fault Tolerant Flight Computer
Cullyer High integrity computing
Fibich et al. A fpga-based demonstrator for safety-critical applications
Paulitsch et al. Transparent software replication and hardware monitoring leveraging modern System-on-Chip features

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20170806

NF4A Reinstatement of patent

Effective date: 20180523

PC43 Official registration of the transfer of the exclusive right without contract for inventions

Effective date: 20181009

PD4A Correction of name of patent owner