RU2419189C1 - Аналоговый перемножитель напряжений с низковольтным питанием - Google Patents
Аналоговый перемножитель напряжений с низковольтным питанием Download PDFInfo
- Publication number
- RU2419189C1 RU2419189C1 RU2010104548/09A RU2010104548A RU2419189C1 RU 2419189 C1 RU2419189 C1 RU 2419189C1 RU 2010104548/09 A RU2010104548/09 A RU 2010104548/09A RU 2010104548 A RU2010104548 A RU 2010104548A RU 2419189 C1 RU2419189 C1 RU 2419189C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- input transistors
- voltage
- channel
- transistors
- Prior art date
Links
Images
Landscapes
- Amplifiers (AREA)
Abstract
Изобретение относится к области радиотехники и связи и может быть использовано в устройствах автоматической регулировки усиления, фазовых детекторах и модуляторах, а также в системах фазовой автоподстройки и умножения частоты или в качестве усилителя, коэффициент передачи, по напряжению которого зависит от уровня сигнала управления. Технический результат: снижение напряжения питания до ±0,9÷1 В. Аналоговый перемножитель напряжений содержит первый (1) (ux) и второй (2) противофазные источники входного напряжения канала «X», источник (3) (uy) входного напряжения канала «Y», первый (4) и второй (5) входные транзисторы, эмиттеры которых объединены и подключены к первому (6) токостабилизирующему двухполюснику, связанному вторым выводом с первым: (7) источником напряжения питания, третий (8) и четвертый (9) входные транзисторы, эмиттеры которых объединены и подключены ко второму (10) токостабилизирующему двухполюснику, связанному вторым выводом с первым (7) источником питания, цепь нагрузки (11), связанную со вторым (12) источником питания, а также первым (13) и вторым (14) выходами устройства, коллекторы первого (4) и третьего (8) входных транзисторов подключены к первому (13) выходу устройства, коллекторы второго (5) и четвертого (9) входных транзисторов соединены со вторым (14) выходом устройства, причем базы второго (5) и третьего (8) входных транзисторов объединены, а база первого (4) входного транзистора соединена с первым (1) (ux) источником входного напряжения канала «X». В схему введены пятый (15), шестой (16), седьмой (17) и восьмой (18) входные транзисторы, эмиттеры пятого (15) и шестого (16) входных транзисторов через третий (19) токостабилизирующий двух
Description
Предлагаемое изобретение относится к области радиотехники и связи и может быть использовано в устройствах автоматической регулировки усиления, фазовых детекторах и модуляторах, а также в системах фазовой автоподстройки и умножения частоты, или в качестве усилителя, коэффициент передачи, по напряжению которого зависит от уровня сигнала управления.
Аналоговый перемножитель (АПН) является базовым узлом современных систем приема и обработки сигналов ВЧ и СВЧ-диапазонов, аналоговой вычислительной и измерительной техники, позволяет решать задачи выделения разностной частоты, аттенюации сигналов. АПН является неотъемлемым звеном квадратурных модуляторов и демодуляторов, а также синхронных фильтров. Высоколинейный широкополосный АПН может служить базовой ячейкой нелинейных СФ-блоков систем на кристалле.
Аналоговый перемножитель напряжений реализуется, в основном, на базе перемножающей ячейки Джильберта, которая совершенствовалась в более чем 50 патентах ведущих микроэлектронных фирм (см., например, [1-16]).
На основе ячейки Джильберта реализуются не только перемножители напряжений, но и управляемые усилители и смесители (миксеры) сигналов ВЧ и СВЧ диапазонов, удвоители частоты. В этом смысле АПН является базовым функциональным узлом современной микроэлектроники, определяющим качественные показатели многих систем, связи.
Предлагаемое изобретение относится к данному классу устройств.
Ближайшим прототипом заявляемого устройства является аналоговый перемножителъ, представленный в патенте фирмы Texas Instruments Inc. US № 7.024.448 fig.2, содержащий первый 1 (ux) и второй 2 противофазные источники входного напряжения канала «X», источник 3 (uy) входного напряжения канала «Y», первый 4 и второй 5 входные транзисторы, эмиттеры которых объединены и подключены к первому 6 токостабилизирующему двухполюснику, связанному вторым выводом с первым 7 источником напряжения питания, третий 8 и четвертый 9 входные транзисторы, эмиттеры которых объединены и подключены ко второму 10 токостабилизирующему двухполюснику, связанному вторым выводом с первым 7 источником питания, цепь нагрузки 11, связанную со вторым 12 источником питания, а также первым 13 и вторым 14 выходами устройства, коллекторы первого 4 и третьего 8 входных транзисторов подключены к первому 13 выходу устройства, коллекторы второго 5 и четвертого 9 входных транзисторов соединены со вторым 14 выходом устройства, причем базы второго 5 и третьего 8 входных транзисторов объединены, а база первого 4 входного транзистора соединена с первым. 1 (ux) источником входного напряжения канала «X».
Существенный недостаток известного перемножителя напряжений состоит в том, что он не работоспособен при малых напряжениях питания (например, ±1 В). Это связано с «двухъярусной» архитектурой АПН-прототипа.
Основная задача предлагаемого изобретения состоит в снижении напряжения питания до ±0,9÷1 В.
Первая дополнительная цель - расширение частотного диапазона за счет исключения из структуры АПН управляемых источников тока канала «Y», которые реализуются в известной схеме на четырех транзисторах. Такое количество инерционных активных элементов сказывается на частотном диапазоне АПН по каналу «Y».
Вторая дополнительная цель - создание условий, при которых для канала «Y» не требуется два противофазных напряжения uy и . Это исключает необходимость применения фазорасщипителей (так называемых балунов (bulun)), вносящих дополнительные погрешности перемножения.
Третья дополнительная цель - «привязка» источников входного напряжения ux и uy к общей тине питания. Решение этой задачи существенно упрощает согласование АПН по входам с подсхемами источников сигналов ux и uy, которые могут подаваться относительно общей шины без цепей смещения статического режима, влияющих на стабильность нулевого уровня АПН.
Поставленные цели достигаются тем, что в АПН, содержащем первый 1 (ux) и второй 2 () противофазные источники входного напряжения канала «X», источник 3 (uy) входного напряжения канала «Y», первый 4 и второй 5 входные транзисторы, эмиттеры которых объединены и подключены к первому 6 токостабилизирующему двухполюснику, связанному вторым выводом с первым 7 источником напряжения питания, третий 8 и четвертый 9 входные транзисторы, эмиттеры которых объединены и подключены ко второму 10 токостабилизирующему двухполюснику, связанному вторым выводом с первым 7 источником питания, цепь нагрузки 11, связанную со вторым 12 источником питания, а также первым 13 и вторым 14 выходами устройства, коллекторы первого 4 и третьего 8 входных транзисторов подключены к первому 13 выходу устройства, коллекторы второго 5 и четвертого 9 входных транзисторов соединены со вторым 14 выходом устройства, причем базы второго 5 и третьего 8 входных транзисторов объединены, а база первого 4 входного транзистора соединена с первым 1 (ux) источником входного напряжения канала «X», предусмотрены новые элементы и связи - в схему введены пятый 15, шестой 16, седьмой 17 и восьмой 18 входные транзисторы, эмиттеры пятого 15 и шестого 16 входных транзисторов через третий 19 токостабилизирующий двухполюсник связаны с первым 7 источником питания, эмиттеры седьмого 17 и восьмого 18 входных транзисторов через четвертый 20 токостабилизирующий двухполюсник соединены с первым 7 источником питания, базы второго 5 и третьего 8, шестого 16 и седьмого 17 входных транзисторов подключены к первому 3 источнику входного напряжения uy канала «Y», база пятого 15 входного транзистора подключена к базе первого 4 входного транзистора, база восьмого 18 входного транзистора соединена с базой четвертого 9 входного транзистора и вторым 2 источником противофазного входного напряжения канала «X», коллекторы пятого 15 и седьмого 17 входных транзисторов подключены ко второму 14 выходу устройства, коллекторы шестого 16 и восьмого 18 входных транзисторов соединены с первым 13 выходом устройства.
На фиг.1 показана схема АПН-прототипа, а на фиг.2 - схема заявляемого АПН в соответствии с П1, П2, П3 и П4 формулы изобретения.
На фиг.3 показаны графики, поясняющие работу устройства - зависимости коэффициентов передачи ux на выход по верхнему (транзисторы 4, 5, 8, 9) и нижнему (транзисторы 15, 16, 17, 18) каналам, от управляющего напряжения uy.
Фиг.3a характеризует коэффициент передачи по нижнему и верхнему каналам усиления при одинаковых площадях эмиттерных переходов всех входных транзисторов.
На фиг.3б показана зависимость коэффициента усиления верхнего канала передачи ux при отношении площадей эмиттерных p-n переходов транзисторов 5, 8 и 4, 9, равном NB=S5.8|S4.9=16.
На фиг.3c показана зависимость коэффициента усиления нижнего канала для случая, когда площади эмиттерных p-n переходов транзисторов 15 и 18 вNн=16 раз превышают площади эмиттерных переходов транзисторов 16 и 17 (Nн=S15.18|S16.17=16).
На фиг.4, 5 приведена схема АПМ (фиг.2) и ее статический режим в среде компьютерного моделирования Cadance на моделях интегральных транзисторов IHP, а на фиг.6 показана зависимость модуля ее коэффициента усиления по напряжению Ku=uвых/ux, от уровня напряжения управления uy=Uvar. Такой режим измерения Ku характеризует применение заявляемого АПМ в качестве управляемого усилителя.
На фиг.7 приведены результаты компьютерного моделирования схемы (фиг.4) для случая перемножения двух напряжений ux и uy. Эти графики показывают, что заявляемый АПН является четырехквадрантным перемножителем.
Заявляемый АПН (фиг.2) содержит первый 1 (ux) и второй 2 противофазные источники входного напряжения канала «X», источник 3 (uy) входного напряжения канала «Y», первый 4 и второй 5 входные транзисторы, эмиттеры которых объединены и подключены к первому 6 токостабилизирующему двухполюснику, связанному вторым выводом с первым 7 источником напряжения питания, третий 8 и четвертый 9 входные транзисторы, эмиттеры которых объединены и подключены ко второму 10 токостабилизирующему двухполюснику, связанному вторым выводом с первым 7 источником питания, цепь нагрузки 11, связанную со вторым 12 источником питания, а также первым 13 и вторым 14 выходами устройства, коллекторы первого 4 и третьего 8 входных транзисторов подключены к первому 13 выходу устройства, коллекторы второго 5 и четвертого 9 входных транзисторов соединены со вторым 14 выходом устройства, причем базы второго 5 и третьего 8 входных транзисторов объединены, а база первого 4 входного транзистора соединена с первым 1 (ux) источником входного напряжения канала «X». В схему введены пятый 15, шестой 16, седьмой 17 и восьмой 18 входные транзисторы, эмиттеры пятого 15 и шестого 16 входных транзисторов через третий 19 токостабилизирующий двухполюсник связаны с первым 7 источником питания, эмиттеры седьмого 17 и восьмого 18 входных транзисторов через четвертый 20 токостабилизирующий двухполюсник соединены с первым 7 источником питания, базы второго 5 и третьего 8, шестого 16 и седьмого 17 входных транзисторов подключены к первому 3 источнику входного напряжения uy канала «Y», база пятого 15 входного транзистора подключена к базе первого 4 входного транзистора, база восьмого 18 входного транзистора соединена с базой четвертого 9 входного транзистора и вторым 2 источником противофазного входного напряжения канала «X», коллекторы пятого 15 и седьмого 17 входных транзисторов подключены ко второму 14 выходу устройства, коллекторы шестого 16 и восьмого 18 входных транзисторов соединены с первым 13 выходом устройства.
В схеме фиг.2, в соответствии с п.2 формулы изобретения, площади эмиттерных переходов второго 5, третьего 8, пятого 15 и восьмого 18 входных транзисторов в N-раз превышают площади эмиттерных p-n переходов первого 4, четвертого 9, шестого 16 и седьмого 17 входных транзисторов. Это позволяет обеспечить управление каналом «Y» от однофазного источника сигнала (2) uy.
Причем, в соответствии с п.3 формулы изобретения, отношение площадей эмиттерных переходов N=16.
Кроме этого, в схеме фиг.2, в соответствии с п.4 формулы изобретения, в качестве первого 6, второго 10, третьего 19 и четвертого 20 токостабилизирующих двухполюсников используются резисторы. Цепь нагрузки 11 содержит резисторы 21 и 22, которые включаются между вторым 12 источником питания и выходами 13 и 14.
Рассмотрим работу АПН (фиг.2).
Статический режим но току входных транзисторов 4, 5, 8, 9 (верхний канал усиления) и 15, 16, 17 и 18 (нижний канал усиления) устанавливается токостабилизирующими двухполюсниками 6, 10, 19 и 20. В частном случае данные двухполюсники могут быть резисторами. В схемах АПН, имеющих напряжения первого 7 и второго 12 источников питания более 1,5÷1,6 В, в качестве этих токостабилизирующих двухполюсников можно использовать классические транзисторные стабилизаторы тока или токовые зеркала, описанные в технической литературе.
Напряжение на выходах 13 и 14 АПН (фиг.2) зависят от токов, протекающих в резисторах нагрузки 21 и 22. В свою очередь переменные токи через эти резисторы формируются входными транзисторами 4, 5, 8, 9 (верхний канал усиления) и входными транзисторами 15, 16, 17 и 18 (нижний канал усиления). Причем эти токи имеют несколько составляющих:
- переменные токи, пропорциональные ux, формируемые верхним каналом усиления на входных транзисторах 4, 5, 8, 9;
- переменные токи, пропорциональные ux, формируемые нижним каналом усиления на входных транзисторах 15, 16, 17, 18;
- переменные токи, зависящие от сигнала управления uy транзисторами верхнего канала усиления (элементы 4, 5, 8, 9);
uy - транзисторами нижнего канала усиления (элементы 15, 16, 17, 18).
Численные значения токов , , , определяются сопротивлениями эмиттерных переходов соответствующих транзисторов, которые управляются однофазным напряжением uy. При этом увеличение положительного напряжения источника 2 входного напряжения канала «Y» uy вызывает уменьшение коэффициентов передачи сигналов ux (1) и (2) со входов Bx.x1 и Вх.x2 канала «X» через входные транзисторы 4, 5, 8, 9 (верхний канал усиления) в цепь нагрузки (фиг.3), а с другой стороны увеличение положительного напряжения: источника сигнала (2) uy приводит к увеличению противофазной передачи ux (1) и (2) через транзисторы 15, 16, 17, 18 в цепь нагрузки (11) по нижнему каналу усиления. Если uy=0, то суммарная передача ux и на выход будет близка к нулю.
Для понимания принципа действия заявляемого устройства следует обратиться к графикам (фиг.3), которые показывают, что за счет выбора площадей р-n переходов входных транзисторов (5, 8, 15, 18) в N≈16 раз больше, чем площади одиночных входных транзисторов (4, 9, 16, 17), зависимость передачи сигнала ux от напряжения и у для верхнего (4, 5, 8, 9) и нижнего (15, 16, 17, 18) каналов на выход устройства формируется справа (рабочая точка Qверх.) и слева (рабочая точка Qниж.) от экстремального значения Ky=Kmax. Поэтому положительные приращения uy вызывают, с одной стороны, увеличение передачи ux нижнего канала и уменьшение передачи uх верхнего канала (фиг.3). В конечном итоге это позволяет сформировать необходимую зависимость Ky=f(uy) при однополярном управлении каналом «Y», который может содержать только один однофазный источник напряжения управления uy.
Данные выводы подтверждаются графиками (фиг.5, фиг.6), которые свидетельствуют о том, что заявляемое устройство (фиг.2) является аналоговым перемножителем малых сигналов ux и uy (фиг.6).
Для расширения рабочего диапазона изменения ux и uy следует использовать предварительное логарифмирование этих сигналов, которое применяется в традиционных схемах перемножителей на основе ячейки Джильберта.
Первая существенная особенность заявляемого устройства, позволяющая использовать только однофазный сигнал в канале «Y», состоит в том, что площади эмиттерных переходов входных транзисторов 5, 8, 15 и 18 в N-раз превышают площади эмиттерных переходов входных транзисторов 4, 9, 16, 17. При N=16 и uy=0 коэффициенты передачи ux и в цепь нагрузки через транзисторы 4, 5, 8, 9 (верхний канал) и транзисторы 15, 16, 17, 18 (нижний канал) одинаковы и составляют, примерно, половину от максимального значения коэффициентов передачи по этим каналам. Если N≠16, то коэффициенты передачи этих каналов при uy=0 оказываются неодинаковы, что приводит к нессиметрии характеристики управления (фиг.6) и снижению допустимых амплитуд перемножаемых напряжений. При N=1, так же как и при N>>1, схема (фиг.2) теряет свойства перемножителя напряжений ux и uy. Таким образом, следует подчеркнуть, что оптимальная работоспособность схемы (фиг.2) обеспечивается только в случае, когда N=16.
Вторая существенная особенность схемы (фиг.2), обязательная для любых перемножителей, состоит в том, что передача напряжения источника 2 канала «Y» uy в цепь нагрузки 11 близка к нулю. То есть однофазный сигнал uy подавляется в заявляемом устройстве, причем это подавление обеспечивается в верхнем канале (транзисторы 4, 5, 8, 9) независимо от подавления в нижнем канале (транзисторы 15, 16, 17, 18). Данное свойство схемы снижает ее погрешность, так как АПН (фиг.2) не требует (в отличие от традиционных схем АПН) фазорасщипителей сигнала uy.
Действительно, для суммирующих точек D и C, а так же B и A в схеме (фиг.2) выполняются условия:
Следовательно, сигнал управления uy канала «Y» отсутствует в цепи нагрузки 11, что характерно для перемножителей напряжения.
Моделирование спектра выходных сигналов АПН при перемножении ux и uy с частотой 1 ГГЦ и 10 мГц показывает, что в выходном сигнале практически отсутствуют первые гармоники входных сигналов fx и fy. Данное свойство характерно для перемножителей напряжения.
Анализ предельных значений минимального напряжения источника питания 12 () показывает, что при малых амплитудах выходного напряжения в АПН (фиг.2) (например, =200 мВ) напряжение =0,4 В. Отрицательное напряжение питания (7) (при использовании известных способов его стабилизации) может принимать значение =0,9÷1 В. Следовательно, общее напряжение питания АПН (фиг.2) , что недостижимо в АПН-прототипе.
Таким образом, предлагаемое устройство выполняет функции перемножителя сигналов, может работать при малых напряжениях питания, обеспечивает более широкий диапазон рабочих частот и не требует противофазного управления по каналу «Y», а так же не имеет входных согласующих статический режим цепей, отрицательно влияющих на стабильность нуля АПН.
Источники информации
1. Патент US 7.024.448, fig.2
2. Патент US 5.157.350, fig.2
3. Патент US 5.877.974, fig4
4. Патент US 5,886.916, fig.2
5. Патент US 3.689.752
6. Патент US 5.684.419, fig.3
7. Патент US 4.458.211
8. Патент US 4.572.975
9. Патент US 5.889.425
10. Патент US 5.331.289, fig.1
11. Патент US 5.914.639, fig.4
12. Патент US 6.111.463, fig.11
13. Патент US 5.886.560, fig.1
14. Патентная заявка US 2006/0232334, fig.1
15. Патент JP 53-25780, кл. 98 (5)
16. Патент ЕР 917285, fig.1.
Claims (4)
1. Аналоговый перемножитель напряжений с низковольтным питанием, содержащий первый (1) (ux) и второй (2) противофазные источники входного напряжения канала «X», источник (3) (uy) входного напряжения канала «Y», первый (4) и второй (5) входные транзисторы, эмиттеры которых объединены и подключены к первому (6) токостабилизирующему двухполюснику, связанному вторым выводом с первым (7) источником напряжения питания, третий (8) и четвертый (9) входные транзисторы, эмиттеры которых объединены и подключены ко второму (10) токостабилизирующему двухполюснику, связанному вторым выводом с первым (7) источником питания, цепь нагрузки (11), связанную со вторым (12) источником питания, а также первым (13) и вторым (14) выходами устройства, коллекторы первого (4) и третьего (8) входных транзисторов подключены к первому (13) выходу устройства, коллекторы второго (5) и четвертого (9) входных транзисторов соединены, со вторым (14) выходом устройства, причем базы второго (5) и третьего (8) входных транзисторов объединены, а база первого (4) входного транзистора соединена с первым (1) (ux) источником входного напряжения канала «X», отличающийся тем, что в схему введены пятый (15), шестой (16), седьмой (17) и восьмой (18) входные транзисторы, эмиттер пятого (15) и шестого (16) входных транзисторов через третий (19) токостабилизирующий двухполюсник связаны с первым (7) источником питания, эмиттеры седьмого (17) и восьмого (18) входных транзисторов через четвертый (20) токостабилизирующий двухполюсник соединены с первым (7) источником питания, базы второго (5) и третьего (8), шестого (16) и седьмого (17) входных транзисторов подключены к первому (3) источнику входного напряжения uy канала «Y», база пятого (15) входного транзистора подключена к базе первого (4) входного транзистора, база восьмого (18) входного транзистора соединена с базой четвертого (9) входного транзистора и вторым (2) источником противофазного входного напряжения канала «X», коллекторы пятого (15) и седьмого (17) входных транзисторов подключены ко второму (14) выходу устройства, коллекторы шестого (16) и восьмого (18) входных транзисторов соединены с первым (13) выходом устройства.
2. Аналоговый перемножитель напряжений с низковольтным питанием по п.1, отличающийся тем, что площади эмиттерных переходов второго (5), третьего (8), пятого (15) и восьмого (18) входных транзисторов в N раз превышают площади эмиттерных p-n переходов первого (4), четвертого (9), шестого (16) и седьмого (17) входных транзисторов.
3. Аналоговый перемножитель напряжений с низковольтным питанием по п.2, отличающийся тем, что отношение площадей эмиттерных переходов N=16.
4. Аналоговый перемножитель напряжений с низковольтным питанием по п.1, отличающийся тем, что в качестве первого (6), второго (10), третьего (19) и четвертого (20) токостабилизирующих двухполюсников используются резисторы.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2010104548/09A RU2419189C1 (ru) | 2010-02-09 | 2010-02-09 | Аналоговый перемножитель напряжений с низковольтным питанием |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2010104548/09A RU2419189C1 (ru) | 2010-02-09 | 2010-02-09 | Аналоговый перемножитель напряжений с низковольтным питанием |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2419189C1 true RU2419189C1 (ru) | 2011-05-20 |
Family
ID=44733816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2010104548/09A RU2419189C1 (ru) | 2010-02-09 | 2010-02-09 | Аналоговый перемножитель напряжений с низковольтным питанием |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2419189C1 (ru) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2452010C1 (ru) * | 2011-06-08 | 2012-05-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Смеситель сигналов |
RU2467468C1 (ru) * | 2011-10-20 | 2012-11-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Широкополосный усилитель тока |
-
2010
- 2010-02-09 RU RU2010104548/09A patent/RU2419189C1/ru not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2452010C1 (ru) * | 2011-06-08 | 2012-05-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Смеситель сигналов |
RU2467468C1 (ru) * | 2011-10-20 | 2012-11-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Широкополосный усилитель тока |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7271647B2 (en) | Active polyphase filter | |
US6826393B1 (en) | Mixer circuit having component for frequency conversion | |
RU2419189C1 (ru) | Аналоговый перемножитель напряжений с низковольтным питанием | |
Navid et al. | Level-locked loop: A technique for broadband quadrature signal generation | |
CN113640576A (zh) | 射频功率检测电路及电子设备 | |
Bao et al. | A D-band frequency sixtupler MMIC with very low DC power consumption | |
RU2419188C1 (ru) | Аналоговый перемножитель напряжений с низковольтным питанием | |
RU2419190C1 (ru) | Аналоговый перемножитель напряжений с низковольтным питанием | |
RU2394358C1 (ru) | Низковольтный аналоговый перемножитель напряжений | |
RU2419145C1 (ru) | Аналоговый перемножитель напряжений | |
RU2389071C1 (ru) | Аналоговый перемножитель напряжений | |
CN201590803U (zh) | 推挽式混频器 | |
Xin et al. | Voltage-mode ultra-low power four quadrant multiplier using subthreshold PMOS | |
RU2384936C1 (ru) | Управляемый двухкаскадный дифференциальный усилитель с отрицательной обратной связью по синфазному сигналу | |
RU2384938C1 (ru) | Комплементарный дифференциальный усилитель с управляемым усилением | |
RU2595571C2 (ru) | Способ генерации и частотной модуляции высокочастотных сигналов и устройство его реализации | |
US7327997B2 (en) | High order trans-impedance filter with a single operational amplifier | |
RU2383054C1 (ru) | Аналоговый перемножитель напряжений | |
RU2396595C2 (ru) | Аналоговый перемножитель напряжений | |
RU2421897C1 (ru) | Управляемый комплементарный дифференциальный усилитель | |
RU2439694C1 (ru) | Аналоговый перемножитель напряжений | |
Keskin | Single CFA-based NICs with impedance scaling properties | |
RU2419195C1 (ru) | Каскодный усилитель с парафазным выходом | |
RU2467468C1 (ru) | Широкополосный усилитель тока | |
RU2390922C1 (ru) | Управляемый усилитель и аналоговый перемножитель сигналов на его основе |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20130210 |