Claims (60)
1. Способ согласования кодовой скорости полярного кода, содержащий этапы, на которых:1. A method for matching the code rate of a polar code, comprising the steps of:
генерируют кодированные данные посредством кодирования в полярном коде, так что указанные кодированные данные содержат множество битов;generating encoded data by encoding in a polar code such that said encoded data contains a plurality of bits;
осуществляют двухступенчатое периодическое выкалывание в указанном множестве битов для получения первой последовательности битов; иcarry out two-stage periodic puncturing in the specified set of bits to obtain the first sequence of bits; and
используют указанную первую последовательность в качестве битов, подлежащих передаче.using the specified first sequence as bits to be transmitted.
2. Способ по п. 1, в котором этап осуществления двухступенчатого периодического выкалывания в множестве битов для получения первой последовательности битов содержит подэтапы, на которых:2. The method of claim 1, wherein the step of performing a two-stage periodic puncturing in a plurality of bits to obtain a first sequence of bits comprises sub-steps in which:
осуществляют первый этап периодического выкалывания в множестве битов в соответствии с первым режимом выкалывания; иperforming a first puncturing step in a plurality of bits in accordance with a first puncturing mode; and
осуществляют, в соответствии со вторым режимом выкалывания, второй этап периодического выкалывания в множестве битов, полученном после первого этапа периодического выкалывания, для получения первой последовательности битов.carry out, in accordance with the second puncturing mode, the second stage of periodic puncturing in the set of bits obtained after the first stage of periodic puncturing, to obtain the first sequence of bits.
3. Способ по п. 1 или 2, дополнительно содержащий, после этапа получения первой последовательности битов, этап, на котором:3. The method of claim 1 or 2, further comprising, after the step of obtaining the first sequence of bits, a step in which:
осуществляют перемежение первой последовательности битов для получения второй последовательности битов; иinterleaving the first sequence of bits to obtain a second sequence of bits; and
соответственно, после получения второй последовательности битов, способ дополнительно содержит этап, на котором:accordingly, after receiving the second sequence of bits, the method further comprises the step of:
используют указанную вторую последовательность битов в качестве битов, подлежащих передаче.using said second sequence of bits as bits to be transmitted.
4. Способ по п. 3, дополнительно содержащий, после этапа использования второй последовательности битов в качестве битов, подлежащих передаче, этап, на котором:4. The method of claim 3, further comprising, after the step of using the second sequence of bits as bits to be transmitted, a step in which:
определяют, в соответствии с параметром версии избыточности (RV), стартовую точку, являющуюся начальной для передачи битов, подлежащих передаче, при повторной передаче согласно гибридному автоматическому запросу повторной передачи (HARQ), причем указанная точка находится среди совокупности битов, подлежащих передаче.determining, in accordance with the redundancy version (RV) parameter, a starting point that is the starting point for transmitting the bits to be transmitted during retransmission according to the hybrid automatic retransmission request (HARQ), said point being among the set of bits to be transmitted.
5. Способ по п. 3, дополнительно содержащий, после этапа использования второй последовательности битов в качестве битов, подлежащих передаче, этап, на котором:5. The method of claim 3, further comprising, after the step of using the second sequence of bits as bits to be transmitted, the step of:
получают, во второй последовательности битов, посредством последовательного захвата или повторения, передаваемые биты, подлежащие передаче при повторной передаче HARQ.receive, in a second sequence of bits, by sequentially capturing or repeating, the transmitted bits to be transmitted upon retransmission of the HARQ.
6. Способ согласования кодовой скорости полярного кода, содержащий этапы, на которых:6. A method for matching the code rate of a polar code, comprising the steps of:
генерируют кодированные данные посредством кодирования в полярном коде, так что указанные кодированные данные содержат множество системных битов и множество контрольных битов;generating encoded data by encoding in a polar code such that said encoded data contains a plurality of system bits and a plurality of control bits;
осуществляют двухступенчатое периодическое выкалывание в множестве системных битов для получения первой последовательности битов; и осуществляют двухступенчатое периодическое выкалывание в множестве контрольных битов для получения второй последовательности битов; иperforming two-stage periodic puncturing in a plurality of system bits to obtain a first sequence of bits; and carry out two-stage periodic puncturing in the set of control bits to obtain a second sequence of bits; and
последовательно записывают указанные первую последовательность битов и вторую последовательность битов в кэш, в качестве битов подлежащих передаче.sequentially write the indicated first sequence of bits and the second sequence of bits in the cache, as the bits to be transmitted.
7. Способ по п. 6, в котором этап осуществления двухступенчатого периодического выкалывания в множестве системных битов для получения первой последовательности битов содержит подэтапы, на которых:7. The method of claim 6, wherein the step of performing a two-stage periodic puncturing in a plurality of system bits to obtain a first sequence of bits comprises sub-steps in which:
осуществляют первый этап периодического выкалывания в множестве системных битов в соответствии с первым режимом выкалывания; иperforming a first puncturing step in a plurality of system bits in accordance with a first puncturing mode; and
осуществляют в соответствии со вторым режимом выкалывания второй этап периодического выкалывания в множестве системных битов, полученном после первого этапа периодического выкалывания, для получения первой последовательности битов.in accordance with a second puncturing mode, a second periodically puncturing step is performed in a plurality of system bits obtained after the first periodical puncturing step to obtain a first sequence of bits.
8. Способ по п. 7, в котором этап осуществления двухступенчатого периодического выкалывания в множестве контрольных битов для получения второй последовательности битов содержит подэтапы, на которых:8. The method of claim 7, wherein the step of performing a two-stage periodic puncturing in the plurality of control bits to obtain a second sequence of bits comprises sub-steps in which:
осуществляют первый этап периодического выкалывания в множестве контрольных битов в соответствии с первым режимом выкалывания; иcarry out the first stage of periodic puncturing in the set of control bits in accordance with the first puncturing mode; and
осуществляют, в соответствии со вторым режимом выкалывания, второй этап периодического выкалывания в множестве контрольных битов, полученном после первого этапа периодического выкалывания, для получения второй последовательности битов.carry out, in accordance with the second puncturing mode, the second stage of periodic puncturing in the set of control bits obtained after the first stage of periodic puncturing, to obtain a second sequence of bits.
9. Способ по любому из пп. 6-8, в котором этап последовательной записи указанных первой последовательности битов и второй последовательности битов в кэш, в качестве битов подлежащих передаче, содержит подэтап, на котором:9. The method according to any one of paragraphs. 6-8, in which the step of sequentially writing said first sequence of bits and a second sequence of bits to the cache, as bits to be transmitted, comprises a sub-step in which:
последовательно записывают указанные первую последовательность битов и вторую последовательность битов в циклический кэш, в качестве битов подлежащих передаче.sequentially write the indicated first sequence of bits and the second sequence of bits in a circular cache, as bits to be transmitted.
10. Способ по п. 9, дополнительно содержащий, после этапа осуществления последовательной записи указанных первой последовательности битов и второй последовательности битов в циклический кэш, в качестве битов подлежащих передаче, этап, на котором:10. The method of claim 9, further comprising, after the step of sequentially recording said first sequence of bits and a second sequence of bits in a circular cache, as bits to be transmitted, the step of:
определяют, в соответствии с параметром версии избыточности (RV), стартовую точку в циклическом кэше, содержащем биты, подлежащие передаче, являющуюся начальной для передач битов, подлежащих передаче, при повторной передачи согласно гибридному автоматическому запросу повторной передачи (HARQ), причем указанная точка находится среди совокупности битов, подлежащих передаче.determine, in accordance with the redundancy version (RV) parameter, the start point in the cyclic cache containing the bits to be transmitted, which is the starting point for the transmission of the bits to be transmitted, when retransmitted according to the hybrid automatic retransmission request (HARQ), and the specified point is among the set of bits to be transmitted.
11. Способ по любому из пп. 6-8, в котором этап последовательной записи первой последовательности битов и второй последовательности битов в кэш в качестве битов, подлежащих передаче, содержит подэтапы, на которых:11. The method according to any one of paragraphs. 6-8, in which the step of sequentially writing the first sequence of bits and the second sequence of bits to the cache as bits to be transmitted contains sub-steps in which:
сначала записывают первую последовательность битов в область кэша и затем записывают вторую последовательность битов в указанную область кэша для получения третьей последовательности битов; и используют указанную третью последовательность битов в качестве битов, подлежащих передаче.first writing the first sequence of bits to the cache region and then writing the second sequence of bits to the indicated region of the cache to obtain a third sequence of bits; and using said third sequence of bits as bits to be transmitted.
12. Способ по п. 11, дополнительно содержащий, после этапов записи сначала первой последовательности битов в область кэша и затем записи второй последовательности битов в указанную область кэша для получения третьей последовательности битов; и использования указанной третьей последовательности битов в качестве битов, подлежащих передаче, этап, на котором:12. The method of claim 11, further comprising, after the steps of first recording a first sequence of bits in a cache region and then writing a second sequence of bits to a specified cache region to obtain a third sequence of bits; and using said third sequence of bits as bits to be transmitted, the step of:
получают, в третьей последовательности битов посредством последовательного захвата или повторения, передаваемые биты, подлежащие передаче в процессе повторной передачи HARQ.receive, in a third sequence of bits by successively capturing or repeating, the transmitted bits to be transmitted during the HARQ retransmission process.
13. Устройство согласования кодовой скорости полярного кода, содержащее:13. A device for matching the code rate of the polar code, comprising:
первый модуль кодирования для генерирования кодированных данных посредством кодирования в полярном коде, так что полученные кодированные данные содержат множество битов;a first encoding module for generating encoded data by encoding in a polar code, such that the obtained encoded data contains a plurality of bits;
модуль согласования скорости для осуществления двухступенчатого периодического выкалывания в указанном множестве битов для получения первой последовательности битов; иa rate matching module for performing a two-stage periodic puncturing in said set of bits to obtain a first sequence of bits; and
процессорный модуль для использования первой последовательности битов в качестве битов, подлежащих передаче.a processor module for using the first sequence of bits as bits to be transmitted.
14. Устройство по п. 13, в котором модуль согласования скоростей выполнен с возможностью:14. The device according to p. 13, in which the module matching the speeds made with the possibility of:
осуществления первого этапа периодического выкалывания в множестве битов в соответствии с первым режимом выкалывания; иthe implementation of the first stage of periodic puncturing in a variety of bits in accordance with the first puncturing mode; and
осуществления, в соответствии со вторым режимом выкалывания, второго этапа периодического выкалывания в множестве битов, полученном после первого этапа периодического выкалывания, для получения первой последовательности битов.the implementation, in accordance with the second puncturing mode, of the second step of periodically puncturing in a plurality of bits obtained after the first step of periodically puncturing, to obtain a first sequence of bits.
15. Устройство по п. 13 или 14, дополнительно содержащее:15. The device according to p. 13 or 14, further comprising:
второй модуль кодирования, выполненный с возможностью перемежения первой последовательности битов для получения второй последовательности битов; иa second coding unit configured to interleave the first sequence of bits to obtain a second sequence of bits; and
соответственно, процессорный модуль дополнительно выполнен с возможностью использования второй битовой последовательности в качестве битов, подлежащих передаче.accordingly, the processor module is further configured to use the second bit sequence as bits to be transmitted.
16. Устройство по п. 15, в котором процессорный модуль дополнительно выполнен с возможностью определения, в соответствии с параметром версии избыточности (RV), стартовой точки, являющейся началом передачи битов, подлежащих передаче, в процессе повторной передачи согласно HARQ, расположенной среди совокупности битов, подлежащих передаче.16. The device according to p. 15, in which the processor module is further configured to determine, in accordance with the parameter of the redundancy version (RV), the start point, which is the beginning of the transmission of bits to be transmitted, in the process of retransmission according to HARQ, located among the set of bits to be transferred.
17. Устройство по п. 15, в котором процессорный модуль дополнительно выполнен с возможностью получения, во второй последовательности битов, посредством последовательного захвата или повторения, передаваемых битов, подлежащих передаче в процессе повторной передачи HARQ.17. The device according to p. 15, in which the processor module is further configured to receive, in a second sequence of bits, by sequentially capturing or repeating the transmitted bits to be transmitted during the HARQ retransmission process.
18. Устройство согласования кодовой скорости полярного кода, содержащее:18. A device for matching the code rate of the polar code, comprising:
модуль кодирования для генерирования кодированных данных, посредством кодирования в полярном коде, причем указанные кодированные данные содержат множество системных битов и множество контрольных битов;an encoding module for generating encoded data by encoding in a polar code, said encoded data comprising a plurality of system bits and a plurality of control bits;
модуль согласования скорости для: осуществления двухступенчатого периодического выкалывания в множестве системных битов для получения первой последовательности битов; и осуществления двухступенчатого периодического выкалывания в множестве контрольных битов для получения второй последовательности битов; иa rate matching module for: performing a two-stage periodic puncturing in a plurality of system bits to obtain a first sequence of bits; and performing a two-stage periodic puncturing in a plurality of control bits to obtain a second sequence of bits; and
модуль записи для последовательной записи указанных первой последовательности битов и второй последовательности битов в кэш в качестве битов, подлежащих передаче.a writing unit for sequentially writing said first sequence of bits and a second sequence of bits to the cache as bits to be transmitted.
19. Устройство по п. 18, в котором модуль согласования скоростей дополнительно выполнен с возможностью:19. The device according to p. 18, in which the module matching the speeds is additionally configured to:
осуществления первого этапа периодического выкалывания в множестве системных битов в соответствии с первым режимом выкалывания; и осуществления в соответствии со вторым режимом выкалывания второго этапа периодического выкалывания в множестве системных битов, полученном после первого этапа периодического выкалывания, для получения первой последовательности битов.the implementation of the first stage of periodic puncturing in a variety of system bits in accordance with the first puncturing mode; and performing, in accordance with the second puncturing mode, a second periodic puncturing step in a plurality of system bits obtained after the first periodic puncturing step to obtain a first sequence of bits.
20. Устройство по п. 18, в котором модуль согласования скоростей дополнительно выполнен с возможностью:20. The device according to p. 18, in which the module matching the speeds is additionally configured to:
осуществления первого этапа периодического выкалывания в множестве контрольных битов в соответствии с первым режимом выкалывания; и осуществления, в соответствии со вторым режимом выкалывания, второго этапа периодического выкалывания в множестве контрольных битов, полученном после первого этапа периодического выкалывания, для получения второй последовательности битов.the implementation of the first stage of periodic puncturing in the set of control bits in accordance with the first puncturing mode; and implementing, in accordance with a second puncturing mode, a second periodically puncturing step in a plurality of control bits obtained after the first periodical puncturing step to obtain a second sequence of bits.
21. Устройство по любому из пп. 18-20, в котором модуль записи дополнительно выполнен с возможностью:21. The device according to any one of paragraphs. 18-20, in which the recording module is additionally configured to:
последовательной записи первой последовательности битов и второй последовательности битов в циклический кэш в качестве битов, подлежащих передаче.sequentially writing the first bit sequence and the second bit sequence to the cyclic cache as bits to be transmitted.
22. Устройство по п. 21, дополнительно содержащее процессорный модуль, выполненный с возможностью определения, в соответствии с параметром версии избыточности (RV), стартовой точки в циклическом кэше, содержащем биты, подлежащие передаче, являющейся точкой начала передачи битов, подлежащих передаче, при повторной передаче согласно HARQ, расположенной среди совокупности битов, подлежащих передаче.22. The device according to p. 21, further comprising a processor module configured to determine, in accordance with the parameter of the redundancy (RV) version, the start point in the cyclic cache containing the bits to be transmitted, which is the starting point for transmitting the bits to be transmitted when retransmission according to HARQ located among the set of bits to be transmitted.
23. Устройство по любому из пп. 18-20, в котором модуль записи дополнительно выполнен с возможностью:23. The device according to any one of paragraphs. 18-20, in which the recording module is additionally configured to:
сначала записи первой последовательности битов в область кэша и затем записи второй последовательности битов в указанную область кэша для получения третьей последовательности битов; и использования указанной третьей последовательности битов в качестве битов, подлежащих передаче.first writing the first sequence of bits to the cache region and then writing the second sequence of bits to the indicated region of the cache to obtain a third sequence of bits; and using said third sequence of bits as bits to be transmitted.
24. Устройство по п. 23, в котором процессорный модуль дополнительно выполнен с возможностью получения, в третьей последовательности битов посредством последовательного захвата или повторения, передаваемых битов, подлежащих передаче при повторной передаче HARQ.24. The device according to p. 23, in which the processor module is further configured to receive, in a third sequence of bits by sequentially capturing or repeating, the transmitted bits to be transmitted during retransmission of the HARQ.
25. Устройство, содержащее процессор и память, при этом память хранит инструкции, вызывающие, при их исполнении процессором, выполнение способа по любому из пп. 1, 2, 4-8, 10 и 12.25. A device containing a processor and memory, while the memory stores instructions that, when executed by the processor, cause the method according to any one of paragraphs. 1, 2, 4-8, 10 and 12.