RU2015151181A - Режим слежения в устройстве обработки в системах трассировки команд - Google Patents

Режим слежения в устройстве обработки в системах трассировки команд Download PDF

Info

Publication number
RU2015151181A
RU2015151181A RU2015151181A RU2015151181A RU2015151181A RU 2015151181 A RU2015151181 A RU 2015151181A RU 2015151181 A RU2015151181 A RU 2015151181A RU 2015151181 A RU2015151181 A RU 2015151181A RU 2015151181 A RU2015151181 A RU 2015151181A
Authority
RU
Russia
Prior art keywords
packet
command
execution mode
tmx
transaction
Prior art date
Application number
RU2015151181A
Other languages
English (en)
Other versions
RU2635044C2 (ru
Inventor
Тило ШМИТ
Петер ЛАХНЕР
Биман СТРОНГ
Офер ЛЕВИ
Томас ТОЛЛ
Мэтью МЕРТЕН
Тун ЛИ
Рави РАДЖВАР
Конрад ЛАИ
Original Assignee
Интел Корпорейшн
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Интел Корпорейшн filed Critical Интел Корпорейшн
Publication of RU2015151181A publication Critical patent/RU2015151181A/ru
Application granted granted Critical
Publication of RU2635044C2 publication Critical patent/RU2635044C2/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30181Instruction operation extension or modification
    • G06F9/30189Instruction operation extension or modification according to execution mode, e.g. mode flag
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software
    • G06F11/362Software debugging
    • G06F11/3636Software debugging by tracing the execution of the program
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Debugging And Monitoring (AREA)
  • General Health & Medical Sciences (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Cardiology (AREA)

Claims (43)

1. Устройство обработки, содержащее:
модуль трассировки команд (IT), выполненный с возможностью:
приема указания на изменение текущего режима выполнения в устройстве обработки;
определения, что текущий режим выполнения, соответствующий принятому указанию, отличен от значения режима выполнения, содержащегося в первом пакете режима выполнения (ЕМ), ранее сгенерированном IT-модулем; и
генерации, на основе определения отличия текущего режима выполнения, второго ЕМ-пакета, предоставляющего значение текущего режима выполнения в устройстве обработки, для указания изменения режима выполнения команды на трассе, генерируемой IT-модулем.
2. Устройство обработки по п. 1, в котором IT-модуль выполнен с возможностью генерации пакета указателя команд режима выполнения (EMIP), связанного со вторым ЕМ-пакетом, причем EMIP-пакет идентифицирует указатель команды (IP), соответствующий следующей команде, подлежащей выполнению на трассе в текущем режиме выполнения, так что EMIP-пакет идентифицирует указатель IP первой команды, подлежащей выполнению на трассе в текущем режиме выполнения, при предоставлении вторым ЕМ-пакетом указания на изменение режима выполнения в устройстве обработки.
3. Устройство обработки по п. 1, в котором IT-модуль дополнительно выполнен с возможностью генерации пакетов памяти транзакций (ТМХ), содержащих схему n-битового режима в журнале пакетов, где n равно по меньшей мере двум, причем n-битовый режим указывает состояние транзакции для ТМХ-операции.
4. Устройство обработки по п. 1, в котором состояние транзакции для ТМХ-операции, связанной с битом схемы n-битового режима, содержит отбрасывание ТМХ-операции или фиксацию ТМХ-операции.
5. Устройство обработки по п. 4, в котором IT-модуль дополнительно выполнен с возможностью генерации пакета указателя исходной команды памяти транзакций (STMXIP), связанного с ТМХ-пакетом, при этом при указании связанным ТМХ-пакетом на изменение состояния транзакции STMXIP-пакет идентифицирует указатель команды (IP), соответствующий последней команде, подлежащей выполнению в прежнем состоянии транзакции, или указатель команды (IP), соответствующий следующей команде, подлежащей выполнению в прежнем состоянии транзакции, или указатель команды (IP), соответствующий первой команде, подлежащей выполнению в измененном состоянии транзакции, при этом прежнее состояние транзакции предшествует измененному состоянию транзакции.
6. Устройство обработки по п. 4, в котором IT-модуль дополнительно выполнен с возможностью генерации пакета указателя целевой команды памяти транзакций (TTMXIP), связанного с ТМХ-пакетом, причем TTMXIP-пакет предоставляет указатель команды (IP), соответствующий следующей команде, подлежащей выполнению после отбрасывания ТМХ-операции.
7. Система, содержащая:
запоминающее устройство; и
устройство обработки, соединенное с возможностью связи с запоминающим устройством, причем устройство обработки содержит:
модуль планирования и выполнения; и
модуль изъятия, соединенный с возможностью связи с модулем планирования и выполнения, причем модуль изъятия содержит модуль трассировки команд (IT), выполненный с возможностью:
генерации пакетов памяти транзакций (ТМХ), содержащих схему n-битового режима в журнале пакетов, где n равно по меньшей мере двум, причем n-битовый режим указывает состояние транзакции для ТМХ-операции.
8. Система по п. 7, в которой состояние транзакции для ТМХ-операции, связанной с битом схемы n-битового режима, содержит отбрасывание ТМХ-операции или фиксацию ТМХ-операции.
9. Система по п. 8, в которой IT-модуль выполнен с возможностью генерации пакета указателя исходной команды памяти транзакций (STMXIP), связанного с ТМХ-пакетом, при этом при указании связанного ТМХ-пакета на изменение состояния транзакции STMXIP-пакет идентифицирует указатель команды (IP), соответствующий последней команде, подлежащей выполнению в прежнем состоянии транзакции, или указатель команды (IP), соответствующий следующей команде, подлежащей выполнению в прежнем состоянии транзакции, или указатель команды (IP), соответствующий первой команде, подлежащей выполнению в измененном состоянии транзакции, при этом прежнее состояние транзакции предшествует измененному состоянию транзакции.
10. Система по п. 8, в которой IT-модуль дополнительно выполнен с возможностью генерации пакета указателя целевой команды памяти транзакций (TTMXIP), связанного с ТМХ-пакетом, причем TTMXIP-пакет предоставляет указатель команды (IP), соответствующий следующей команде, подлежащей выполнению после отбрасывания ТМХ-операции.
11. Система по п. 7, в которой IT-модуль выполнен с возможностью:
приема указания на изменение текущего режима выполнения в устройстве обработки;
определения, что текущий режим выполнения, соответствующий принятому указанию, отличен от значения режима выполнения, содержащегося в первом пакете режима выполнения (ЕМ), ранее сгенерированном IT-модулем; и
генерации, на основе определения отличия текущего режима выполнения, второго ЕМ-пакета, предоставляющего значение текущего режима выполнения в процессорном устройстве для указания изменения режима выполнения команды на трассе, генерируемой IT-модулем.
12. Система по п. 11, в которой IT-модуль дополнительно выполнен с возможностью генерации пакета указателя команд режима выполнения (EMIP), связанного со вторым ЕМ-пакетом, причем EMIP-пакет идентифицирует указатель команды (IP), соответствующий следующей команде, подлежащей выполнению на трассе в текущем режиме выполнения, при этом EMIP-пакет идентифицирует IP первой команды, подлежащей выполнению на трассе в текущем режиме выполнения, при предоставлении вторым ЕМ-пакетом указания на изменение режима выполнения в устройстве обработки.
13. Способ, содержащий этапы, на которых:
принимают устройством обработки указание на изменение текущего режима выполнения в устройстве обработки;
определяют устройством обработки, что текущий режим выполнения, соответствующий принятому указанию, отличен от значения режима выполнения, содержащегося в первом пакете режима выполнения (ЕМ), ранее сгенерированном IT-модулем; и
генерируют на основе определения отличия текущего режима выполнения второй ЕМ-пакет, предоставляющий значение текущего режима выполнения в устройстве обработки для указания изменения режима выполнения команды на трассе, генерируемой IT-модулем.
14. Способ по п. 13, дополнительно содержащий этап, на котором генерируют пакет указателя команд режима выполнения (EMIP), связанный со вторым ЕМ-пакетом, причем EMIP-пакет идентифицирует указатель команды (IP), соответствующий следующей команде, подлежащей выполнению на трассе в текущем режиме выполнения, при этом EMIP-пакет идентифицирует IP первой команды, подлежащей выполнению на трассе в текущем режиме выполнения, при предоставлении вторым ЕМ-пакетом указания на изменение режима выполнения в устройстве обработки.
15. Способ по п. 13, дополнительно содержащий этап, на котором генерируют пакеты памяти транзакций (ТМХ), содержащие схему n-битового режима в журнале пакетов, где n равно по меньшей мере двум, причем n-битовый режим обозначает состояние транзакции для ТМХ-операции.
16. Способ по п. 15, в котором состояние транзакции для ТМХ-операции, связанной с битом схемы n-битового режима, содержит отбрасывание ТМХ-операции или фиксацию ТМХ-операции.
17. Способ по п. 16, дополнительно содержащий этап, на котором генерируют пакет указателя исходной команды памяти транзакций (STMXIP), связанный с ТМХ-пакетом, при этом при указании связанным ТМХ-пакетом на изменение состояния транзакции STMXIP-пакет идентифицирует указатель команды (IP), соответствующий последней команде, подлежащей выполнению в прежнем состоянии транзакции, или указатель команды (IP), соответствующий следующей команде, подлежащей выполнению в прежнем состоянии транзакции, или указатель команды (IP), соответствующий первой команде, подлежащей выполнению в измененном состоянии транзакции, при этом прежнее состояние транзакции предшествует измененному состоянию транзакции.
18. Способ по п. 16, дополнительно содержащий этап, на котором генерируют пакет указателя целевой команды памяти транзакций (TTMXIP), связанный с ТМХ-пакетом, при этом TTMXIP-пакет предоставляет указатель команды (IP), соответствующий следующей команде, подлежащей выполнению после отбрасывания ТМХ-операции.
19. Энергонезависимый машиночитаемый носитель информации, содержащий данные, которые при доступе к ним устройства обработки вызывают выполнение устройством обработки операций, содержащих:
генерацию пакетов памяти транзакций (ТМХ), содержащих схему n-битового режима в журнале пакетов, где n равно по меньшей мере двум, причем n-битовый режим указывает состояние транзакции для ТМХ-операции.
20. Энергонезависимый машиночитаемый носитель информации по п. 19, в котором состояние транзакции для ТМХ-операции, связанной с битом схемы n-битового режима, содержит отбрасывание ТМХ-операции или фиксацию ТМХ-операции.
21. Энергонезависимый машиночитаемый носитель информации по п. 19, в котором операции дополнительно содержат генерацию пакета указателя исходной команды памяти транзакций (STMXIP), связанного с ТМХ-пакетом, при этом при указании связанным ТМХ-пакетом на изменение состояния транзакции STMXIP-пакет идентифицирует указатель команды (IP), соответствующий последней команде, подлежащей выполнению в прежнем состоянии транзакции, или указатель команды (IP), соответствующий следующей команде, подлежащей выполнению в прежнем состоянии транзакции, или указатель команды (IP), соответствующий первой команде, подлежащей выполнению в измененном состоянии транзакции, при этом прежнее состояние транзакции предшествует измененному состоянию транзакции.
22. Энергонезависимый машиночитаемый носитель информации по п. 19, в котором операции дополнительно содержат генерацию пакета указателя целевой команды памяти транзакций (TTMXIP), связанного с ТМХ-пакетом, при этом TTMXIP-пакет предоставляет указатель команды (IP), соответствующий следующей команде, подлежащей выполнению после отбрасывания ТМХ-операции.
23. Энергонезависимый машиночитаемый носитель информации по п. 19, в котором операции дополнительно содержат:
прием указания на изменение текущего режима выполнения в устройстве обработки;
определение, что текущий режим выполнения, соответствующий принятому указанию, отличен от значения режима выполнения, содержащегося в первом пакете режима выполнения (ЕМ), ранее сгенерированном IT-модулем; и
генерацию, на основе определения отличия текущего режима выполнения второго ЕМ-пакета, предоставляющего значение текущего режима выполнения в устройстве обработки для указания на изменение режима выполнения команды на трассе, генерируемой IT-модулем.
24. Энергонезависимый машиночитаемый носитель информации по п. 23, в котором операции дополнительно содержат генерацию пакета указателя команд режима выполнения (EMIP), связанного со вторым ЕМ-пакетом, причем EMIP-пакет идентифицирует указатель команды (IP), соответствующий следующей команде, подлежащей выполнению на трассе в текущем режиме выполнения, при этом EMIP-пакет идентифицирует указатель IP первой команды, подлежащей выполнению на трассе в текущем режиме выполнения, при предоставлении вторым ЕМ-пакетом указания на изменение режима выполнения в устройстве обработки.
RU2015151181A 2013-06-27 2013-06-27 Режим слежения в устройстве обработки в системах трассировки команд RU2635044C2 (ru)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2013/048089 WO2014209312A1 (en) 2013-06-27 2013-06-27 Tracking mode of a processing device in instruction tracing systems

Publications (2)

Publication Number Publication Date
RU2015151181A true RU2015151181A (ru) 2017-06-01
RU2635044C2 RU2635044C2 (ru) 2017-11-08

Family

ID=52116768

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2015151181A RU2635044C2 (ru) 2013-06-27 2013-06-27 Режим слежения в устройстве обработки в системах трассировки команд

Country Status (6)

Country Link
US (1) US10331452B2 (ru)
EP (1) EP3014452B1 (ru)
CN (1) CN105229616B (ru)
BR (1) BR112015029860B1 (ru)
RU (1) RU2635044C2 (ru)
WO (1) WO2014209312A1 (ru)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9612938B2 (en) * 2013-05-16 2017-04-04 Intel Corporation Providing status of a processing device with periodic synchronization point in instruction tracing system
US9778945B2 (en) * 2015-02-10 2017-10-03 Red Hat Israel, Ltd. Providing mode-dependent virtual machine function code
GB2536871A (en) * 2015-03-04 2016-10-05 Advanced Risc Mach Ltd An apparatus and method to generate trace data in response to transactional execution
US10430249B2 (en) * 2016-11-02 2019-10-01 Red Hat Israel, Ltd. Supporting quality-of-service for virtual machines based on operational events
US10180799B2 (en) * 2017-02-02 2019-01-15 Microsoft Technology Licensing, Llc Efficient retrieval of memory values during trace replay
CN109375947B (zh) * 2018-10-30 2021-04-20 杭州炎魂网络科技有限公司 一种对于软件执行改变的方法及其系统
CN111310172B (zh) * 2018-12-12 2022-03-11 北京忆芯科技有限公司 通过反汇编验证处理器执行轨迹的方法及控制部件
CN112579169B (zh) * 2019-09-27 2024-04-09 阿里巴巴集团控股有限公司 处理器追踪流的生成方法及装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2389432B (en) * 2002-06-07 2005-09-07 Advanced Risc Mach Ltd Instruction tracing in data processing systems
US7519497B2 (en) 2002-12-17 2009-04-14 Texas Instruments Incorporated Apparatus and method for state selectable trace stream generation
US7287245B2 (en) * 2003-09-17 2007-10-23 Faraday Technology Corp. Method for real-time instruction information tracing
US7493599B2 (en) * 2003-11-26 2009-02-17 Intel Corporation Device, system and method for detection and handling of misaligned data access
US7987393B2 (en) * 2005-05-16 2011-07-26 Texas Instruments Incorporated Determining operating context of an executed instruction
US8352713B2 (en) 2006-08-09 2013-01-08 Qualcomm Incorporated Debug circuit comparing processor instruction set operating mode
US8140912B2 (en) * 2006-11-02 2012-03-20 Nec Corporation Semiconductor integrated circuits and method of detecting faults of processors
CN100552632C (zh) 2006-11-06 2009-10-21 佳世达科技股份有限公司 操作调度系统及方法
US8719807B2 (en) * 2006-12-28 2014-05-06 Intel Corporation Handling precompiled binaries in a hardware accelerated software transactional memory system
US8539485B2 (en) * 2007-11-20 2013-09-17 Freescale Semiconductor, Inc. Polling using reservation mechanism
US8627017B2 (en) * 2008-12-30 2014-01-07 Intel Corporation Read and write monitoring attributes in transactional memory (TM) systems
JP5376509B2 (ja) * 2009-03-16 2013-12-25 スパンション エルエルシー 実行履歴トレース方法
GB2481385B (en) 2010-06-21 2018-08-15 Advanced Risc Mach Ltd Tracing speculatively executed instructions
US20120042212A1 (en) * 2010-08-10 2012-02-16 Gilbert Laurenti Mixed Mode Processor Tracing
US9298632B2 (en) * 2012-06-28 2016-03-29 Intel Corporation Hybrid cache state and filter tracking of memory operations during a transaction

Also Published As

Publication number Publication date
EP3014452A1 (en) 2016-05-04
RU2635044C2 (ru) 2017-11-08
US10331452B2 (en) 2019-06-25
EP3014452A4 (en) 2017-04-26
EP3014452B1 (en) 2019-06-05
BR112015029860B1 (pt) 2021-12-07
CN105229616A (zh) 2016-01-06
BR112015029860A2 (pt) 2017-07-25
WO2014209312A1 (en) 2014-12-31
US20150006717A1 (en) 2015-01-01
CN105229616B (zh) 2018-06-29

Similar Documents

Publication Publication Date Title
RU2015151181A (ru) Режим слежения в устройстве обработки в системах трассировки команд
CN109643346B (zh) 控制流完整性
US9979746B2 (en) Method and apparatus for detecting hidden content of web page
CA2983479A1 (en) Method for accessing extended memory, device, and system
KR20200077401A (ko) 분기 및 페치 파이프라인들을 위한 예측 실패 복구 장치 및 방법
US20170039070A1 (en) Mechanism for facilitating dynamic and efficient management of instruction atomicity volations in software programs at computing systems
KR20140024060A (ko) 랭크-특정 순환 중복 검사
CN111800490B (zh) 获取网络行为数据的方法、装置及终端设备
US20150033234A1 (en) Providing queue barriers when unsupported by an i/o protocol or target device
US20140006623A1 (en) Performance of predicted actions
US20120185833A1 (en) Code generator and method for generating extra code for a virtual machine
CN112069072A (zh) 一种机器人仿真控制系统、方法、服务器及存储介质
US20160034401A1 (en) Instruction Cache Management Based on Temporal Locality
US9658940B2 (en) Method to efficiently implement synchronization using software managed address translation
US9639472B2 (en) Prefetch list management in a computer system
US9798850B2 (en) System and method for combined path tracing in static timing analysis
WO2017084402A1 (zh) 一种多应用程序的调试系统和方法
US9424164B2 (en) Memory error tracking in a multiple-user development environment
JP6717184B2 (ja) 車載制御装置
JP2019030025A (ja) イーサネット(登録商標)フレーム検知回路
KR102287300B1 (ko) 데이터 처리 아키텍쳐 및 데이터 처리 방법
US9934124B2 (en) Implementation of processor trace in a processor that supports binary translation
CN104348748A (zh) 一种限制网速的方法及系统
US8837314B2 (en) Connection timeout management in a communication network with network redundancy
US10747644B2 (en) Method of executing instructions of core, method of debugging core system, and core system

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20190628