RU2012155249A - CONTROLLED OBJECTS IMPORT PROTECTION DEVICE BASED ON XOR LOGIC - Google Patents

CONTROLLED OBJECTS IMPORT PROTECTION DEVICE BASED ON XOR LOGIC Download PDF

Info

Publication number
RU2012155249A
RU2012155249A RU2012155249/08A RU2012155249A RU2012155249A RU 2012155249 A RU2012155249 A RU 2012155249A RU 2012155249/08 A RU2012155249/08 A RU 2012155249/08A RU 2012155249 A RU2012155249 A RU 2012155249A RU 2012155249 A RU2012155249 A RU 2012155249A
Authority
RU
Russia
Prior art keywords
generator
psp
output
input
unit
Prior art date
Application number
RU2012155249/08A
Other languages
Russian (ru)
Other versions
RU2520413C1 (en
Inventor
Дмитрий Леонидович Осипов
Владимир Александрович Бурмистров
Алексей Андреевич Гавришев
Максим Алексеевич Порублев
Original Assignee
Федеральное государственное автономное образовательное учреждение высшего профессионального образования "Северо-Кавказский федеральный университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное автономное образовательное учреждение высшего профессионального образования "Северо-Кавказский федеральный университет" filed Critical Федеральное государственное автономное образовательное учреждение высшего профессионального образования "Северо-Кавказский федеральный университет"
Priority to RU2012155249/08A priority Critical patent/RU2520413C1/en
Application granted granted Critical
Publication of RU2012155249A publication Critical patent/RU2012155249A/en
Publication of RU2520413C1 publication Critical patent/RU2520413C1/en

Links

Abstract

Устройство имитозащиты группы контролируемых объектов состоит из блока контроля, содержащего блок управления, блок формирования кодограммы следующего такта, генератор первой псевдослучайной последовательности (генератор ПСП-1), блок модулятора, генератор второй псевдослучайной последовательности (генератор ПСП-2), коммутатор, содержащий коммутирующий блок с N линиями связи, N блоков сравнения по числу контролируемых объектов, каждый из которых состоит из запоминающего устройства значения генератора ПСП-2 блока контроля (ЗУ значения генератора ПСП-2 блока контроля), блока логических операций XOR (логическая операция «исключающее ИЛИ»), состоящего из n блоков XOR, по числу разрядов в двоичном представлении кодограмм первой и второй псевдослучайных последовательностей, запоминающего устройства значения генератора ПСП-2 контролируемых объектов (ЗУ значения генератора ПСП-2 контролируемых объектов), блока контроля исправности объекта и контролируемого объекта, состоящего из блока памяти следующего такта, блока сравнения, демодулятора, блока памяти, согласующего устройства, модулятора, генератора ПСП-2, причем первый выход блока управления, входящего в состав блока контроля, подключен к первому входу блока формирования кодограммы следующего такта, второй выход блока управления подключен к первому входу управления коммутирующим блоком, входящим в состав коммутатора, третий выход блока управления подключен к первому входу генератора ПСП-2, четвертый выход подключен к входу генератора ПСП-1, выход блока формирования кодограммы следующего такта подключен к первому входу модулятора, первый выход генератора ПСП-1 пThe security device of the group of monitored objects consists of a control unit containing a control unit, a next-step codogram generation unit, a first pseudo-random sequence generator (PSP-1 generator), a modulator block, a second pseudo-random sequence generator (PSP-2 generator), a switch containing a switching unit with N communication lines, N comparison blocks according to the number of monitored objects, each of which consists of a storage device of the generator value PSP-2 control unit (memory values of the gene PSP-2 iterator of the control unit), XOR logical operations unit (exclusive OR operation), consisting of n XOR blocks, by the number of bits in the binary representation of the codograms of the first and second pseudorandom sequences, the memory device of the PSP-2 generator value of the controlled objects ( The memory value of the generator PSP-2 of controlled objects), the unit for monitoring the health of the object and the controlled object, consisting of a memory block of the next clock cycle, a comparison block, a demodulator, a memory block, a matching device, m PSP-2 generator, generator, and the first output of the control unit, which is part of the control unit, is connected to the first input of the codogram formation unit of the next clock cycle, the second output of the control unit is connected to the first control input of the switching unit included in the switch, the third output of the control unit connected to the first input of the PSP-2 generator, the fourth output is connected to the input of the PSP-1 generator, the output of the codogram formation unit of the next clock is connected to the first input of the modulator, the first output of the PSP-1 generator

Claims (1)

Устройство имитозащиты группы контролируемых объектов состоит из блока контроля, содержащего блок управления, блок формирования кодограммы следующего такта, генератор первой псевдослучайной последовательности (генератор ПСП-1), блок модулятора, генератор второй псевдослучайной последовательности (генератор ПСП-2), коммутатор, содержащий коммутирующий блок с N линиями связи, N блоков сравнения по числу контролируемых объектов, каждый из которых состоит из запоминающего устройства значения генератора ПСП-2 блока контроля (ЗУ значения генератора ПСП-2 блока контроля), блока логических операций XOR (логическая операция «исключающее ИЛИ»), состоящего из n блоков XOR, по числу разрядов в двоичном представлении кодограмм первой и второй псевдослучайных последовательностей, запоминающего устройства значения генератора ПСП-2 контролируемых объектов (ЗУ значения генератора ПСП-2 контролируемых объектов), блока контроля исправности объекта и контролируемого объекта, состоящего из блока памяти следующего такта, блока сравнения, демодулятора, блока памяти, согласующего устройства, модулятора, генератора ПСП-2, причем первый выход блока управления, входящего в состав блока контроля, подключен к первому входу блока формирования кодограммы следующего такта, второй выход блока управления подключен к первому входу управления коммутирующим блоком, входящим в состав коммутатора, третий выход блока управления подключен к первому входу генератора ПСП-2, четвертый выход подключен к входу генератора ПСП-1, выход блока формирования кодограммы следующего такта подключен к первому входу модулятора, первый выход генератора ПСП-1 подключен ко второму входу блока формирования кодограммы следующего такта, второй выход генератора ПСП-1 подключен к первому входу генератора ПСП-2, выход модулятора подключен ко второму входу коммутирующего блока, входящего в состав коммутатора, выход генератора ПСП-2 подключен к первому входу ЗУ значения генератора ПСП-2 блока контроля каждого из N блоков сравнения, входящих в состав коммутатора, первый вход-выход коммутирующего блока, входящего в состав коммутатора, подключен по линии связи к входу-выходу согласующего устройства, входящего в состав первого контролируемого объекта, информационный выход коммутирующего блока подключен к первому входу ЗУ значения генератора ПСП-2 контролируемых объектов каждого из N блоков сравнения, входящих в состав коммутатора, N выходов ЗУ значения генератора ПСП-2 блока контроля и N выходов ЗУ значения генератора ПСП-2 контролируемых объектов, каждого из N блоков сравнения, входящих в состав коммутатора, подключены к N входам блока логических операций XOR каждого из N блоков сравнения, входящих в состав коммутатора, выход блока логических операций XOR каждого из N блоков сравнения, входящих в состав коммутатора, подключен к входу блока контроля исправности объекта, каждого из N блоков сравнения, входящих в состав коммутатора, выход блока контроля исправности объекта, каждого из N блоков сравнения, входящих в состав коммутатора, подключен к первому входу блока управления, вход-выход коммутирующего блока, входящего в состав коммутатора, подключен по линии связи к входу-выходу согласующего устройства, входящего в состав контролируемого объекта, первый выход согласующего устройства подключен к первому входу демодулятора, выход демодулятора подключен к входу блока памяти, выход блока памяти подключен ко второму входу блока сравнения, выход блока памяти следующего такта подключен к первому входу блока сравнения, выход блока сравнения подключен к входу генератора ПСП-2, выход генератора ПСП-2 подключен к входу модулятора, выход модулятора подключен к первому входу согласующего устройства. The security device of the group of monitored objects consists of a control unit containing a control unit, a next-step codogram generation unit, a first pseudo-random sequence generator (PSP-1 generator), a modulator block, a second pseudo-random sequence generator (PSP-2 generator), a switch containing a switching unit with N communication lines, N comparison blocks according to the number of monitored objects, each of which consists of a storage device of the generator value PSP-2 control unit (memory values of the gene PSP-2 iterator of the control unit), XOR logical operations unit (exclusive OR operation), consisting of n XOR blocks, by the number of bits in the binary representation of the codograms of the first and second pseudorandom sequences, the memory device of the PSP-2 generator value of the controlled objects ( The memory value of the generator PSP-2 of controlled objects), the unit for monitoring the health of the object and the controlled object, consisting of a memory block of the next clock cycle, a comparison block, a demodulator, a memory block, a matching device, m PSP-2 generator, generator, and the first output of the control unit, which is part of the control unit, is connected to the first input of the codogram formation unit of the next clock cycle, the second output of the control unit is connected to the first control input of the switching unit included in the switch, the third output of the control unit connected to the first input of the PSP-2 generator, the fourth output is connected to the input of the PSP-1 generator, the output of the codogram formation unit of the next clock is connected to the first input of the modulator, the first output of the PSP-1 generator It is connected to the second input of the codogram forming unit of the next clock cycle, the second output of the PSP-1 generator is connected to the first input of the PSP-2 generator, the modulator output is connected to the second input of the switching unit included in the switch, the output of the PSP-2 generator is connected to the first input of the value memory the generator ПСП-2 of the control unit of each of the N comparison units included in the switch, the first input-output of the switching unit included in the switch is connected via a communication line to the input-output of the matching device, of the first controlled object, the information output of the switching unit is connected to the first input of the memory value of the generator PSP-2 of the controlled objects of each of the N comparison blocks included in the switch, N outputs of the memory value of the generator PSP-2 of the control unit and N outputs of the memory value of the generator PSP-2 of controlled objects, each of the N comparison blocks included in the switch, are connected to the N inputs of the logical operations block XOR of each of the N comparison blocks included in the switch, the output of the logic block XOR operations of each of the N comparison units included in the switch is connected to the input of the object health monitoring unit, each of the N comparison units included in the switch, the output of the object health monitoring unit, each of the N comparison units included in the switch is connected to the first input of the control unit, the input-output of the switching unit included in the switch is connected via a communication line to the input-output of the matching device, which is part of the controlled object, the first output of the matching device VA is connected to the first input of the demodulator, the output of the demodulator is connected to the input of the memory unit, the output of the memory unit is connected to the second input of the comparison unit, the output of the memory unit of the next clock is connected to the first input of the comparison unit, the output of the comparison unit is connected to the input of the PSP-2 generator, the output of the generator PSP-2 is connected to the input of the modulator, the output of the modulator is connected to the first input of the matching device.
RU2012155249/08A 2012-12-19 2012-12-19 Device for simulation of protection of group of controlled objects based on logic xor RU2520413C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012155249/08A RU2520413C1 (en) 2012-12-19 2012-12-19 Device for simulation of protection of group of controlled objects based on logic xor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012155249/08A RU2520413C1 (en) 2012-12-19 2012-12-19 Device for simulation of protection of group of controlled objects based on logic xor

Publications (2)

Publication Number Publication Date
RU2012155249A true RU2012155249A (en) 2014-06-27
RU2520413C1 RU2520413C1 (en) 2014-06-27

Family

ID=51215871

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012155249/08A RU2520413C1 (en) 2012-12-19 2012-12-19 Device for simulation of protection of group of controlled objects based on logic xor

Country Status (1)

Country Link
RU (1) RU2520413C1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2595938C1 (en) * 2015-04-01 2016-08-27 Федеральное государственное автономное образовательное учреждение высшего профессионального образования "Северо-Кавказский федеральный университет" Device for controlled objects protection against falsified data entry with response time delay

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996027155A2 (en) * 1995-02-13 1996-09-06 Electronic Publishing Resources, Inc. Systems and methods for secure transaction management and electronic rights protection
RU2310236C1 (en) * 2006-02-17 2007-11-10 Ставропольский военный институт связи ракетных войск Device for imitation protection of objects being monitored
RU2387017C2 (en) * 2008-06-02 2010-04-20 Государственное общеобразовательное учреждение высшего профессионального образования Ставропольский государственный университет System for interfacing devices for preventing false data entry into monitored objects
RU2417452C2 (en) * 2009-06-02 2011-04-27 Государственное общеобразовательное учреждение высшего профессионального образования Ставропольский государственный университет Device for prevention of false data entry in group of controlled objects
RU2447512C1 (en) * 2010-10-29 2012-04-10 Государственное образовательное учреждение высшего профессионального образования Ставропольский государственный университет Device for simulation protection of group of controlled objects

Also Published As

Publication number Publication date
RU2520413C1 (en) 2014-06-27

Similar Documents

Publication Publication Date Title
CN107735981A (en) For defending the clock cycle of cipher attack to be randomized
CN101197668B (en) Elliptic curve anti-bypass attack method based on randomizing multiplication with symbol scalar
CN106664204A (en) Differential power analysis countermeasures
MX2018005700A (en) Key sequence generation for cryptographic operations.
CN102314332A (en) Pseudo random number generation device and method
Chatterjee et al. Memristor based arbiter PUF: Cryptanalysis threat and its mitigation
CN103049242A (en) Digital true random number generator circuit
RU2012155249A (en) CONTROLLED OBJECTS IMPORT PROTECTION DEVICE BASED ON XOR LOGIC
CN105097003A (en) Secret key built-in read-only memory protection circuit for security chip
Dömösi et al. A novel cryptosystem based on abstract automata and Latin cubes
Jafarpour et al. Grain and Trivium ciphers implementation algorithm in FPGA chip and AVR micro controller
RU2509414C1 (en) Cyclic code generator
CN101430842A (en) Multi-circulation feedback sequence method encryption and gallimaufry
UA119577U (en) METHOD OF CRYPTOGRAPHICAL TRANSFER OF INFORMATION
UA92794U (en) Determined generator of quasi-random sequences for flow encoding
Mandrona et al. Development of a statistical security pseudorandom bit sequence generator by applying the systemic theoretical approach
CN203673487U (en) USB encryption device for encrypting computer files
UA119574U (en) METHOD OF CRYPTOGRAPHICAL TRANSFER OF INFORMATION
UA108586C2 (en) Additive fibonacci generator with delay
Niu New algorithm for computing minerror linear complexity of p^ n-periodic binary sequences
UA134471U (en) METHOD OF CRYPTOGRAPHICAL TRANSFER OF INFORMATION
UA133748U (en) METHOD OF CRYPTOGRAPHICAL TRANSFER OF INFORMATION
RU136604U1 (en) COMBINATION GENERATOR
Wang et al. An improved (n, k)-NLFSR generating any a given binary sequence
UA116471U (en) METHOD OF CRYPTOGRAPHIC TRANSFORMATION OF INFORMATION

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20171220