RU2011144909A - DIGITAL CONTROL DELAY CONTROL SYSTEM - Google Patents

DIGITAL CONTROL DELAY CONTROL SYSTEM Download PDF

Info

Publication number
RU2011144909A
RU2011144909A RU2011144909/08A RU2011144909A RU2011144909A RU 2011144909 A RU2011144909 A RU 2011144909A RU 2011144909/08 A RU2011144909/08 A RU 2011144909/08A RU 2011144909 A RU2011144909 A RU 2011144909A RU 2011144909 A RU2011144909 A RU 2011144909A
Authority
RU
Russia
Prior art keywords
input
circuit
phase detector
output
inputs
Prior art date
Application number
RU2011144909/08A
Other languages
Russian (ru)
Inventor
Сергей Анатольевич Перекрестов
Валерий Александрович Скиба
Геннадий Анатольевич Горшенев
Александр Валерьевич Скиба
Original Assignee
Федеральное государственное военное образовательное учреждение высшего профессионального образования Военная академия Ракетных войск стратегического назначения имени Петра Великого МО РФ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное военное образовательное учреждение высшего профессионального образования Военная академия Ракетных войск стратегического назначения имени Петра Великого МО РФ filed Critical Федеральное государственное военное образовательное учреждение высшего профессионального образования Военная академия Ракетных войск стратегического назначения имени Петра Великого МО РФ
Priority to RU2011144909/08A priority Critical patent/RU2011144909A/en
Publication of RU2011144909A publication Critical patent/RU2011144909A/en

Links

Abstract

Цифровая система контроля задержки псевдослучайной последовательности, содержащая фазовый детектор, два генератора импульсов, генератор с цифровым управлением, реверсивный счетчик и схему ИЛИ, в которой первый вход фазового детектора является входом устройства, второй и третий входы фазового детектора соединены с выходами генераторов импульсов, первый и второй выходы фазового детектора соединены соответственно с первым и вторым входами генератора с цифровым управлением, четвертый и третий соответственно с первым входом и через схему ИЛИ со вторым входом реверсивного счетчика, сигнал с третьего выхода фазового детектора через схему И и блок задержки поступает на дополнительный вход схемы ИЛИ, выход генератора с цифровым управлением соединен с входом схемы ИЛИ, первый и второй выходы реверсивного счетчика соединены с четвертым и пятым входами фазового детектора, а второй выход реверсивного счетчика является выходом устройства, отличающаяся тем, что в систему дополнительно введены блок задержки и схема И, причем один вход схемы соединен с дополнительным входом схемы ИЛИ через блок задержки, а другой соединен с выходом генератора с цифровым управлением.A digital pseudo-random sequence delay control system comprising a phase detector, two pulse generators, a digitally controlled oscillator, a reverse counter and an OR circuit, in which the first input of the phase detector is the input of the device, the second and third inputs of the phase detector are connected to the outputs of the pulse generators, the first and the second outputs of the phase detector are connected respectively to the first and second inputs of the generator with digital control, the fourth and third, respectively, with the first input and through circuits OR with the second input of the reverse counter, the signal from the third output of the phase detector through the AND circuit and the delay unit is fed to the additional input of the OR circuit, the digitally controlled generator output is connected to the input of the OR circuit, the first and second outputs of the reverse counter are connected to the fourth and fifth inputs of the phase detector, and the second output of the reversible counter is the output of the device, characterized in that the delay unit and circuit I are additionally introduced into the system, and one input of the circuit is connected to an additional input of the circuit OR through a delay unit, and the other is connected to the digitally controlled generator output.

Claims (1)

Цифровая система контроля задержки псевдослучайной последовательности, содержащая фазовый детектор, два генератора импульсов, генератор с цифровым управлением, реверсивный счетчик и схему ИЛИ, в которой первый вход фазового детектора является входом устройства, второй и третий входы фазового детектора соединены с выходами генераторов импульсов, первый и второй выходы фазового детектора соединены соответственно с первым и вторым входами генератора с цифровым управлением, четвертый и третий соответственно с первым входом и через схему ИЛИ со вторым входом реверсивного счетчика, сигнал с третьего выхода фазового детектора через схему И и блок задержки поступает на дополнительный вход схемы ИЛИ, выход генератора с цифровым управлением соединен с входом схемы ИЛИ, первый и второй выходы реверсивного счетчика соединены с четвертым и пятым входами фазового детектора, а второй выход реверсивного счетчика является выходом устройства, отличающаяся тем, что в систему дополнительно введены блок задержки и схема И, причем один вход схемы соединен с дополнительным входом схемы ИЛИ через блок задержки, а другой соединен с выходом генератора с цифровым управлением. A digital pseudo-random sequence delay control system comprising a phase detector, two pulse generators, a digitally controlled oscillator, a reverse counter and an OR circuit, in which the first input of the phase detector is the input of the device, the second and third inputs of the phase detector are connected to the outputs of the pulse generators, the first and the second outputs of the phase detector are connected respectively to the first and second inputs of the generator with digital control, the fourth and third, respectively, with the first input and through circuits OR with the second input of the reverse counter, the signal from the third output of the phase detector through the AND circuit and the delay unit is fed to the additional input of the OR circuit, the digitally controlled generator output is connected to the input of the OR circuit, the first and second outputs of the reverse counter are connected to the fourth and fifth inputs of the phase detector, and the second output of the reversible counter is the output of the device, characterized in that the delay unit and circuit I are additionally introduced into the system, and one input of the circuit is connected to an additional input of the circuit OR through a delay unit, and the other is connected to the digitally controlled generator output.
RU2011144909/08A 2011-11-08 2011-11-08 DIGITAL CONTROL DELAY CONTROL SYSTEM RU2011144909A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2011144909/08A RU2011144909A (en) 2011-11-08 2011-11-08 DIGITAL CONTROL DELAY CONTROL SYSTEM

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2011144909/08A RU2011144909A (en) 2011-11-08 2011-11-08 DIGITAL CONTROL DELAY CONTROL SYSTEM

Publications (1)

Publication Number Publication Date
RU2011144909A true RU2011144909A (en) 2013-06-27

Family

ID=48700924

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2011144909/08A RU2011144909A (en) 2011-11-08 2011-11-08 DIGITAL CONTROL DELAY CONTROL SYSTEM

Country Status (1)

Country Link
RU (1) RU2011144909A (en)

Similar Documents

Publication Publication Date Title
JP2008157971A5 (en)
EP2434647A3 (en) Injection-locked oscillator
EP2360834A3 (en) Frequency multiplier
WO2010033436A3 (en) Techniques for generating fractional clock signals
WO2011103602A3 (en) Clock synthesis systems, circuits and methods
WO2017001603A3 (en) Device for generating a plurality of clock signals or high-frequency signals
RU2012126933A (en) COAGER PULSE SIGNAL DETECTOR-METER
GB2547609A (en) Synchronizing downhole subs
TW200735026A (en) Gamma voltage generator
RU2011144909A (en) DIGITAL CONTROL DELAY CONTROL SYSTEM
RU2011129015A (en) LOW ACTIVE CONTROL INPUT SHAPER
RU2010101954A (en) DIGITAL TRACKING SYSTEM DELAYED BY A PERSONAL RANDOM SEQUENCE
RU2010122360A (en) ZERO RADIOMETER
PL401522A1 (en) Meta-stability intervals generator
RU2010119789A (en) DIGITAL FERROSENDER MAGNETOMETER
EP2391007A3 (en) Division circuit, division device, and electronic apparatus
JP2014090564A5 (en)
RU2014122283A (en) METHOD OF PHASE MANIPULATION AND DEVICE FOR ITS IMPLEMENTATION
RU2014148624A (en) COAGER RADIO PULSE DETECTOR-METER
RU2014137264A (en) Pseudo-coherent radar with a high pulse repetition rate
RU2015129165A (en) METHOD FOR MEASURING COMPONENTS OF FULL RESISTANCE AND DEVICE FOR ITS IMPLEMENTATION
RU2014106248A (en) DEVICE FOR GAS-ACOUSTIC LOGGING IN GAS WELLS
UA79773U (en) Noise-proof digital phase detector
RU2011105638A (en) INTEGRATOR
RU2014114682A (en) DIGITAL FREQUENCY SYNTHESIS FOR MULTI-FREQUENCY TELEGRAPHY

Legal Events

Date Code Title Description
FA92 Acknowledgement of application withdrawn (lack of supplementary materials submitted)

Effective date: 20130821