RU2008138517A - Аналоговый перемножитель двух сигналов - Google Patents
Аналоговый перемножитель двух сигналов Download PDFInfo
- Publication number
- RU2008138517A RU2008138517A RU2008138517/09A RU2008138517A RU2008138517A RU 2008138517 A RU2008138517 A RU 2008138517A RU 2008138517/09 A RU2008138517/09 A RU 2008138517/09A RU 2008138517 A RU2008138517 A RU 2008138517A RU 2008138517 A RU2008138517 A RU 2008138517A
- Authority
- RU
- Russia
- Prior art keywords
- current
- input
- channel
- input transistors
- output
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Abstract
1. Аналоговый перемножитель двух сигналов, содержащий множительную ячейку (1) на основе двух дифференциальных каскадов, имеющую первый (2) и второй (3) потенциальные входы канала «X», первый (4) и второй (5) токовые входы канала «Y», цепь нагрузки (6), связанную с первым (7) и вторым (8) токовыми выходами множительной ячейки (1), первый (9) и второй (10) токостабилизирующие двухполюсники, соединенные с соответствующими первым (4) и вторым (5) токовыми входами канала «Y», двухполюсный преобразователь (11) «сигнал канала «Y» - ток», связанный со вторым (5) токовым входом канала «Y», отличающийся тем, что множительная ячейка (1) содержит первый (14) и второй (15) вспомогательные токовые выходы, выходные токи которых пропорциональны соответствующим входным токам первого (4) и второго (5) токовых входов канала «Y», причем первый (14) вспомогательный токовый выход соединен с источником питания, а второй (15) вспомогательный токовый выход связан со входом дополнительного усилителя тока (16), выход которого подключен к первому (4) токовому входу канала «Y». ! 2. Устройство по п.1, отличающееся тем, что множительная ячейка (1) содержит первый (17) и второй (18) входные транзисторы, эмиттеры которых соединены с первым (4) токовым входом канала «Y», третий (19) и четвертый (20) входные транзисторы, эмиттеры которых соединены со вторым (5) токовым входом канала «Y», пятый (21) и шестой (22) входные транзисторы, эмиттеры которых соединены с первым (4) входом канала «Y», седьмой (23) и восьмой (24) входные транзисторы, эмиттеры которые соединены со вторым (5) токовым входом канала «Y», причем базы первого (17) и пятого (21), второго (18) и шестого (22), третьего (19) и седьмого (23), восьмого (24) и четверто
Claims (2)
1. Аналоговый перемножитель двух сигналов, содержащий множительную ячейку (1) на основе двух дифференциальных каскадов, имеющую первый (2) и второй (3) потенциальные входы канала «X», первый (4) и второй (5) токовые входы канала «Y», цепь нагрузки (6), связанную с первым (7) и вторым (8) токовыми выходами множительной ячейки (1), первый (9) и второй (10) токостабилизирующие двухполюсники, соединенные с соответствующими первым (4) и вторым (5) токовыми входами канала «Y», двухполюсный преобразователь (11) «сигнал канала «Y» - ток», связанный со вторым (5) токовым входом канала «Y», отличающийся тем, что множительная ячейка (1) содержит первый (14) и второй (15) вспомогательные токовые выходы, выходные токи которых пропорциональны соответствующим входным токам первого (4) и второго (5) токовых входов канала «Y», причем первый (14) вспомогательный токовый выход соединен с источником питания, а второй (15) вспомогательный токовый выход связан со входом дополнительного усилителя тока (16), выход которого подключен к первому (4) токовому входу канала «Y».
2. Устройство по п.1, отличающееся тем, что множительная ячейка (1) содержит первый (17) и второй (18) входные транзисторы, эмиттеры которых соединены с первым (4) токовым входом канала «Y», третий (19) и четвертый (20) входные транзисторы, эмиттеры которых соединены со вторым (5) токовым входом канала «Y», пятый (21) и шестой (22) входные транзисторы, эмиттеры которых соединены с первым (4) входом канала «Y», седьмой (23) и восьмой (24) входные транзисторы, эмиттеры которые соединены со вторым (5) токовым входом канала «Y», причем базы первого (17) и пятого (21), второго (18) и шестого (22), третьего (19) и седьмого (23), восьмого (24) и четвертого (20) входных транзисторов попарно объединены, коллекторы пятого (21) и шестого (22) входных транзисторов подключены к первому (14) вспомогательному токовому выходу, коллекторы седьмого (23) и восьмого (24) входных транзисторов подключены ко второму (15) вспомогательному токовому выходу, коллекторы первого (17) и третьего (19) входных транзисторов соединены с первым (7) токовым выходом множительной ячейки (1), коллекторы второго (18) и четвертого (20) входных транзисторов соединены со вторым (8) токовым выходом множительной ячейки (1), базы первого (17) и второго (21) входных транзисторов соединены с первым (2) потенциальным входом канала «X», базы четвертого (20) и восьмого (24) входных транзисторов подключены ко второму (3) потенциальному входу канала «X», а базы второго (18), третьего (19), шестого (22) и седьмого (23) входных транзисторов связаны с общей шиной источников питания.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2008138517/09A RU2389073C1 (ru) | 2008-09-26 | 2008-09-26 | Аналоговый перемножитель двух сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2008138517/09A RU2389073C1 (ru) | 2008-09-26 | 2008-09-26 | Аналоговый перемножитель двух сигналов |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2008138517A true RU2008138517A (ru) | 2010-04-10 |
RU2389073C1 RU2389073C1 (ru) | 2010-05-10 |
Family
ID=42670781
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2008138517/09A RU2389073C1 (ru) | 2008-09-26 | 2008-09-26 | Аналоговый перемножитель двух сигналов |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2389073C1 (ru) |
-
2008
- 2008-09-26 RU RU2008138517/09A patent/RU2389073C1/ru not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
RU2389073C1 (ru) | 2010-05-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2008069867A3 (en) | Square cell having wide dynamic range and power detector implementing same | |
ATE524874T1 (de) | Wandler mit parallel geschalteten differentialeingabepaaren | |
RU2008138517A (ru) | Аналоговый перемножитель двух сигналов | |
RU2008109765A (ru) | Высокочастотный дифференциальный усилитель | |
RU2008132239A (ru) | Управляемый двухкаскадный дифференциальный усилитель с отрицательной обратной связью по синфазному сигналу | |
RU2008138297A (ru) | Аналоговый перемножитель двух сигналов | |
RU2008110769A (ru) | Мультидифференциальный усилитель | |
CN210377197U (zh) | 一种低温漂带隙基准电压源电路 | |
RU2008138006A (ru) | Аналоговый перемножитель напряжений | |
CN206711075U (zh) | 一种四象限模拟除法器 | |
RU2008109771A (ru) | Каскодный дифференциальный усилитель | |
RU2579127C1 (ru) | Широкополосный преобразователь n-токовых входных сигналов в напряжение на основе операционного усилителя | |
RU2008134817A (ru) | Дифференциальный усилитель с управляемым коэффициентом усиления | |
RU2008109506A (ru) | Каскодный дифференциальный усилитель с малым напряжением питания | |
CN203086410U (zh) | 一种零输出大动态宽带放大器电路 | |
RU2421886C1 (ru) | Дифференциальный усилитель с симметричным выходом | |
RU2008115083A (ru) | Дифференциальный усилитель с низкоомными входами | |
RU2458456C1 (ru) | Аналоговый смеситель двух сигналов | |
RU2419962C1 (ru) | Усилитель переменного тока с парафазным выходом | |
RU2012136531A (ru) | Мультидифференциальный операционный усилитель | |
UA152470U (uk) | Відбивач струму | |
RU2006128294A (ru) | Каскодный дифференциальный усилитель | |
CN203086419U (zh) | 一种双输出大动态宽带放大器电路 | |
UA152835U (uk) | Джерело опорної напруги | |
UA152469U (uk) | Відбивач струму |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20130927 |