Claims (1)
Гармонический удвоитель частоты, содержащий задающий генератор и первый фазоинверсный каскад, вход которого соединен с выходом задающего генератора, первый двухтактный каскад, включающий первый активный элемент и второй активный элемент, выходные электроды которых соединены между собой, первый нагрузочный резистор, первый вывод которого подключен к точке соединения выходных электродов первого активного элемента и второго активного элемента, а второй вывод первого нагрузочного резистора подсоединен к потенциальному выводу источника напряжения питания, при этом истоковый электрод первого активного элемента подсоединен к синфазному выходу первого фазоинверсного каскада и, через первый резистор, с общей точкой, а истоковый электрод второго активного соединен с противофазным выходом первого фазоинферсного каскада, и, через второй резистор, с общей точкой, кроме этого управляющие электроды первого активного элемента и второго активного элемента соединены, соответственно, через первый конденсатор и второй конденсатор, с общей точкой, третий конденсатор, первый вывод которого подсоединен к точке соединения выходных электродов первого активного элемента и второго активного элемента, отличающийся тем, что введены первая последовательная цепь, состоящая из третьего резистора и первого источника напряжения смещения, первый вывод которой подсоединен к управляющему электроду первого активного элемента, а второй вывод этой цепи подключен к общей точке, вторая последовательная цепь, состоящая из четвертого резистора и второго источника напряжения смещения, первый вывод которой подключен к управляющему электроду второго активного элемента, а второй вывод этой цепи соединен с общей точкой, фазовращатель с фазовым сдвигом 90°, вход которого подключен к точке соединения выхода задающего генератора и входа первого фазоинверсного каскада, второй фазоинверсный каскад, вход которого подсоединен к выходу фазовращателя с фазовым сдвигом 90°, второй двухтактный каскад, включающий третий активный элемент и четвертый активный элемент, выходные электроды, которых соединены между собой, второй нагрузочный резистор, первый вывод которого подключен к точке соединения выходных электродов третьего активного элемента и четвертого активного элемента, а второй вывод второго нагрузочного резистора подсоединен к потенциальному выводу источника напряжения питания, пятый резистор, первый вывод которого соединен с истоковым электродом третьего активного элемента и синфазным выходом второго фазоинверсного каскада, а второй его вывод подключен к общей точке, шестой резистор, первый вывод которого подсоединен к управляющему электроду четвертого активного элемента и противофазным выходом второго фазоинверсного каскада, а второй его вывод соединен с общей точкой, четвертый конденсатор, первый вывод которого подключен к управляющему электроду третьего активного элемента, а второй его вывод соединен с общей точкой, пятый конденсатор, первый вывод которого подсоединен к управляющему четвертого активного элемента, а второй его вывод подсоединен к общей точке, третья последовательная цепь, состоящая из пятого резистора и третьего источника напряжения смещения, первый вывод которой подсоединен к управляющему электроду третьего активного элемента, а второй вывод этой цепи подключен к общей точке, четвертая последовательная цепь, состоящая из шестого резистора и четвертого источника напряжения смещения, первый вывод которой подсоединен к управляющему электроду четвертого активного элемента, а второй вывод этой цепи соединен с общей точкой, шестой конденсатор, первый вывод которого подсоединен к точке соединения выходных электродов третьего активного элемента и четвертого активного элемента, и выходная согласующая цепь с двумя противофазными входами, при этом второй вывод третьего конденсатора подключен к синфазному входу выходной согласующей цепи, а второй вывод шестого конденсатора подсоединен к противофазному входу выходной согласующей цепи, при этом выходом устройства является выход выходной согласующей цепи.
A harmonic frequency doubler containing a master oscillator and a first phase inverse cascade, the input of which is connected to the output of the master oscillator, a first push-pull cascade that includes a first active element and a second active element, the output electrodes of which are connected to each other, the first load resistor, the first output of which is connected to a point connection of the output electrodes of the first active element and the second active element, and the second output of the first load resistor is connected to the potential output source supply voltage, while the source electrode of the first active element is connected to the common-mode output of the first phase-inverse cascade and, through the first resistor, with a common point, and the source electrode of the second active is connected to the antiphase output of the first phase-in-phase cascade, and, through the second resistor, with a common point, in addition, the control electrodes of the first active element and the second active element are connected, respectively, through the first capacitor and the second capacitor, with a common point, the third capacitor, the first output connected to the connection point of the output electrodes of the first active element and the second active element, characterized in that the first series circuit is introduced, consisting of a third resistor and a first bias voltage source, the first terminal of which is connected to the control electrode of the first active element, and the second terminal of this circuit connected to a common point, a second serial circuit consisting of a fourth resistor and a second bias voltage source, the first output of which is connected to the control the electrode of the second active element, and the second output of this circuit is connected to a common point, a phase shifter with a phase shift of 90 °, the input of which is connected to the connection point of the output of the master oscillator and the input of the first phase inverse cascade, the second phase inverse cascade, the input of which is connected to the output of the phase shifter with a phase shift 90 °, the second push-pull cascade, including the third active element and the fourth active element, output electrodes, which are interconnected, a second load resistor, the first output of which is connected to the connection point of the output electrodes of the third active element and the fourth active element, and the second output of the second load resistor is connected to the potential output of the power supply voltage, the fifth resistor, the first output of which is connected to the source electrode of the third active element and the common-mode output of the second phase-inverse cascade, and its second output connected to a common point, the sixth resistor, the first output of which is connected to the control electrode of the fourth active element and the antiphase output w phase inverse cascade, and its second output is connected to a common point, the fourth capacitor, the first output of which is connected to the control electrode of the third active element, and its second output is connected to the common point, the fifth capacitor, the first output of which is connected to the control of the fourth active element, and its second output is connected to a common point, the third serial circuit, consisting of a fifth resistor and a third bias voltage source, the first output of which is connected to a third control electrode active element, and the second terminal of this circuit is connected to a common point, the fourth series circuit consisting of a sixth resistor and a fourth bias voltage source, the first terminal of which is connected to a control electrode of the fourth active element, and the second terminal of this circuit is connected to a common point, sixth capacitor the first output of which is connected to the connection point of the output electrodes of the third active element and the fourth active element, and an output matching circuit with two antiphase inputs, m the second terminal of the third capacitor is connected to the in-phase input of the output matching circuit, and the second output of the sixth capacitor is connected to the antiphase input of the output matching circuit, while the output of the device is the output of the output matching circuit.