RU2005132880A - Цифровой вычислительный синтезатор с квадратурными выходами - Google Patents
Цифровой вычислительный синтезатор с квадратурными выходами Download PDFInfo
- Publication number
- RU2005132880A RU2005132880A RU2005132880/09A RU2005132880A RU2005132880A RU 2005132880 A RU2005132880 A RU 2005132880A RU 2005132880/09 A RU2005132880/09 A RU 2005132880/09A RU 2005132880 A RU2005132880 A RU 2005132880A RU 2005132880 A RU2005132880 A RU 2005132880A
- Authority
- RU
- Russia
- Prior art keywords
- output
- digital
- input
- divider
- converter
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
- Transmitters (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Claims (1)
- Цифровой вычислительный синтезатор с квадратурными выходами, содержащий последовательно соединенные эталонный генератор и блок задержки, два регистра памяти, два цифровых накопителя, делитель с переменным коэффициентом деления, последовательно соединенные второй цифровой накопитель, первый преобразователь кодов, первый цифроаналоговый преобразователь и первый фильтр нижних частот, выход которого является аналоговым выходом всего устройства, выходы блока задержки соединены с тактовыми входами делителя с переменным коэффициентом деления, второго цифрового накопителя и первого цифроаналогового преобразователя, выход делителя с переменным коэффициентом деления подключен к входу последовательного переноса первого цифрового накопителя, отличающийся тем, что в цифровой вычислительный синтезатор введены инвертор, последовательно соединенные второй преобразователь кодов, второй цифроаналоговый преобразователь, второй фильтр нижних частот, выход которого является вторым аналоговым выходом цифрового вычислительного синтезатора, а его входами являются входы первого и второго регистров памяти, выход первого регистра памяти подключен к входу первого цифрового накопителя, выход последнего подсоединен к входу второго цифрового накопителя, старший выходной разряд которого подключен к входу управления инверсией первого преобразователя кодов и входу инвертора, выход которого подключен к входу управления инверсией второго преобразователя кодов, выход второго регистра памяти подсоединен к входу делителя с переменным коэффициентом деления, выход второго цифрового накопителя подключен к входу второго преобразователя кодов, выход блока задержки подключен к тактовому входу второго цифроаналогового преобразователя.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2005132880/09A RU2294054C1 (ru) | 2005-10-25 | 2005-10-25 | Цифровой вычислительный синтезатор с квадратурными выходами |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2005132880/09A RU2294054C1 (ru) | 2005-10-25 | 2005-10-25 | Цифровой вычислительный синтезатор с квадратурными выходами |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2294054C1 RU2294054C1 (ru) | 2007-02-20 |
RU2005132880A true RU2005132880A (ru) | 2007-04-27 |
Family
ID=37863549
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2005132880/09A RU2294054C1 (ru) | 2005-10-25 | 2005-10-25 | Цифровой вычислительный синтезатор с квадратурными выходами |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2294054C1 (ru) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2491710C1 (ru) * | 2012-07-03 | 2013-08-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования Поволжский государственный технологический университет | Цифровой вычислительный синтезатор с быстрой перестройкой частоты |
RU2577488C1 (ru) * | 2015-02-17 | 2016-03-20 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Вятский государственный университет" | Цифровой рекурсивный формирователь отсчетов сигналов с линейной частотной модуляцией |
RU2692965C1 (ru) * | 2018-06-18 | 2019-06-28 | Федеральное государственное бюджетное учреждение науки Институт автоматики и электрометрии Сибирского отделения Российской академии наук (ИАиЭ СО РАН) | Способ регистрации фазы квадратурных сигналов |
-
2005
- 2005-10-25 RU RU2005132880/09A patent/RU2294054C1/ru not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
RU2294054C1 (ru) | 2007-02-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2007120371A (ru) | Цифровой синтезатор частотно- и фазомодулированных сигналов | |
RU2005132880A (ru) | Цифровой вычислительный синтезатор с квадратурными выходами | |
RU2014114949A (ru) | Цифровой вычислительный синтезатор частотно-модулированных сигналов | |
RU2001109398A (ru) | Цифровой синтезатор частотно-модулированных сигналов | |
RU2001106889A (ru) | Цифровой синтезатор фазомодулированных сигналов | |
RU2005108475A (ru) | Цифровой вычислительный синтезатор | |
RU2002111956A (ru) | Цифровой синтезатор частот с расширенным частотным диапазоном | |
RU2007119237A (ru) | Цифровой синтезатор многофазных сигналов | |
RU2257669C1 (ru) | Цифровой синтезатор сигналов | |
JP2004318670A (ja) | 演算装置及び演算器 | |
RU2004138121A (ru) | Генератор случайной двоичной последовательности | |
RU2000113684A (ru) | Цифровой синтезатор частот | |
RU2013147215A (ru) | Цифровой вычислительный синтезатор с точной установкой начальной частоты | |
RU2002111955A (ru) | Цифровой синтезатор частот | |
RU2003109214A (ru) | Устройство для функционального преобразования шим-сигналов | |
RU2005127616A (ru) | Дискретный согласованный фильтр | |
RU2002113691A (ru) | Устройство тактовой синхронизации дискретного согласованного фильтра | |
Harish et al. | A dynamic partial reconfigurable FIR filter architecture | |
RU2003121629A (ru) | Формирователь периодических сигналов произвольной формы в системе остаточных классов | |
RU2003121711A (ru) | Цифровой синтезатор сигналов | |
RU2002135217A (ru) | Устройство преобразования из десятичного bcd-кода в двоичный | |
RU2002102816A (ru) | Перепрограммируемое устройство декодирования двоичного циклического кода | |
RU2007135154A (ru) | Синтезатор с v-образным законом модуляции частоты | |
RU2003110889A (ru) | Устройство для преобразования n-разрядного двоичного позиционного кода в двоичный код остатка по модулю m | |
RU2000104261A (ru) | Электронный кодовый замок |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20071026 |