RU2004117660A - INFORMATION SORTING DEVICE - Google Patents

INFORMATION SORTING DEVICE Download PDF

Info

Publication number
RU2004117660A
RU2004117660A RU2004117660/09A RU2004117660A RU2004117660A RU 2004117660 A RU2004117660 A RU 2004117660A RU 2004117660/09 A RU2004117660/09 A RU 2004117660/09A RU 2004117660 A RU2004117660 A RU 2004117660A RU 2004117660 A RU2004117660 A RU 2004117660A
Authority
RU
Russia
Prior art keywords
control
unit
inputs
outputs
control unit
Prior art date
Application number
RU2004117660/09A
Other languages
Russian (ru)
Other versions
RU2274893C2 (en
Inventor
нова Ирина Николаевна Емель (RU)
Ирина Николаевна Емельянова
Владислав Владиславович Ефремов (RU)
Владислав Владиславович Ефремов
Original Assignee
ГОУ высшего профессионального образовани Курский государственный технический университет" (RU)
ГОУ высшего профессионального образования Курский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ГОУ высшего профессионального образовани Курский государственный технический университет" (RU), ГОУ высшего профессионального образования Курский государственный технический университет" filed Critical ГОУ высшего профессионального образовани Курский государственный технический университет" (RU)
Priority to RU2004117660/09A priority Critical patent/RU2274893C2/en
Publication of RU2004117660A publication Critical patent/RU2004117660A/en
Application granted granted Critical
Publication of RU2274893C2 publication Critical patent/RU2274893C2/en

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Claims (1)

Устройство сортировки информации, содержащее первый и второй стековые блоки памяти, элемент сравнения, блок управления, входной и выходной каналы, блок оперативной памяти, блок коммутации и идентификации, причем с первого по пятый управляющие выходы блока управления соединены соответственно с первого по пятый управляющими входами блока оперативной памяти, информационный вход которого соединен с входным каналом, управляющий выход блока оперативной памяти соединен с четвертым управляющим входом блока управления, информационный выход блока оперативной памяти соединен с первым информационным входом элемента сравнения и вторым информационным входом блока коммутации и идентификации, первый и второй управляющие выходы последнего соединены соответственно с четырнадцатым и семнадцатым управляющими входами блока управления, с первого по четвертый управляющие входы блока коммутации и идентификации соединены соответственно с десятого по двенадцатый и с восемнадцатым управляющими выходами блока управления, третий и четвертый информационные входы блока коммутации и идентификации соединены соответственно с входным каналом и информационным выходом второго стекового блока памяти, третий информационный выход блока коммутации и идентификации соединен с информационным входом первого стекового блока памяти, второй информационный выход блока коммутации и идентификации соединен с выходным каналом, первый информационный выход блока коммутации и идентификации соединен с информационным входом второго стекового блока памяти, первый и второй управляющие входы последнего соединены соответственно с шестым и седьмым управляющими выходами блока управления, первый и второй управляющие выходы второго стекового блока памяти соединены соответственно с десятым и одиннадцатым управляющими входами блока управления, с первого по пятый управляющие входы первого стекового блока памяти соединены соответственно с восьмым, девятым и с пятнадцатого по семнадцатый управляющими выходами блока управления, с первого по третий управляющие выходы первого стекового блока памяти соединены соответственно с двенадцатым, тринадцатым и пятнадцатым управляющими входами блока управления, информационный выход первого стекового блока памяти соединен с первым информационным входом блока коммутации и идентификации и со вторым информационным входом элемента сравнения, с первого по третий управляющие выходы последнего соединены соответственно с пятого по седьмой управляющими входами блока управления, с первого по третий управляющие входы "ЗАГР", "ЧТПР", "ЧТОБ", а также восьмой и девятый управляющие входы "СБРОС" и "ПУСК", а также шестнадцатый управляющий вход "РСЕЛ" блока управления являются внешними входами устройства, тринадцатый и четырнадцатый управляющие выходы "ГТ" и "СИН" блока управления являются внешними выходами устройства, отличающееся тем, что в него введены восемнадцатый внешний управляющий вход "РПОД" блока управления, и с девятнадцатого по двадцать первый управляющие выходы блока управления, соединенные соответственно с шестого по восьмой управляющими входами первого стекового блока памяти.An information sorting device comprising first and second stacked memory blocks, a comparison element, a control unit, input and output channels, a random access memory unit, a switching and identification unit, wherein the first to fifth control outputs of the control unit are connected respectively from the first to fifth control inputs of the block RAM, the information input of which is connected to the input channel, the control output of the RAM block is connected to the fourth control input of the control unit, the information output b RAM lock is connected to the first information input of the comparison element and the second information input of the switching and identification unit, the first and second control outputs of the latter are connected respectively to the fourteenth and seventeenth control inputs of the control unit, from the first to fourth control inputs of the switching and identification unit are connected, respectively, from the tenth on the twelfth and eighteenth control outputs of the control unit, the third and fourth information inputs of the switching unit and ID The specifications are connected respectively to the input channel and the information output of the second stack memory block, the third information output of the switching and identification block is connected to the information input of the first stack memory block, the second information output of the switching and identification block is connected to the output channel, the first information output of the switching and identification block is connected with the information input of the second stacked memory block, the first and second control inputs of the latter are connected respectively to the sixth and the seventh control outputs of the control unit, the first and second control outputs of the second stack memory block are connected respectively to the tenth and eleventh control inputs of the control unit, the first to fifth control inputs of the first stack memory block are connected to the eighth, ninth and fifteenth to seventeenth control outputs of the block control, the first to third control outputs of the first stack of memory blocks are connected respectively with the twelfth, thirteenth and fifteenth control in moves of the control unit, the information output of the first stacked memory unit is connected to the first information input of the switching and identification unit and to the second information input of the comparison element, the first to third control outputs of the latter are connected respectively from the fifth to seventh control inputs of the control unit, from the first to third control inputs "ZAGR", "ChTPR", "WHAT", as well as the eighth and ninth control inputs "RESET" and "START", as well as the sixteenth control input "RSEL" of the control unit are external inputs device, the thirteenth and fourteenth control outputs "GT" and "SIN" of the control unit are external outputs of the device, characterized in that the eighteenth external control input "RPOD" of the control unit is inserted into it, and from the nineteenth to twenty-first control outputs of the control unit, connected respectively with the sixth through eighth control inputs of the first stack memory block.
RU2004117660/09A 2004-06-09 2004-06-09 Information sorting device RU2274893C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2004117660/09A RU2274893C2 (en) 2004-06-09 2004-06-09 Information sorting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2004117660/09A RU2274893C2 (en) 2004-06-09 2004-06-09 Information sorting device

Publications (2)

Publication Number Publication Date
RU2004117660A true RU2004117660A (en) 2006-01-10
RU2274893C2 RU2274893C2 (en) 2006-04-20

Family

ID=35871435

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2004117660/09A RU2274893C2 (en) 2004-06-09 2004-06-09 Information sorting device

Country Status (1)

Country Link
RU (1) RU2274893C2 (en)

Also Published As

Publication number Publication date
RU2274893C2 (en) 2006-04-20

Similar Documents

Publication Publication Date Title
WO2005094240A3 (en) Reconfigurable processor module with stacked die elements
WO2006113134A3 (en) Pci express switch with encryption and queues for performance enhancement
WO2009011153A1 (en) Image-scanning device
EP2612273A4 (en) Secure application directory
WO2009089612A8 (en) Nonvolatile semiconductor memory device
TW200731788A (en) Image pixel reset through dual conversion gain gate
DE60205569D1 (en) MRAM with stacked memory cells
WO2012030955A3 (en) Buffer die in stacks of memory dies and methods
WO2008149415A1 (en) Packet switch device
CN103490878B (en) Reading after a kind of key dynamic storage method and storage, delet method
WO2018055580A3 (en) Mobile service applications
DE60129587D1 (en) FUEL WITH INCLUDING STACKED OXID FUEL TABLETS
RU2004117660A (en) INFORMATION SORTING DEVICE
DE10084656T1 (en) Accumulator fuel injection device
WO2008051385A3 (en) Data allocation in memory chips
NO20040649L (en) Connection device, fuel cell and fuel cell stack.
RU2003113952A (en) LOGIC MODULE
WO2003102725A3 (en) Method for data storage in external and on-chip memory in a packet switch
WO2003028034A3 (en) A tertiary cam cell
CN202171800U (en) USB (Universal Serial Bus) KEY with double USB ports
RU95113688A (en) INFORMATION SORTING DEVICE
Byeong-Kyun A Study on Security Protocols In USN
Yoojin A Domain based Parallel Prediction of Protein-protein interactions
Lee et al. Monitoring Architecture Design Using JMX in Ubiquitous Smart Space
WO2002047398A8 (en) A dynamically programmable integrated switching device using an asymmetric 5t1c cell

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20060610