Claims (1)
Реле разности фаз, содержащее исполнительный элемент, первый выпрямитель, вход которого является входом напряжения сети, второй выпрямитель, вход которого является входом напряжения генератора, и первый пороговый блок, отличающееся тем, что введены второй пороговый блок, вход которого соединен с входом второго выпрямителя, первый элемент И, первый и второй входы которого соединены с выходами “больше” первого и второго пороговых блоков соответственно, второй элемент И, первый и второй входы которого соединены с выходами “меньше” первого и второго пороговых блоков соответственно, третий элемент И, первый и второй входы которого соединены соответственно с выходом “меньше” первого порогового блока и с выходом “больше” второго порогового блока, четвертый элемент И, первый и второй входы которого соединены соответственно с выходом “больше” первого порогового блока и с выходом “меньше” второго порогового блока, первый элемент ИЛИ, первый и второй входы которого соединены с выходом первого и второго элементов И соответственно, второй элемент ИЛИ, первый и второй входы которого соединены с выходом третьего и четвертого элементов И соответственно, реверсивный счетчик, вход управления суммированием и вход управления вычитанием которого соединены с выходами соответственно первого и второго элементов ИЛИ, третий и четвертый пороговые блоки, входы которых соединены с выходами соответственно первого и второго выпрямителей, формирователь коротких импульсов, вход которого соединен с выходом “больше” первого порогового блока, пятый элемент И, первый, второй и третий входы которого соединены с выходами соответственно третьего порогового блока, формирователя коротких импульсов и четвертого порогового блока, блок вычитания, первый вход которого соединен с выходом реверсивного счетчика, двухсторонний ограничитель, сумматор, пятый пороговый блок, выход которого соединен с входом исполнительного элемента, фильтр-усреднитель, информационный вход которого соединен с выходом сумматора, а выход соединен со вторым входом блока вычитания, с первым входом сумматора и со входом пятого порогового блока, генератор тактовых импульсов, выход которого соединен со счетным входом реверсивного счетчика, третий элемент ИЛИ, выход которого соединен со входом установки в ноль реверсивного счетчика, счетчик импульсов, счетный вход которого соединен с выходом пятого элемента И, RS-триггер, S-вход которого соединен с выходом переполнения счетчика импульсов, первый ключ, выход которого соединен с входом двухстороннего ограничителя, второй ключ, информационный вход которого соединен с выходом блока вычитания и с информационным входом первого ключа, а управляющий вход соединен с инверсным выходом RS-триггера, прямой выход которого соединен с управляющим входом первого ключа, блок элементов ИЛИ, первый вход которого соединен с выходом двухстороннего ограничителя, второй вход соединен с выходом второго ключа, а выход соединен со вторым входом сумматора, одновибратор, выход которого соединен с входами установки в ноль фильтра-усреднителя и счетчика импульсов, с R-входом RS-триггера, с входом запуска генератора тактовых импульсов и с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом пятого элемента И и с тактовым входом фильтра-усреднителя, при этом вход первого порогового блока соединен с входом первого выпрямителя.A phase difference relay containing an actuating element, a first rectifier, the input of which is the input of the mains voltage, a second rectifier, the input of which is the voltage input of the generator, and the first threshold unit, characterized in that a second threshold unit is introduced, the input of which is connected to the input of the second rectifier, the first element And, the first and second inputs of which are connected to the outputs “more” of the first and second threshold blocks, respectively, the second element And, the first and second inputs of which are connected to the outputs “less” of the first o and the second threshold blocks, respectively, the third element And, the first and second inputs of which are connected respectively to the output “less” of the first threshold block and to the output “more” of the second threshold block, the fourth element And, the first and second inputs of which are connected respectively to the output “ more ”of the first threshold block and with an output“ less ”of the second threshold block, the first OR element, the first and second inputs of which are connected to the output of the first and second AND elements, respectively, the second OR element, the first and second inputs otorogo connected to the output of the third and fourth elements AND, respectively, a reversible counter, an input control summation and input control subtraction which is connected to the outputs respectively of the first and second elements OR, the third and fourth threshold blocks, the inputs of which are connected to the outputs respectively of the first and second rectifiers, shaper short pulses, the input of which is connected to the output “more” of the first threshold block, the fifth element And, the first, second and third inputs of which are connected to the outputs respectively Accordingly, the third threshold block, the short pulse generator and the fourth threshold block, a subtraction block, the first input of which is connected to the output of the reversing counter, a two-way limiter, an adder, the fifth threshold block, the output of which is connected to the input of the actuating element, a filter-averager, the information input of which is connected with the output of the adder, and the output is connected to the second input of the subtraction unit, with the first input of the adder and with the input of the fifth threshold unit, a clock generator, the output of which is it is single with the counting input of the reversing counter, the third OR element, the output of which is connected to the zero input of the reversing counter, is a pulse counter, the counting input of which is connected to the output of the fifth AND element, the RS-trigger, the S-input of which is connected to the overflow output of the pulse counter, the first key, the output of which is connected to the input of the two-way limiter, the second key, the information input of which is connected to the output of the subtraction unit and the information input of the first key, and the control input is connected to the inverse output RS -trigger, the direct output of which is connected to the control input of the first key, the OR block, the first input of which is connected to the output of the two-way limiter, the second input is connected to the output of the second key, and the output is connected to the second input of the adder, a one-shot, the output of which is connected to the installation inputs to zero filter-averager and pulse counter, with the R-input of the RS-trigger, with the start input of the clock pulse generator and with the first input of the third OR element, the second input of which is connected to the output of the fifth AND element and with m the input of the filter-averager, while the input of the first threshold block is connected to the input of the first rectifier.