Claims (1)
Генератор импульсов, содержащий первый и второй инверторы, соединенные последовательно, первый, второй, третий и четвертый резисторы, конденсатор, подключенный между первыми выводами первого и второго резисторов, выход второго инвертора соединен с первым выводом третьего резистора, отличающийся тем, что введены первый и второй элементы Исключающее ИЛИ, первый и второй диоды, второй конденсатор и пятый резистор, причем первый и второй входы первого элемента Исключающее ИЛИ соединены соответственно с вторыми выводами первого и второго резисторов, а выход соединен с первым входом второго элемента Исключающее ИЛИ, второй вход которого соединен с выходом второго инвертора, а выход через пятый резистор соединен с входом первого инвертора и с первым выводом второго конденсатора, второй вывод которого соединен с общей шиной, выход первого инвертора соединен с катодом первого диода и с первым выводом четвертого резистора, второй вывод которого соединен с анодом первого диода и с первым выводом второго резистора, первый вывод третьего резистора соединен с катодом второго диода, анод которого соединен с вторым выводом третьего резистора и с первым выводом первого резистора, первый инвертор выполнен на базе триггера Шмитта.A pulse generator containing the first and second inverters connected in series, first, second, third and fourth resistors, a capacitor connected between the first terminals of the first and second resistors, the output of the second inverter is connected to the first terminal of the third resistor, characterized in that the first and second XOR elements, the first and second diodes, the second capacitor and the fifth resistor, the first and second inputs of the first XOR element being connected to the second terminals of the first and second resistors, and the output is connected to the first input of the second XOR element, the second input of which is connected to the output of the second inverter, and the output through the fifth resistor is connected to the input of the first inverter and to the first output of the second capacitor, the second output of which is connected to the common bus, the output of the first inverter connected to the cathode of the first diode and to the first terminal of the fourth resistor, the second terminal of which is connected to the anode of the first diode and to the first terminal of the second resistor, the first terminal of the third resistor is connected to the cathode of the second diode, the anode of which is connected to the second terminal of the third resistor and to the first terminal of the first resistor, the first inverter is based on a Schmitt trigger.