RU180783U1 - Электронно-вычислительная машина - Google Patents

Электронно-вычислительная машина Download PDF

Info

Publication number
RU180783U1
RU180783U1 RU2017138490U RU2017138490U RU180783U1 RU 180783 U1 RU180783 U1 RU 180783U1 RU 2017138490 U RU2017138490 U RU 2017138490U RU 2017138490 U RU2017138490 U RU 2017138490U RU 180783 U1 RU180783 U1 RU 180783U1
Authority
RU
Russia
Prior art keywords
controller
mips architecture
keyboard
electronic computer
modeling
Prior art date
Application number
RU2017138490U
Other languages
English (en)
Inventor
Николай Дмитриевич Журавлев
Александр Владимирович Исаев
Александр Сергеевич Зинин
Original Assignee
Акционерное общество "Т-Платформы" (АО "Т-Платформы")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Акционерное общество "Т-Платформы" (АО "Т-Платформы") filed Critical Акционерное общество "Т-Платформы" (АО "Т-Платформы")
Priority to RU2017138490U priority Critical patent/RU180783U1/ru
Application granted granted Critical
Publication of RU180783U1 publication Critical patent/RU180783U1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/17Interprocessor communication using an input/output type connection, e.g. channel, I/O port
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7867Architectures of general purpose stored program computers comprising a single central processing unit with reconfigurable architecture
    • G06F15/7885Runtime interface, e.g. data exchange, runtime control
    • G06F15/7889Reconfigurable logic implemented as a co-processor

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Debugging And Monitoring (AREA)

Abstract

Полезная модель относится к устройству электронно-вычислительных машин, предназначенных для моделирования и тестирования оборудования, созданного на основе MIPS архитектуры. Электронно-вычислительная машина включает системную плату с центральным процессором MIPS архитектуры, оперативное запоминающие устройство, жесткий диск, USB хост-контроллер. Электронно-вычислительная машина дополнительно включает графический сопроцессор, дисплей, USB хаб, Wi-Fi и Bluetooth модуль, модуль подключения SD карт, сетевой интерфейс, контроллер клавиатуры, клавиатуру, часы реального времени. Центральный процессор MIPS архитектуры имеет два вычислительных ядра с общей кэш-памятью и снабжен встроенными контроллерами периферийных устройств. Достигается повышение эффективности моделирования и тестирования оборудования, созданного на основе MIPS архитектуры. 1 з.п. ф-лы; 2 ил.

Description

Полезная модель относится к устройству электронно-вычислительных машин (далее ЭВМ), предназначенных для моделирования и тестирования оборудования, например коммутационного, созданного на основе MIPS архитектуры.
Известна электронно-вычислительная машина на процессоре Loongson (MIPS архитектуры) из документа CN 204065943 U, опубл. 31.12.2014, которая включает системную плату, экран дисплея, привод CD, жесткий диск. Недостатком данной ЭВМ является низкая эффективность, при моделировании и тестировании оборудования, например коммутационного, созданного на основе MIPS архитектуры.
Также известна электронно-вычислительная машина, из документа CN 203773424 U, опубл. 13.08.2014, принята за прототип, которая включает системную плату с центральным процессором MIPS архитектуры, оперативное запоминающие устройство, жесткий диск, USB хост-контроллер. Недостатком данной ЭВМ является низкая эффективность, при моделировании и тестировании оборудования, например коммутационного, созданного на основе MIPS архитектуры.
Задача полезной модели является создание ЭВМ для моделирования и тестирования оборудования, созданного на основе MIPS архитектуры.
Технический результат - повышение эффективности моделирования и тестирования оборудования, созданного на основе MIPS архитектуры.
Технический результат достигается за счет того, что ЭВМ включает системную плату с центральным процессором MIPS архитектуры, оперативное запоминающие устройство, жесткий диск, USB хост-контроллер, графический сопроцессор, дисплей, USB хаб, Wi-Fi и Bluetooth модуль, модуль подключения SD карт, сетевой интерфейс, контроллер клавиатуры, клавиатуру, часы реального времени, при этом центральный процессор MIPS архитектуры имеет два вычислительных ядра с общей кэш-памятью и снабжен встроенными контроллерами периферийных устройств. Встроенными контроллерами периферийных устройств являются контроллер памяти DDR3, контроллер SATA 3.0, контроллер Ethernet 1 Гбит/с, контроллер PCIe Gen.3 x4, контроллер UART интерфейса, контроллер I2C интерфейса, контроллер стартовой загрузки.
Полезная модель поясняется чертежами, где:
Фиг. 1 - схема архитектуры процессора MIPS,
Фиг. 2 - схема электронно-вычислительной машины.
На фигуре 1 показана схема архитектуры процессора MIPS, на которой 1 - центральный процессор MIPS архитектуры, 2 - вычислительный блок, 3, 4 - вычислительные ядра, 5 - кэш-память, 10 - системная шина процессора, встроенные контроллеры периферийных устройств: 6 - USB хост-контроллер, 7 - контроллер памяти DDR3, 8 - контроллер SATA 3.0, 9, 11 - контроллер Ethernet 1 Гбит/с, 12 - контроллер PCIe Gen.3 х4, 13 - контроллер UART интерфейса, 14 - контроллер I2C интерфейса, 15 - контроллер стартовой загрузки.
На фигуре 2 показана схема электронно-вычислительной машины, которая содержит 1 - центральный процессор MIPS архитектуры, 16 - оперативное запоминающие устройство (ОЗУ) с интерфейсом DDR3, 17 - системную плату, 18 - часы реального времени, 19 - графический сопроцессор, 20 - дисплей, 21 - USB хаб, 22 - контроллер клавиатуры, 23 - Wi-Fi и Bluetooth модуль, 24 - модуль подключения SD карт, 25 - жесткий диск, 26 - сетевой интерфейс, 27 - клавиатуру.
Вычислительный блок (2) центрального процессора MIPS архитектуры (1), состоящий из вычислительных ядер (3, 4), кэш-памяти (5) взаимодействует с набором периферийных контроллеров: USB хост-контроллером (6), контроллером памяти DDR3 (7), контроллером SATA 3.0 (8), контроллерами Ethernet 1 Гбит/с (9, 11), контроллером PCIe Gen.3 х4 (12), контроллером UART интерфейса (13), контроллером I2C интерфейса (14), контроллером стартовой загрузки (15) по средствам системной шины процессора (10). Центральный процессор MIPS архитектуры (1) устанавливается на системную плату (17), к нему подключаются ОЗУ с интерфейсом DDR3 (16) к контроллеру памяти DDR3 (7), USB хаб (21) к USB хост-контроллеру (6), графический сопроцессор (19) к контроллеру PCIe Gen.3 х4 (12), дисплей (20) к графическому сопроцессору (19), часы реального времени (18) к контроллеру I2C интерфейса (14), жесткий диск 25 к контроллеру SATA 3.0 (8)/PCIe Gen.3 х4 (12), модуль подключения SD карты (24) к USB хабу (21), сетевой интерфейс (26) к контроллеру Ethernet 1 Гбит/с (9), Wi-Fi и Bluetooth модуль (23) к USB хабу (21) (см. фиг. 1 и фиг. 2).
При включении ЭВМ осуществляет первичную загрузку с помощью контроллера стартовой загрузки (15) и инициализацию собственных модулей и режимов работы процессора MIPS архитектуры (1), установленного на системную плату (17), и ОЗУ с интерфейсом DDR3 (16), подключенного к контроллеру памяти DDR3 (7). Для этой цели используется программное обеспечение (далее ПО) загрузчика, реализованное на базе ПО с открытым исходным кодом U-Boot. После этого происходит загрузка ядра ОС Linux с жесткого диска (25), подключенного к встроенному в процессор контроллеру SATA 3.0 (8), в ОЗУ с интерфейсом DDR3 (16). Затем управление передается ядру ОС Linux, которое проводит дополнительную инициализацию оборудования и загружает ПО пользовательского уровня. ПО ядра ОС Linux считывается из ОЗУ с интерфейсом DDR3 (16) вычислительным блоком (2), состоящим из двух вычислительных ядер (3, 4), в кэш-память (5), увеличивающую скорость обмена между вычислительными ядрами (3, 4) и внешним ОЗУ с интерфейсом DDR3 (16), через системную шину (10). Использование кэш-памяти (5), повышает эффективность моделирования и тестирования коммуникационного оборудования за счет увеличения скорости работы вычислительного блока (2) с внешнем ОЗУ с интерфейсом DDR3 (16).
ЭВМ моделирует и тестирует устройства со встроенным программным обеспечением, в которых традиционно используются процессоры с архитектурой MIPS. Сетевой интерфейс (26), подключенный к контроллеру Ethernet 1 Гбит/с (9, 11), Wi-Fi и Bluetooth модулю (23) позволяют моделировать поведение оборудования, где один из интерфейсов играет роль внешнего, а другой внутреннего, работающего в режиме трансляции сетевых адресов NAT. Количество сетевых интерфейсов может быть расширено за счет внешних USB Ethernet модулей подключаемых к USB хабу (21). USB хаб (21), подключенный к USB хост-контроллеру (6), с достаточным количеством поддерживаемых USB интерфейсов, используемых для моделирования и тестирования функционала сетевого хранилища, альтернативного канала подключения по 3G/4G сетям, перепрошивки встроенного ПО сетевого устройства. Модуль подключения SD карт (24), который используется для моделирования и тестирования отчуждаемого хранилища данных для конфигурирования моделируемого оборудования и ведения журнала работы оборудования, в том числе журнала событий. Встроенный дисплей (20) отображает процесс моделирования и вывода отладочной информации. Графическая информация о процессе моделирования формируется в графическом сопроцессоре (19), подключенном к встроенному в центральный процессор (1) контроллеру PCIe Gen.3 х4 (12). При задании режимов работы процесса моделирования и тестирования оборудования, а так же для ввода команд управления в процессе тестирования, используется клавиатура (27), подключенная к контроллеру клавиатуры (22). Контроллер клавиатуры (22) непрерывно опрашивает состояние клавиш на клавиатуре (27) и формирует скан-коды нажимаемых клавиш, после этого сформированные скан-кода поступают из контроллера клавиатуры (22) в контроллер UART интерфейса (13) встроенного в центральный процессор (1). Часы реального времени (18), подключенные к встроенному контроллеру I2C интерфейса процессора (14), используются для моделирования ведения журнала событий с привязкой ко времени и дате - моделирование и тестирование работы сетевого оборудования по заранее заданным сценариям с привязкой ко времени. Применение данной ЭВМ повышает эффективность моделирования и тестирования оборудования, созданного на основе MIPS архитектуры.
Применение данного ЭВМ для моделирования и тестирования устройств со встроенным программным обеспечением не ограничивается домашним и профессиональным сегментом сетевого оборудования, но также возможно для моделирования промышленных систем автоматизации, измерительных приборов, систем видеонаблюдения, систем выдачи талонов, инвентаризации, автоматизированных складских весов и весов торгового зала, бортовых систем компьютерного зрения и прочих систем, где существуют дополнительные требования по температурному диапазону работы, пассивному охлаждению и энергопотреблению.

Claims (2)

1. Электронно-вычислительная машина, включающая системную плату с центральным процессором MIPS архитектуры, оперативное запоминающие устройство, жесткий диск, USB хост-контроллер, отличающаяся тем, что дополнительно включает графический сопроцессор, дисплей, USB хаб, Wi-Fi и Bluetooth модуль, модуль подключения SD карт, сетевой интерфейс, контроллер клавиатуры, клавиатуру, часы реального времени, при этом центральный процессор MIPS архитектуры имеет два вычислительных ядра с общей кэшпамятью и снабжен встроенными контроллерами периферийных устройств.
2. Электронно-вычислительная машина по п. 1, отличающаяся тем, что встроенными контроллерами периферийных устройств являются контроллер памяти DDR3, контроллер SATA 3.0, контроллер Ethernet 1 Гбит/с, контроллер PCIe Gen.3 х4, контроллер UART интерфейса, контроллер I2C интерфейса, контроллер стартовой загрузки.
RU2017138490U 2017-11-07 2017-11-07 Электронно-вычислительная машина RU180783U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2017138490U RU180783U1 (ru) 2017-11-07 2017-11-07 Электронно-вычислительная машина

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2017138490U RU180783U1 (ru) 2017-11-07 2017-11-07 Электронно-вычислительная машина

Publications (1)

Publication Number Publication Date
RU180783U1 true RU180783U1 (ru) 2018-06-22

Family

ID=62712618

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2017138490U RU180783U1 (ru) 2017-11-07 2017-11-07 Электронно-вычислительная машина

Country Status (1)

Country Link
RU (1) RU180783U1 (ru)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2272317C1 (ru) * 2004-08-16 2006-03-20 Федеральное Государственное Унитарное Предприятие "Государственный Рязанский Приборный Завод" Электронная вычислительная машина
US20130346771A1 (en) * 2012-06-20 2013-12-26 Douglas D. Boom Controlling An Asymmetrical Processor
CN203773424U (zh) * 2014-04-11 2014-08-13 山东超越数控电子有限公司 一种基于龙芯处理器的安全可信计算机
US20140327630A1 (en) * 2013-01-06 2014-11-06 Jeremy Burr Method, apparatus, and system for distributed pre-processing of touch data and display region control
CN204065943U (zh) * 2014-09-04 2014-12-31 山东超越数控电子有限公司 一种基于龙芯处理器的便携式安全计算机
US20170123793A1 (en) * 2015-11-03 2017-05-04 Intel Corporation Enabling removal and reconstruction of flag operations in a processor

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2272317C1 (ru) * 2004-08-16 2006-03-20 Федеральное Государственное Унитарное Предприятие "Государственный Рязанский Приборный Завод" Электронная вычислительная машина
US20130346771A1 (en) * 2012-06-20 2013-12-26 Douglas D. Boom Controlling An Asymmetrical Processor
US20140327630A1 (en) * 2013-01-06 2014-11-06 Jeremy Burr Method, apparatus, and system for distributed pre-processing of touch data and display region control
CN203773424U (zh) * 2014-04-11 2014-08-13 山东超越数控电子有限公司 一种基于龙芯处理器的安全可信计算机
CN204065943U (zh) * 2014-09-04 2014-12-31 山东超越数控电子有限公司 一种基于龙芯处理器的便携式安全计算机
US20170123793A1 (en) * 2015-11-03 2017-05-04 Intel Corporation Enabling removal and reconstruction of flag operations in a processor

Similar Documents

Publication Publication Date Title
US9395919B1 (en) Memory configuration operations for a computing device
US9921949B2 (en) Software testing
US9495723B2 (en) Scale-up techniques for multi-GPU passthrough
WO2013016313A1 (en) Method and system for building a low power computer system
US10120702B2 (en) Platform simulation for management controller development projects
TWI669581B (zh) 伺服器系統及主機板
US11403202B2 (en) Power monitoring system for virtual platform simulation
TW201305910A (zh) 電腦系統及其作業系統載入方法
US20110106522A1 (en) virtual platform for prototyping system-on-chip designs
RU180783U1 (ru) Электронно-вычислительная машина
KR102550886B1 (ko) 시스템 온 칩 및 그 동작 방법
US11106478B2 (en) Simulation device, simulation method, and computer readable medium
CN116107945A (zh) 一种配置带宽的装置、方法、系统、设备及介质
US20120191444A1 (en) Simulation device, simulation method, and computer program therefor
Intel
Intel
Intel Intel® Desktop Board DG43RK Technical Product Specification
Intel Intel® Desktop Board DG33TL Technical Product Specification
Intel Intel® Desktop Board DP43BFL Technical Product Specification
Intel Intel® Desktop Board D945GCNL Technical Product Specification
Intel Intel® Desktop Board D945GCLF2 Technical Product Specification
Intel Intel® Desktop Board DP35DP Technical Product Specification
Intel Intel® Desktop Board DG33BU Technical Product Specification
Intel Intel® Desktop Board DG31PR Technical Product Specification
Intel Intel® Desktop Board D101GGC Technical Product Specification

Legal Events

Date Code Title Description
MM9K Utility model has become invalid (non-payment of fees)

Effective date: 20191108

PD9K Change of name of utility model owner
NF9K Utility model reinstated

Effective date: 20220325