RO95070B1 - Procedeu si circuit pentru comanda secventiala - Google Patents
Procedeu si circuit pentru comanda secventialaInfo
- Publication number
- RO95070B1 RO95070B1 RO121182A RO12118285A RO95070B1 RO 95070 B1 RO95070 B1 RO 95070B1 RO 121182 A RO121182 A RO 121182A RO 12118285 A RO12118285 A RO 12118285A RO 95070 B1 RO95070 B1 RO 95070B1
- Authority
- RO
- Romania
- Prior art keywords
- memory
- state
- address
- reaction
- entries
- Prior art date
Links
- 238000000034 method Methods 0.000 title abstract 2
- 238000010586 diagram Methods 0.000 abstract 2
- 230000006870 function Effects 0.000 abstract 1
- 230000006386 memory function Effects 0.000 abstract 1
- 230000004044 response Effects 0.000 abstract 1
- 230000007704 transition Effects 0.000 abstract 1
Landscapes
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Abstract
Inventia se refera la un procedeu si circuit pentru comanda secventiala, cu folosirea unei memorii cu legatura în reactie, în cadrul caruia starile a caror deosebire este dorita sînt prevazute mai întîi cu semne privind starea respectiva, în baza carora este construit apoi un graf de stare. Esenta inventiei consta în aceea ca, dupa ce a fost încheiata codificarea starilor, sînt determinate mai întîi, în baza grafului de stare, semnalele, al caror numar corespunde cel putin cu numarul starilor comenzilor secventiale dorite dupa logaritmul în baza 2, dupa care semnalele sînt readuse de la iesirile memoriei la alte intrari de adresa, cu exceptia intrarilor de adresa, în acest fel este determinat numarul intrarilor de adresa ale memoriei si cel al celorlalte intrari de adresa la care urmeaza a se face legatura de reactie, dupa care starile nefolosite pentru functiunea memoriei sînt valorificate ca stari de tranzitie, dupa aceea este reprezentata schema de montaj a circuitului de comanda cu toate intrarile si iesirile memoriei în baza determinarii lor dupa diagrama de timp, continutul unui compartiment al memoriei este astfel ales încît la iesirile cu legatura de reactie sa apara codul starii urmatoare, dependente de intrarile de adresa si de celelalte intrari de adresa, pe cînd iesirile care nu au legatura de reactie prezinta codurile corespunzatoare semnalelor de rezultat dorite, dupa care continutul memoriei este determinat de codificarea în forma de tabel a functiilor corespunzatoare problemei. Esenta schemei de montaj consta în aceea ca iesirile cu legatura de reactie, al caror numar corespunde cel putin cu numarul comenzilor secventiale
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| RO121182A RO95070B1 (ro) | 1985-12-17 | 1985-12-17 | Procedeu si circuit pentru comanda secventiala |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| RO121182A RO95070B1 (ro) | 1985-12-17 | 1985-12-17 | Procedeu si circuit pentru comanda secventiala |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| RO95070A2 RO95070A2 (ro) | 1988-08-15 |
| RO95070B1 true RO95070B1 (ro) | 1988-08-16 |
Family
ID=20118489
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| RO121182A RO95070B1 (ro) | 1985-12-17 | 1985-12-17 | Procedeu si circuit pentru comanda secventiala |
Country Status (1)
| Country | Link |
|---|---|
| RO (1) | RO95070B1 (ro) |
-
1985
- 1985-12-17 RO RO121182A patent/RO95070B1/ro unknown
Also Published As
| Publication number | Publication date |
|---|---|
| RO95070A2 (ro) | 1988-08-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE3774417D1 (de) | Mehrstufiges vermittlungssystem zur vermittlung von n1-eingangskanaelen auf n2-ausgangskanaele. | |
| RO95070B1 (ro) | Procedeu si circuit pentru comanda secventiala | |
| GB1259061A (ro) | ||
| US5325321A (en) | High speed parallel multiplication circuit having a reduced number of gate stages | |
| JPS56111194A (en) | Semiconductor memory | |
| US4158767A (en) | Programmable binary counter | |
| DE3276647D1 (en) | Character generator | |
| JPS6418826A (en) | Window managing system | |
| SU1399892A1 (ru) | Преобразователь двоичного кода в код многосегментного индикатора | |
| SU583432A1 (ru) | Матричное устройство дл умножени | |
| JPS57103177A (en) | Read-only memory | |
| JPS56166473A (en) | Level meter circuit | |
| SU922866A1 (ru) | Постоянное запоминающее устройство 1 | |
| SU1136146A1 (ru) | Логический модуль | |
| JPS57129030A (en) | Variable frequency divider | |
| SU1193790A1 (ru) | Устройство дл определени моментов по влени экстремумов | |
| JPH0119152B2 (ro) | ||
| JPS5672745A (en) | Priority circuit | |
| SU519764A1 (ru) | Циклическое запоминающее устройство | |
| JPS6434020A (en) | Conversion circuit | |
| JPS56116158A (en) | Memory block selection circuit | |
| SU1635257A2 (ru) | Перестраиваемый делитель частоты следовани импульсов | |
| GB1085168A (en) | Data processing apparatus | |
| JPH0713756A (ja) | 半導体装置 | |
| JPS5442904A (en) | 2-out-of-5 signal input circuit |