Przedmiotem wynalazku jest uklad do sterowa¬ nia falowników tyrystorowych równoleglych, prze¬ ksztalcajacych prad staly w prad zmienny.Znany uklad do sterowania falowników tyry¬ storowych równoleglych jest generatorem zbudo¬ wanym na tranzystorze jednozlaczowym dostar¬ czajacym dodatnich impulsów bramkowych do ty¬ rystorów falownika. Uklad taki podano w publi¬ kacji pt. „Tyrystory — pólprzewodnikowe pro¬ stowniki sterowane" autorzy: F. E. GENTRY i in¬ ni, rozdzial 5.5.7.Stosujac ten Uklad do sterowania falowników nalezy tak zaprojektowac transformator falowni¬ ka, aby przy pelnym pólokresie napiecia nie wy¬ stapilo nasycenie rdzenia transformatora, bowiem moga wystapic trudne warunki startu w przypad¬ ku, gdy pierwszy pólokres napiecia w chwili wla- • czania bedzie mial ten sam kierunek co ostatni pólokres przed zatrzymaniem falownika. W tym celu nalezy przyjac indukcje w rdzeniu mniejsza od polowy indukcji nasycenia, co zwiazane jest ze zwiekszeniem ilosci zwojów transformatora fa¬ lownika. Powoduje to zwiekszenie ciezaru tran¬ sformatora i jego kosztów.W celu unikniecia powyzszej niedogodnosci zna¬ nego rozwiazania korzystnie jest, jesli uklad wy¬ zwalania bramkowego w chwili startu pracuje poczatkowo przy wiekszej ' czestotliwosci. Zreali¬ zowano to w ukladzie wedlug wynalazku, w któ- rym obok znanego ukladu generatora podstawo¬ wego zbudowanego na tranzystorze jednozlaczo¬ wym zastosowano dodatkowo element o opornosci zmieniajacej sie liniowo od momentu startu przez: okreslony czas. Element ten wlaczony jest rów¬ nolegle do opornika wejsciowego okreslajacego* czestotliwosc pracy generatora podstawowego.Funkcje elementu o zmieniajacej sie opornosci spelnia uklad Millera wlaczony w ten sposób, ze równolegle do opornika wejsciowego generatora podstawowego wlaczona jest galaz, która stanowi opornik kolektorowy i przejscie kolektor-emiter ukladu Millera. Wejscie ukladu do sterowania fa¬ lowników stanowia polaczone katody dwóch diod: wejsciowej w ukladzie Millera i wejsciowej w ge¬ neratorze podstawowym.Korzystnie jest w celu uniezaleznienia czasu trwania okresu zmieniania sie czestotliwosci ge¬ neracji impulsów od wartosci opornika wejsciowego* generatora podstawowego zastosowac w ukladzie Millera dwójnik separujacy, który stanowia dioda separujaca wlaczona miedzy kolektor tranzystora/ a kondensator oraz opornik separujacy wlaczony miedzy kondensator a potencjal zerowy ukladu- Uklad do sterowania falowników tyrystorowych wedlug wynalazku przedstawiony jest w przykla¬ dzie wykonania na rysunku, na którym fig. I przedstawia schemat blokowy ukladu, fig. 2 prze¬ biegi napieciowo-czasowe na wejsciu i wyjsciu ukladu, fig. 3 schemat ideowy ukladu do stero- 85 2553 85 255 4 wania, a fig. 4 schemat ideowy innego rozwiaza¬ nia ukladu do sterowania.Uklad do sterowania falowników sklada sie z generatora podstawowego G zbudowanego na tran¬ zystorze jednozlaczowym 8 oraz dodatkowego ele¬ mentu M wlaczonego równolegle do opornika wej¬ sciowego 6 generatora podstawowego G. Element M stanowic moze uklad Millera, przy czym rów¬ nolegle do opornika wejsciowego 6 wlaczony jest obwód: opornik kolektorowy 1 i przejscie kolek- tor-emiter tranzystora 4. Katody diod wejsciowych 2 ukladu Millera i 3 generatora podstawowego G sa polaczone tworzac wejscie WE ukladu do ste¬ rowania.Emiter tranzystora 4 w ukladzie Millera jest poduczony *3 |JZ/ a opornitf kolektorowy tego tranzystora 4 po¬ laczony jest z emiterem tranzystora jednozlaczo- . Wyjsciem WY--"ukladu do sterowania jest wyjs¬ cie generatora podstawowego G. Dzialanie ukladu do sterowania jest nastepujace: w przypadku bra¬ ku napiecia na wejsciu WE ukladu generator pod¬ stawowy G jest zablokowany. Tranzystor 4 jest w stanie nasycenia, a kondensator 5 praktycznie rozladowany.W przypadku podania na wejscie WE dodatnie¬ go skoku napiecia, na wyjsciu WY pojawiaja sie impulsy sterujace co okres T2 okreslony przez pojemnosc kondensatora 7 i rezystencje równolegle polaczonych oporników wejsciowego 6 i kolekto¬ rowego 1, przy pominieciu nieznaczacej wielkosci opornosci przejscia kolektor-emiter nasyconego tranzystora 4.W miare ladowania kondensatora 5 nastepuje stopniowe zatykanie tranzystora 4, a, wiec rosnie opornosc równolegle dolaczona do opornika wej¬ sciowego 6. Po czasie Tl proporcjonalnym do wiel¬ kosci pojemnosci kondensatora 5, opornosc przej- scia kolektor-emiter tranzystora 4, jest dostatecznie duza, tak ze czas powtarzania sie impulsów na wyjsciu WY zmienia sie od czasu T2 na poczatku pracy generatora podstawowego G do czasu T odpowiedniego dla czestotliwosci podstawowej ge¬ neratora G. Korzystnie jest w celu uniezaleznienia czasu trwania okresu Tl od wartosci opornika wejsciowego 6 zastosowac w ukladzie sterowania inne rozwiazanie ukladu Millera. W rozwiazaniu tym miedzy kolektor tranzystora 4 a kondensator 5 wlaczona jest dioda separujaca 9, natomiast mie¬ dzy kondensator 5 a potencjal zerowy ukladu wla¬ czony jest opornik separujacy 10. PL