PL85211B1 - - Google Patents

Download PDF

Info

Publication number
PL85211B1
PL85211B1 PL15861672A PL15861672A PL85211B1 PL 85211 B1 PL85211 B1 PL 85211B1 PL 15861672 A PL15861672 A PL 15861672A PL 15861672 A PL15861672 A PL 15861672A PL 85211 B1 PL85211 B1 PL 85211B1
Authority
PL
Poland
Prior art keywords
output
input
gate
impulse
pulse
Prior art date
Application number
PL15861672A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL15861672A priority Critical patent/PL85211B1/pl
Publication of PL85211B1 publication Critical patent/PL85211B1/pl

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Przedmiotem wynalazku jest jednokanalowy ana¬ lizator amplitudy na obwodach scalonych znaj¬ dujacy szczególnie szerokie zastosowanie w techni- .ce jadrowej. Analizatory takie sluza do selekcji amplitudowej impulsów, wzglednie badania roz¬ kladu ich wysokosci.Znane sa uklady analizatorów z zastosowaniem dyslkryiminatorów górnego i dolnego progu oraz ukladu antyikoinicydencji impulsów powstajacych na wyjsciu dyskryminatorów;, oraz ukladów opó¬ zniajacych. Znany jest tez ze zgloszeniowego opi¬ su patentowego RFN Nr H9&H917 uklad jednoka- nalowego analizatora amplitudy z zastosowaniem dyskryminatorów dolnego i górnego progu, prze¬ rzutnika typu RS z czlterema wejsciami R,S,T,,C i dwoma wyjsciami I i O, bramki odwracajacej I i dwuwejsciowej brarniki NOR.W ukladzie tyim wyjscie dyskrymtinatoira gór¬ nego progu polaczone jest bezposrednio z wejsciem R przerzutnika RS, a wyjscie dyskryminatora dol¬ nego progu polaczone jest za posrednictwem bram¬ ki I odwracajacej polaryzacje sygnalu z wejsciem T tego .prtzerzuitinika.Wejscie zerujace C przerzutnika jesft uziemio¬ ne, a jego wyjscie polaczone jesit z wyjsciem S.Jedno z wejsc wyjsciowej bramki NOR polaczone jest z wyjsciem O przerzutnika, a drugie wejscie tej bramki z wyjsciem dyskryminatora dolnego progu.W drugim ukladzie analizatora wedlug zglosze- 2 niowego opisu patentowego RFN Nr li9Q1017 zasto¬ sowano poza dyskryiminatorami przenzuttnik typu DTL z wejsciem bezposredniego kasowania CD, wejsciem wymuszajacym T i wejsciem zerujacym C. W ukladzie tym zastosowano ponadto dwutwej- sciówa bramke NAND,. Elementy te sa polaczone w ten sposób, ze wyjscie dyskryminatora górnego progu polaczone jest z wejsciem bezposredniego kasowania CD prizerzuitnika DTL, a wyjscie dys- kryminatora dolnego progu z wejsciem wymusza¬ jacym T tego przerzutnika. Wejscie zerujace C tego przerzutnika jest uziemione, a pozostale jego wejscia sa niewykonzystane. Jedno z wejsc bram¬ ki wyjsciowej NAND polaczone jest z wyjsciem I przerzutnika, a drugie jej wejscie z wyjsciem dyskryminaltora dolnego progu. W wyniku dziala¬ nia ukladu zbudowanego z elementów polaczonych w opisane sposoby na wyjsciu ukladu powstaje: a) w przypadku gdy impuls wejsciowy przekra- 2u cza dolny próg a nie przekracza górnego progu — impuls o czasie trwania odpowiadajacym czasowi przekroczenia dolnego progu przez impuls wejsciowy, b) w przypadku przekroczenia przez impuls wej¬ sciowy wartosci gónnego progu — impuls o czasie trwania odpowiadajacym czasowi od momentu przekroczenia przez ten impuls wartosci dolnego progu az do zakonczenia czasu trwania nastepne¬ go impulsu wejsolowego, który przekracza dolny a nie przekracza górnego progu. 3o W ukladzie analizatora wedlug wynalazku zasito- 85 2113 85 211 4 sowano dyskryminatory dolnego i górnego progu, dwuwejsciowa bramke na wyjsciu oraz uklady formujace. Wyjscie dyskryminatora dolnego progu polaczone jest z wejsciem okladu formujacego impuls wyjsciowy w azasie opadania impulsu wej- sdicwego. Natomiast wyjscie tego ukladu formu¬ jacego polaczone jest z jednym z wejsc I pierw¬ szej bramki oraz wejsciem synchronizujacym przerzuitnika .dwustanowego, którego wyzwalanie nastepuje w czasie opadania impulsu synchronizu¬ jacego. Wyjscie przerzutmika dwustanowego pola¬ czone jest z drugim wejsciem pierwszej bramki.Wyjscie dysikryminaitora górnego progu polaczo¬ ne jest z wejsciem ukladu formujacego impuls wyjsciowy w czasie narastania impulsu wejscio¬ wego. Wyjscie tego ukladu formujacego polaczo¬ ne jest z wejsciem zerujacym przerzutnika dwu¬ stanowego.Uklad formujacy impuls wyjsciowy w czasie opadania impulsu wejsciowego,, zbudowany jest z druigiem bramki scalonej, której wyjscie polaczo¬ ne jesit przez , kondensator z wejsciem trzeciej bramki scalonej oraz anoda diody, której katoda polaczona jest z odpowiednio dobranym dodat¬ nim napieciem zasilania. Impuls wyjsciowy tego ukladu pobierany jest z wyjscia trzeciej bramki scalonej.Analizator wedlug wynalazku odznacza sie krót¬ szym czasem rozdzielczym oraz krótszym czasem trwania impulsów wyjsciowych w stosunku do znanych analizatorów amplitudy. Ponadto w ukla¬ dzie nie wystepuje szkodliwy efekt powstawania impulsów wyjsciowych przy impulsach na wejsciu przekraczajacych wartosc górnego progu.Przedmiot wynalazku jest blizej objasniony na przykladzie pokazanym na rysunku, gdzie fig. 1 przedstawia schemat blokowy jednokanalowego analizatora amplitudy, a fig 2 uklad formujacy impuls wyjsciowy w czasie narastania impulsu wejsciowego.Impuls z wejscia analizatora przylozony jest do dyskrytminatorów dolnego progu 1 oraz górnego progu 2.Dyskryminator górnego progu 2, ma zawsze próg dyskryminacji ustawiony na wyzszym poziomie niz dyskryminator dolnego progu 1.Mozna rozróznic nastepujace trzy przypadki w zaleznosci od wielkosci impulsu wejsciowego. Przy¬ padek pierwszy zachodzi gdy amplituda impulsu wejsciowego jest nizsza od poziomu dolnego pro¬ gu. W tym przypadku zadne zjawiska w ukladzie nie zachodza. Przypadek drugi zachodzi gdy am¬ plituda impulsu wejsciowego przekroczy dolny, a nie przekroczy górnego progu. Na wyjsciu dyskry¬ minatora dolnego progu 1 powstaje impuls o stalej wartosci amplitudy., natomiast o czasie narastania i szerokosci zaleznym od parametrów imuplsu wejsciowego. Impuls tein podany jest na wejsciu 11 ukladu formujacego impuls wyjsciowy w cza¬ sie opadania impulsu wejsciowego 3. Bramka 7 tego ukladu daje na swoim wyjsciu dodatni impuls o czasie narastania i opadania niezaleznym od czsu narastania i opadania impulsu na jej wejsciu.Kondensator 8 zostaje naladowany w bardzo krót¬ kim czasie poprzez bardzo mala opornosc diody 10.Po zamknieciu impulsu wyjsciowego bramki 7, ladunek na kondensatorze 8 powoduje zmiane sta¬ nu bramki 9 na czas potrzebny na rozladowanie kondensatora 8 poprzez opornosc wejsciowa bram- ki 9. Na skutek duzej róznicy stalej czasu lado¬ wania i rozladowania kondensatora 8 szerokosc impulsu na wyjsaiu 12 bramki 9 pozostaje stala, nawet w przypadku gdy szerokosc impulsów wej¬ sciowych jest od niej wielokrotnie mniejsza. Bram- io ka 6 utrzymywana jest w stanie otwarcia przez przerzultriik 5, dla impulsu wyjsciowego analiza¬ tora. Przypadek trzeci zachodzi, gdy wielkosc im¬ pulsu wejsciowego przekroczy próg dyskryminacji dyskryminatora górnego progu 2. Impuls powsta¬ lo jacy na wyjsciu dyskryminaitotra górnego progu 2, przylozony jest na wejscie ukladu fomujacego impuls wyjsciowy w czasie narastania impulsu wejsciowego 4.Impuls z wyjscia tego ukladu przylozony jest na wejscie zerujace przerzutnika 5 powodujac zmiane jego stanu oraz zamkniecie bramki 6.Impuls powstajacy na wyjsciu ukladu formujacego impuls wyjsciowy na tylnym zboczu impulsu wej¬ sciowego 3, wystepuje pózniej niz impuls na wyj- sciu ukladu formujacego impuls na przednim zbo¬ czu impulsu wejsciowego 4 i zostaje bramka 6 juz zamkniety. Impuls ten przylozony jest do wej¬ scia zegarowego przerzutnika 5 i przerzuca go swoim tylnym zboczem do stanu wywolujacego otwarcie bramki 6„ przygotowujac analizator do nastepnego impulsu wejsciowego. PL

Claims (2)

1. Zastrzezenia patentowe 35 ii. Jednokanalowy analizator amplitudy z dwo¬ ma dyskryminaltorami dolnego i górnego progu na wejsciu, dwiuwejsciowa bramka na wyjsciu oraz ukladem formujaco-antykaincydencyjnyim zawiera¬ jacym przerzutnik,, którego jedno z wyjsc polaczo- 40 ne jest z wejsciem bramki wyjsciowej, znamienny tym, ze wyjscie dyskryminatora dolnego progu (1) polaczone jest z wejsciem (11) ukladu formujacego impuls wyjsciowy w czasie opadania impulsu wej¬ sciowego (3), natomiast wyjscie (12) ukladu (3) 45 polaczone jest z jednym z wejsc bramki wyjscio¬ wej (6) oraz wejsciem synchronizujacym przerzut¬ nika dwustanolwego (5) wyzwalanego w czasie opa¬ dania impulsu synchronizujacego, a wyjscie dys¬ kryminatora górnego progu (2) polaczone jest- z 50 wejsciem ukladu formujacego impuls wyjsciowy w czasie narastania impulsu wejsciowego (4), nato¬ miast wyjscie tego ukladu (4) polaczone jest z wejsciem zerujacym przerzutnJilka dwustanowego (5) wyzwalanego w czasie opadania impulsu syn- 55 chronizujacego.
2. Jednokanalowy analizator wedlug zastrz. 1, znamienny tym, ze uklad formujacy impuls wyj¬ sciowy w azasie opadania impulsu wejsciowego (3), zbudowany jest z drugiej brarnik (7), której wyj- 60 scie polaczone jest przez kondensator (8) z wej¬ sciem trzeciej bramki (9) oraz anoda diody (10), której katoda polaczona jest z odpowiednio do¬ branym dodatnim napieciem zasilania, natomiast impuls wyjsciowy pobierany jest z wyjscia (12) 65 trzeciej bramki (9).85 211 4 1 J Lr TT // /// k J f2 fal85 211 fig. £ DN-7 — Zam. 2536/76 Cena 10 zl PL
PL15861672A 1972-11-04 1972-11-04 PL85211B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL15861672A PL85211B1 (pl) 1972-11-04 1972-11-04

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL15861672A PL85211B1 (pl) 1972-11-04 1972-11-04

Publications (1)

Publication Number Publication Date
PL85211B1 true PL85211B1 (pl) 1976-04-30

Family

ID=19960429

Family Applications (1)

Application Number Title Priority Date Filing Date
PL15861672A PL85211B1 (pl) 1972-11-04 1972-11-04

Country Status (1)

Country Link
PL (1) PL85211B1 (pl)

Similar Documents

Publication Publication Date Title
GB1256816A (pl)
SE437883B (sv) Elektrisk tendare for en projektil
US3790821A (en) Circuit for suppression of spurious pulses resulting from relay operation
DE2619028A1 (de) Vorrichtung und verfahren zur fernablesung von messwerten
US3657571A (en) Solid state timer
PL85211B1 (pl)
GB1461330A (en) Pulse circuits
GB1228313A (pl)
US3035188A (en) Transistor type impulse relay
SU790266A1 (ru) Устройство допускового контрол импульсов по длительности
SU1338029A1 (ru) Устройство дл подавлени дребезга
SU868977A2 (ru) Одновибратор
SU546055A2 (ru) Реле частоты
SU496657A1 (ru) Генератор пр моугольных импульсов
US3423600A (en) Time relay and pulse generator circuit
SU612414A1 (ru) Делитель частоты
SU1170601A2 (ru) Формирователь импульсов
SU418916A1 (pl)
SU851760A2 (ru) Селектор импульсов по длительности
SU132688A1 (ru) Устройство дл селекции импульсов с заданным диапазоном интервалов между ними
SU517101A1 (ru) Дискретное реле с ограниченно зависимой характеристикой выдержки времени
SU514444A1 (ru) Делитель частоты
SU1190496A1 (ru) Управл емый одновибратор
SU545075A1 (ru) Формирователь измен ющейс временной задержки
SU494840A1 (ru) Генератор импульсов