Pierwszenstwo: Zgloszenie ogloszono: 30.09.1973 Opis patentowy opublikowano: 30.12.1974 73058 KI. 21e,19/08 MKP GOlr 19/08 CZYTELNIA Urzedu Poie^tn^oo Twórcy wynalazku: Miroslaw Bargiel, Zbigniew Letner, Jerzy Popek Uprawniony z patentu tymczasowego: Glówny Instytut Górnictwa, Katowice (Polska) Uklad elektryczny do wykrywania miejsc zerowych pradu przemiennego Przedmiotem wynalazku jest uklad elektryczny przeznaczony do wykrywania miejsc zerowych syg¬ nalów pradu przemiennego, z indukcyjnym obwo¬ dem wejsciowym.Dotychczas do tego celu stosowany jest zwykle wzmacniacz, przesterowywany duzym napieciem wejsciowym, badz uklad Schmitta.Wspólna wada tych ukladów jest to, ze zacho¬ wuja sie one jak indykatory przejscia badanego przebiegu przez pewne poziomy napiec, okreslone podkladem skladowej stalej, zaleznej od indukcyj- nosci wejsciowej i amplitudy sterowania. Natomiast przy zastosowaniu ukladu Schmitta jako dyskrymi- natora poziomu zerowego zakres histerezy nie po¬ zwala na dokladne okreslenie przejscia sygnalu przez zero.Celem wynalazku jest usuniecie dotychczasowych trudnosci i zapewnienie dokladnego wyznaczenia miejsca zerowego, zwlaszcza sygnalu sinusoidalnego.Cel ten osiagnieto przez wykorzystanie sygnalu i jego pochodnej w miejscu zerowym, oraz skonstru¬ owaniu takiego ukladu wejsciowego, aby skladowa stala powstajaca w wyniku nieliniowosci i induk- cyjnosci wejsciowej byla dostatecznie ograniczona.Uklad sklada sie z dwóch oporowych wzmacniaczy sprezonych pojemnosciowo na przemian bazami i ko¬ lektorami. Do bazy tranzystorów wzmacniaczy jest przylaczone wtórne uzwojenie transformatora po¬ przez uklad diod, przy czym pomiedzy wejsciem tych diod a wspólnym laczeniowym przewodem sa 2 zalaczone zamykajace dodatkowe diody. Dzieki za¬ stosowaniu takiego ukladu uzyskano dokladne wy¬ znaczenie miejsca zerowego sygnalu sinusoidalne¬ go juz od skutecznej wartosci 0,5 V napiecia steru- 5 jacego.Przedmiot wynalazku jest przedstawiony schema¬ tycznie w przykladowym rozwiazaniu na rysunku.Uklad zawiera dwa znane oporowe wzmacniacze skladajace sie z tranzystorów Tl i T2 i oporników 10 Rl i R2, przy czym tranzystory Tl i T2 sprzezone sa pojemnosciami Cl i C2 na przemian swoimi bazami i kolektorami.Zgodnie z wynalazkiem do baz tranzystorów Tl i T2 jest przylaczone wtórne uzwojenie transforma- 15 tora Tr poprzez uklad diod Dl i D4. Pomiedzy wej¬ sciem diod Dl i D4, a wspólnym laczeniowym prze¬ wodem P sa zalaczone diody D2 i D3 zamykajace obwód transformatora Tr.Do jednego z wyjsc uzwo¬ jenia wtórnego transformatora Tr jest zalaczony 20 oporowy dzielnik napiecia skladajacy sie z oporni¬ ków R3 i R4.Dzialanie ukladu polega na tym, ze spolaryzowa¬ ny z dzielnika R3, R4 sygnal sinusoidalny podany z transformatora Tr nasyca jeden z tranzystorów na 25 przyklad Tl. W chwili zblizania sie napiecia do okolo 0,6 V nastepuje odetkanie tranzystora Tl.Uklad mozna tak dobrac aby powstal zrózniczkowa¬ ny impuls, który osiaga swoje maksimum doklad¬ nie wtedy, gdy sygnal przechodzi przez zero. Im- 30 puls ten dodaje sie w ukladzie diodowym D4 i na- 7305873 058 syca tranzystor T2. Nasycenie to jest dalej podtrzy¬ mywane sygnalem sterujacym. PL PLPriority: Application announced: September 30, 1973 Patent description was published: December 30, 1974 73058 KI. 21e, 19/08 MKP GOlr 19/08 READING ROOM of the Poie ^ tn ^ oo Office Inventors: Miroslaw Bargiel, Zbigniew Letner, Jerzy Popek Authorized by a temporary patent: Central Mining Institute, Katowice (Poland) Electrical system for detecting zero points of alternating current The subject The invention is an electric circuit designed to detect the neutral of AC signals, with an inductive input circuit. Until now, an amplifier, driven by a large input voltage, or a Schmitt circuit, is usually used for this purpose. A common disadvantage of these systems is that They are as indicators of the passage of the tested waveform through certain voltage levels, defined by the base of the constant component, dependent on the input inductance and control amplitude. On the other hand, when using the Schmitt system as a zero-level discriminator, the hysteresis range does not allow for an exact determination of the signal's zero-crossing. The aim of the invention is to remove the hitherto existing difficulties and to ensure an accurate determination of the zero point, especially of the sinusoidal signal. This goal was achieved by using the signal and its the derivative at the zero point, and the construction of such an input system that the constant component resulting from non-linearity and input inductance was sufficiently limited. The system consists of two resistance amplifiers capacitively compressed alternately with bases and collectors. The secondary winding of the transformer is connected to the base of the transistors of the amplifiers through a system of diodes, and between the input of these diodes and the common connection wire there are 2 additional closing diodes attached. Thanks to the use of such a system, an exact determination of the location of the zero sinusoidal signal was obtained already from the effective value of 0.5 V of the control voltage. The subject of the invention is schematically shown in an exemplary embodiment in the drawing. The system includes two known resistance amplifiers consisting of transistors Tl and T2 and resistors Rl and R2, the transistors Tl and T2 are connected by capacitances Cl and C2 alternately with their bases and collectors. According to the invention, the secondary winding of the transformer is connected to the bases of the transistors Tl and T2 Tr through the arrangement of diodes Dl and D4. Between the input of diodes D1 and D4 and the common connection wire P are connected diodes D2 and D3 closing the circuit of the transformer Tr. One of the outputs of the secondary winding of the transformer Tr is connected with a voltage divider consisting of resistors R3 and R4. The circuit operates in that a sinusoidal signal biased from the divider R3, R4 supplied from the transformer Tr saturates one of the transistors, for example T1. As the voltage approaches about 0.6 volts, the transistor Tl is detached. The circuit can be selected to produce a differential pulse which reaches its maximum exactly when the signal crosses zero. This pulse is added in the diode D4 and the transistor T2 is fed to the 7305873 058. This saturation is further maintained by a control signal. PL PL