Pierwszenstwo: Zgloszenie ogloszono: 20.04.1973 Opis patentowy opublikowano: 17.06.1974 70706 U. 21a2,36/14 MKP H04b3/10 IIILlOTEKA Twórcawynalazku: Andrzej Giryn Uprawniony z patentu tymczasowego: Kombinat Przemyslu Teletechnicznego „Unitra-Telkom"Panstwowe Zaklady Teletransmisyjne, Warszawa (Polska) Uklad pamieci zaniku pradu pilotowego Przedmiotem wynalazku jest uklad pamieci zaniku pradu pilotowego umozliwiajacy blokade ukladu automatycznej regulacji wzmocnienia teletransmisyjnych wzmacniaczy regulowanych na ostatniej pozycji przed zanikiem pradu pilotowego.W znanych dotychczas rozwiazaniach pamiec zaniku pradu pilotowego, a tym samym blokade ukladu automatycznej regulacji wzmocnienia teletransmisyjnych wzmacniaczy regulowanych, realizowano stosujac przetworniki elektromechaniczne, to jest uklady automatycznej regulacji wzmocnienia o dzialaniu ciaglym lub uklady licznikowe, to jest uklady automatycznej regulacji wzmocnienia o dzialaniu impulsowym.Zasadniczymi wadami ukladów automatycznej regulacji wzmocnienia o dzialaniu ciaglym jest koniecznosc stosowania przetworników elektromechanicznych oraz duzy pobór mocy przez regulator ze zródla zasilania.Podstawowa wada ukladów automatycznej regulacji wzmocnienia o dzialaniu impulsowym jest zerowanie sie licznika rewersyjnego, wykonanego technika pólprzewodnikowa w przypadku chwilowego zaniku napiecia zasilania. Wade te eliminuja uklady wykonane technika magnetyczna, ale kosztem mocy pobieranej przez uklad ze zródla zasilania. Obydwa rozwiazania charakteryzuja sie duzym kosztem i obnizona niezawodnoscia, co jest rezultatem rozbudowy ukladu regulatora.Celem wynalazku jest opracowanie prostego ukladu pamieci zaniku pradu pilotowego, umozliwiajacego blokade ukladu automatycznej regulacji wzmocnienia teletransmisyjnych wzmacniaczy regulowanych, pracuja¬ cych w telekomunikacyjnych systemach kablowych, napowietrznych oraz mieszanych, po zaniku pradu pilotowego.Cel ten zostal osiagniety dzieki polaczeniu jednej koncówki kondensatora z masa, a drugiej z bramka tranzystora unipolarnego pracujacego w ukladzie ze wspólnym drenem. Przy czym bramka tranzystora unipolar¬ nego jest polaczona poprzez uklad komutacyjny sterowany ukladem alarmowym polaczonym z wyjsciem odbiornika pradu pilotowego. Natomiast zródlo tranzystora unipolarnego jest polaczone z wejsciem ukladu opózniajacego, którego wyjscie jest polaczone z wejsciem ukladu regulatora wzmocnienia wzmacniacza regulowanego.Przedmiot wynalazku zostanie blizej objasniony na przykladzie wykonania przedstawionym na rysunku, na którym fig. 1 przedstawia schemat blokowy ukladu blokady regulatora poziomu teletransmisyjnych wzmac¬ niaczy regulowanych, a fig. 2 — schemat ukladu pamieci zaniku pradu pilotowego.70706 Zasada dzialania ukladu jest nastepujaca: Prad pilotowy po odfiltrowaniu, wzmocnieniu i detekcji w odbiorniku pradu pilota 1 jest podawany poprzez uklad komutacyjny 2 sterowany ukladem alarmowym 6 na wejscie ukladu pamieci zaniku pradu pilotowego 3. Gdy poziom pradu pilotowego utrzymuje sie w granicach strefy regulacji regulatora wzmocnienia wzmacniacza regulowanego, kondensator C pracujacy w ukladzie pamieci zaniku pradu pilotowego 3 przedstawionym na fig. 2 jest ladowany do napiecia zapewniajacego na jego wyjsciu b poziom równy chwilowemu napieciu na wyjsciu odbiornika pilota. Zanik pradu pilotowego lub jego wzrost poza przedzial regulacji, powoduje odlaczenie przez uklad komutacyjny 2 sterowany ukladem alarmowym 6 wyjscia odbiornika pradu pilotowego od wejscia ukladu pamieci zaniku pradu pilotowego 3.Kondensator C zaczyna sie rozladowywac w obwodzie bramka-zródlo tranzystora polowego, a poniewaz opornosc wejsciowa ukladu wtórnika zródla jest bardzo duza — dla pradu stalego teoretycznie równa sie nieskonczonosci - o stalej czasowej rozladowania kondensatora praktycznie decyduje wielkosc jego uplywnosci.Kondensator C jest jednoczesnie doladowywany pradem wstecznym, plynacym w obwodzie dren-bramka tranzystora polowego, czego efektem jest ustalenie sie równowagi dynamicznej ukladu, przy której nastepuje z bardzo duza stala czasowa — rzedu kilkunastu godzin — nieznaczny spadek napiecia na kondensatorze C.W przypadku równoczesnego zaniku z pradem pilota napiecia zasilania, kondensator C rozladowuje sie z nieco mniejsza stala czasowa. Z wyjscia ukladu pamieci zaniku pradu pilotowego 3, napiecie podawane jest na wejscie ukladu opózniajacego 4, który steruje praca regulatora wzmocnienia wzmacniacza regulowanego, tjklad opózniajacy 4, gdy poziom pradu pilotowego jest w zakresie regulacji regulatora, ustala szybkosc regulacji ukladu regulatora wzmocnienia wzmacniacza regulowanego (kondensator C, pracujacy w ukladzie pamieci zaniku pradu pilotowego 3 jest rozladowywany poprzez opornosc wyjsciowa odbiornika pradu pilotowego 1), natomiast po zaniku pradu pilotowego, usrednia zaklócenia, które w wypadku niedokladnego ekranowania ukladu moga powstac na jego bardzo duzej opornosci wejsciowej. W przypadku, gdy wielkosc zaklócen mozna oszacowac, mozna dopuscic uklad do pracy z zaklóceniami, gdy ich wartosc srednia poprawia prace ukladu, doladowujac kondensator C pracujacy w ukladzie pamieci zaniku pradu pilotowego. Z chwila powrotu pradu pilotowego do obszaru regulacji regulatora, nastepuje polaczenie poprzez uklad komutacyjny 2 sterowany ukladem alarmowym 6 wyjscia ukladu odbiornika pradu pilotowego 1 z wejsciem ukladu pamieci zaniku pradu pilotowego i doregulo- wanie sie regulatora do poziomu pradu pilotowego z szybkoscia okreslana przez uklad opózniajacy 4.Zaleta ukladu jest to, ze moze byc on stosowany w regulatorach pracujacych w systemach telekomunika¬ cyjnych realizowanych na wszystkich znanych torach, bardzo powaznie upraszcza konstrukcje, obniza koszty i podnosi niezawodnosc ukladów automatycznej regulacji wzmocnienia teletransmisyjnych wzmacniaczy regulowanych. PL PLPriority: Application announced: April 20, 1973 The patent description was published: June 17, 1974 70706 U. 21a2.36 / 14 MKP H04b3 / 10 IIILOTEKA Creator of the invention: Andrzej Giryn Authorized by the provisional patent: Kombinat Teletechnicznego "Unitra-Telkom" Panstwowe Telkom, Warsaw Telecommunications Plant (Poland) Pilot current decay memory system The subject of the invention is a pilot current decay memory system enabling the lock of the automatic gain control system of teletransmission regulated amplifiers in the last position against the loss of the pilot current. Previously known solutions of the pilot current decay memory, and thus the automatic gain control system lock teletransmission regulated amplifiers were implemented with the use of electromechanical converters, i.e. automatic gain control systems with continuous operation or counter circuits, i.e. automatic gain control systems with impulse operation. For continuous gain control, the need to use electromechanical converters and the high power consumption of the controller from the power source. The main disadvantage of the automatic gain control systems with pulse action is the reset of the reverse counter, made using the semiconductor technique in the event of a momentary power outage. These disadvantages are eliminated by the circuits made with the magnetic technique, but at the expense of the power consumed by the circuit from the power source. Both solutions are characterized by a high cost and reduced reliability, which is the result of the expansion of the regulator system. The aim of the invention is to develop a simple pilot current decay memory system, enabling the blocking of the automatic gain control system of adjustable teletransmission amplifiers operating in telecommunications cable and mixed cable systems, This goal was achieved by connecting one end of the capacitor to ground, and the other to the gate of a unipolar transistor operating in a system with a common drain. The gate of the unipolar transistor is connected by a commutation circuit controlled by an alarm circuit connected to the output of the pilot current receiver. On the other hand, the source of the unipolar transistor is connected to the input of the delay circuit, the output of which is connected to the input of the gain regulator of the regulated amplifier. The subject of the invention will be explained in more detail on the example of the embodiment shown in the drawing, in which Fig. 2 is a diagram of the pilot current decay memory system. 70706 The principle of the system is as follows: After filtering, amplifying and detecting the pilot current in the receiver, the pilot current is fed through the commutation circuit 2 controlled by the alarm circuit 6 to the input of the decay memory circuit pilot current 3. When the pilot current level remains within the control zone of the gain regulator of the regulated amplifier, the capacitor C operating in the pilot current decay memory circuit 3 shown in Fig. 2 is charged to the voltage providing its output bp the level equal to the instantaneous voltage at the output of the remote control receiver. The loss of the pilot current or its increase beyond the control range, causes the switching system 2, controlled by the alarm system 6, to disconnect the output of the pilot current receiver from the input of the pilot current decay memory system 3. The capacitor C begins to discharge in the gate-source circuit of the FET, because the input resistance of the source follower system is very large - for DC theoretically equal to infinity - the discharging time of a capacitor is practically determined by the size of its leakage. The capacitor C is simultaneously charged with reverse current flowing in the drain-gate circuit of the field-effect transistor, which results in establishing dynamic equilibrium of the system, with a very large time constant - in the order of several hours - a slight decrease in the voltage on the CW capacitor. From the output of the memory system decay of the pilot current 3, the voltage is fed to the input of the delay circuit 4, which controls the operation of the gain regulator of the regulated amplifier, i.e. the delay component 4, when the level of the pilot current is within the regulation range of the regulator, it determines the speed of regulation of the gain regulator of the regulated amplifier (capacitor C, operating in the pilot current decay memory system 3 is discharged through the output resistance of the pilot current receiver 1), while after the pilot current decay, it average the disturbances which, in the event of inaccurate screening of the system, may arise due to its very high input resistance. In the event that the magnitude of the disturbances can be estimated, the system can be allowed to operate with disturbances, when their average value improves the operation of the system by recharging the capacitor C operating in the memory of the pilot current decay. As soon as the pilot current returns to the regulation area of the regulator, there is a connection by the commutation system 2 controlled by the alarm system 6 of the output of the pilot current receiver 1 with the input of the pilot current decay memory system and the regulator adjusting to the pilot current level with a speed determined by the delay circuit 4 The advantage of the system is that it can be used in regulators working in telecommunication systems implemented on all known circuits, it greatly simplifies the structure, lowers costs and increases the reliability of automatic gain control systems of adjustable teletransmission amplifiers. PL PL