Pierwszenstwo: 30.03.1971 (P. 147215) Zgloszenie ogloszono: 20.04.1973 Opis patentowy opublikowano: 29.04.1974 70259 U. 21c,50 MKP H02j 7/10 llSLlOTEKA KmA ****** ***** Twórcywynalazku: Bohdan Bukowiecki, KrzysztofDruzgalski Uprawniony z patentu tymczasowego: Centralne Biuro Konstrukcyjne Sprzetu Medycznego, Warszawa (Polska) Uklad pradowego ladowania akumulatorów Przedmiotem wynalazku jest tranzystorowy uklad pradowego ladowania akumulatorów, znajdujacy glównie zastosowanie w buforowych akumulatorowo-sieciowych ukladach zasilajacych. Znane i stosowane dotychczas uklady ladowania akumulatorów w zasilaczach buforowych sa przewaznie ukladami ladowania na¬ pieciowego. Wada tych ukladów jest wystepujace doladowywanie akumulatora zbyt duzym pradem, co powo¬ duje zmniejszenie jego pojemnosci elektrycznej i ograniczenie zywotnosci. Niektóre z wystepujacych ukladów ladowania pradowego, jesli nawet zabezpieczaja przed przeciazeniem w okresie doladowywania akumulatora, to jednak nie zapewniaja utrzymania akumulatora w stanie pelnego naladowania, niezaleznie od zmieniajacego sie poboru pradu podczas obciazenia.Wynalazek ma na celu wyeliminowanie tych niedogodnosci i stworzenie ukladu utrzymujacego akumulator w stanie pelnego naladowania niezaleznie od zmieniajacego sie obciazenia oraz zapewniajacego pradowe dolado¬ wywanie akumulatora w minimalnie krótkim czasie z jednoczesnym zabezpieczeniem przed przeciazeniem.Cel ten zostal osiagniety przez konstrukcje ukladu wedlug wynalazku, w którym kolektor tranzystora ladujacego polaczony jest poprzez diode z ujemnym biegunem akumulatora i z baza tranzystora porównujacego napiecie akumulatora z napieciem odniesienia, przy czym emiter tego tranzystora jest polaczony z emiterem tranzystora sterujacego wielkoscia pradu ladowania, a kolektor tranzystora sterujacego polaczonego przez potencjometr z ujemnym zródlem zasilania polaczony jest równiez poprzez wtórnik emiterowy z baza tranzysto¬ ra ladujacego.Przedmiot wynalazku jest przedstawiony w przykladzie wykonania na rysunku przedstawiajacym schemat ideowy ukladu. Akumulator 1 jest ladowany przez diode 2 pradem kolektorowym tranzystora 3, który dzieki wlaczeniu w obwód jego emitera rezystora 4 stanowi regulowane zródlo pradowe. Tranzystor 5 polaczony z rezystorem 7 porównuje na rezystorze 6 napiecie akumulatora 1 z napieciem odniesienia pobieranym z po¬ tencjometru 8. Róznica tych napiec steruje tranzystorem 9, w którego kolektorze znajduje sie regulowany rezystor 10 i od wartosci którego zalezy wielkosc spadku napiecia na kolektorze tego tranzystora. Napiecie kolektora tranzystora 9 steruje poprzez wtórnik na tranzystorze 11, który jest polaczony z rezystorem 12 baze tranzystora 3, decydujac o wartosci pradu ladujacego akumulator 1. Potencjometr 8 umozliwia ustalenie momen¬ tu wylaczenia ladowania w zaleznosci od zadanego napiecia na akumulatorze 1, a rezystor 10 sluzy do ustalenia2 70 259 maksymalnej wartosci pradu ladowania. Dioda 2 zapewnia odlaczenie akumulatora od ukladu w okresie braku napiecia zasilajacego.Uklad pradowego ladowania akumulatorów zapewnia wlasciwa eksploatacje akumulatora, szczególnie w ukladach buforowych poprzez zabezpieczenie jego przed przeciazeniami w okresach doladowywania a z dru¬ giej strony, poprzez utrzymywanie akumulatora w stanie pelnego naladowania niezaleznie od zmian obciazenia, zapewnia w okresie braku napiecia zasilajacego maksymalnie dlugi czas pracy zasilanych urzadzen. Uklad za¬ pewnia równiez wlasciwa eksploatacje i optymalne wykorzystanie akumulatora niezaleznie od jego napiecia (znamionowego) i pojemnosci elektrycznej. PL PLPriority: 03/30/1971 (P. 147215) Application announced: 04/20/1973 Patent description was published: 04/29/1974 70259 Laws 21c, 50 MKP H02j 7/10 II SLOTEKA KmA ****** ***** Inventors: Bohdan Bukowiecki, KrzysztofDruzgalski Authorized by the provisional patent: Central Office of Medical Equipment, Warsaw (Poland) Current battery charging system The subject of the invention is a transistor current battery charging system, which is mainly used in buffer battery and network power systems. The known and used hitherto used battery charging systems in buffer power supplies are usually voltage charging systems. The disadvantage of these systems is the overcharging of the battery with too much current, which reduces its electric capacity and reduces its lifetime. Some of the existing charging systems, even if they protect against overload during the recharging period, do not ensure that the battery is kept fully charged, irrespective of the changing current draw under load. The invention aims to eliminate these inconveniences and create a system that keeps the battery in full charge. state of full charge, regardless of the changing load and ensuring the current charging of the battery in a minimum short time with simultaneous protection against overload. This goal was achieved by the construction of the system according to the invention, in which the collector of the charging transistor is connected via a diode to the negative pole of the battery and the base the transistor comparing the battery voltage with the reference voltage, the emitter of this transistor is connected to the emitter of the transistor controlling the amount of the charging current, and the collector of the control transistor connected to the The potentiometer with the negative power source is also connected via the emitter follower to the base of the charging transistor. The subject of the invention is shown in the example of embodiment in the drawing showing the schematic diagram of the circuit. The battery 1 is charged by the diode 2 by the collector current of the transistor 3, which, due to the inclusion of a resistor 4 in its emitter circuit, constitutes a regulated current source. The transistor 5 connected with the resistor 7 compares the voltage of the battery 1 on the resistor 6 with the reference voltage drawn from the potentiometer 8. The difference of these voltages controls the transistor 9, in the collector of which there is an adjustable resistor 10 and the value of which depends on the magnitude of the voltage drop on the collector of this transistor . The collector voltage of the transistor 9 is controlled by the follower on the transistor 11, which is connected to the resistor 12 to the base of the transistor 3, which determines the value of the charging current for the battery 1. The potentiometer 8 makes it possible to set the moment of switching off the charging depending on the voltage set on the battery 1, and the resistor 10 serves to set 2 70 259 maximum charge current. Diode 2 disconnects the battery from the system in the period of power failure. The current battery charging system ensures proper operation of the battery, especially in buffer circuits by protecting it against overloads during recharging periods and on the other hand, by keeping the battery fully charged regardless of changes. load, ensures maximum working time of the devices supplied during the period of power failure. The system also ensures proper operation and optimal use of the battery, regardless of its voltage (rated) and electric capacity. PL PL